SU1327111A1 - Устройство дл контрол субблока логического блока - Google Patents

Устройство дл контрол субблока логического блока Download PDF

Info

Publication number
SU1327111A1
SU1327111A1 SU864031055A SU4031055A SU1327111A1 SU 1327111 A1 SU1327111 A1 SU 1327111A1 SU 864031055 A SU864031055 A SU 864031055A SU 4031055 A SU4031055 A SU 4031055A SU 1327111 A1 SU1327111 A1 SU 1327111A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
unit
outputs
input
Prior art date
Application number
SU864031055A
Other languages
English (en)
Inventor
Анатолий Никифорович Пархоменко
Виктор Васильевич Голубцов
Александр Евстафьевич Корняков
Original Assignee
Войсковая Часть 25840
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25840 filed Critical Войсковая Часть 25840
Priority to SU864031055A priority Critical patent/SU1327111A1/ru
Application granted granted Critical
Publication of SU1327111A1 publication Critical patent/SU1327111A1/ru

Links

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  логических блоков. Цель изобретени  - повышение достоверности контрол . Устройство содержит блок управлени , логический блок, субблок логического блока, генератор тестов, блоки определени  входов-выходов. Устройство обеспечивает проверку контролируемого субблока на реальных частотах его функционировани , также в процессе контрол  подаетс  рабоча  нагрузка на соответствующие выходы контролйруе- Р мого субблока. 6 нл. S СЛ

Description

13
Изобретение относитс  к вычислительной технике, в частности к средствам автоматической проверки ;тог и- ческих блоков ЭВМ, и может быть использовано дл  динамического функционального контрол  типовых элементов замены (ТЭЗ) в составе логических блоков (устройств) на рабочих час1о- тах их функционировани  с реальной нагрузкой на выходах контролируемого субблока.
Целью изобретени   вл етс  повыше- ние достоверности контрол ,
На фиг,1 изображена структурна  схема устройства дл  контрол  субблока логического блока; на фиг.2 - схема одного из кан;1лов блока определени  эквивалента рабочей нагрузки; на фиг.З - схема блока пуска-остано
ва; на фиг,4 - временна  диаграмма работы устройства; на фиг.5 - схема одного из каналов блока определени  входов-выходов; на фиг.6 - диаграмма управлени  первым и вторым коммутаторами и коммутатором режимов работы в зависимости от режима работы устройства.
Устройство дл  контрол  субблока логического блока (фиг.1) содержит внешние входы 1 логического блока, . логический блок 2, коммутатор 3 режимов работы, блок 4 определени  рабочей нагрузки, блок формировани  строба сравнени , блок 6 определени  входов-выходов, коммутатор 7, регистр 8 теста, коммутатор 9, контролируемый 10 и эталонный 11 субблоки , блок 12 поразр дного сравнени , блок 13 пуска-останова, буферный регистр 14, коммутатор 15 индикации, элемент ИЛИ 16, блок 17 индикации, трехпозиционный переключатель 18 режимов контрол , первый-восьмой выходы 19-26 блока пуска-останова, управл ющий вход 27 блока пуска-останова, вход 28 запуска устройства,
Блок 4 (фиг,2) содержит генератор тактовых импульсов 29, шифратор, построенный на элементе И 30, элементе НЕ 31 и элементе И 32, формирователь 33 логических уровней, согласующие резисторы 34 и 35, компараторы 36-38 цифроаналоговые преобразователи 39 и 40, переключатель, содержащий диоды 41 и 42, транзисторные ключи 43 и 44
Блок 13 (фиг.З) содержит кнопки Пуск 45, и Сброс 46, одновибра- тор 47, элемент ИЛИ 4B,i триггер 49,
0
5
0
0
5
0
5
0
5
фсфмироватсли 50-52 импульса, элемент И 53, формиронатеш, 54 импу., элемент НПИ 55, г)лемент НЕ 56, элемент И 57, одновибраторы 58 и 59, формирователь 60 импульса, триггер 61,
Блок 6 (фиг.5) содержит дискриминаторы ypoBfreii 62 и 63, элементы И 64 и 65, элемент ШШ 66, триггер 67, элемент И 68, элемент Hj IH 69, элементы И 70 и 71, элемент-ИЛИ 72, элемент И 73,
Блок 2 состоит из отдельных логических субблоков, св занных между собой конструктивными св з ми и выполн ющих определенные функции, В данном устройстве логический блок вырабатывает входные воздействи  дл  эталонного и контролируемого субблоков н получает правильные выходные реакции от эталонного Субблока, Одновременно с . ЭТИМ выходные реакции эталонного субблока  вл ютс  эталонными выходными реакци ми дл  контролируемого с уб- блока 10, что создает возможность пронедени  режима контрол  на реальных задачах пользователей, не выдел   специального времени дл  контрол  субблока 10.
Коммутатор 3 режимов работы осуществл ет подключение к логическому блоку 2 соответствующих контактов блока 4 определени  эквивалента рабочей нагрузки в режимах Определение, входов-выходов и Определение эквивалента рабочей нагрузки и подключение к логическому блоку 2 входов и выходов эталонного субблока 1I в режиме Проверка,
Блок 4 определени  эквивалента рабочей нагрузки определ ет эквивалент рабочей нагрузки на каждом из выходов эталонного (контролируемого) субблока и запоминает его цифровое (дискретное значение на счетчиках 37 и 38, Пр и этом блок 4 сначала выставл ет на соответствующие контакты уровень логической единицы (на фиг,2 изображен только один канал блока 4), С разделительного резистора 35 на второй вход компаратора 36 поступает напр жение, характеризующее величину тока, формируемого транзистором 43. На базу этого транзистора подаетс  управл ющее напр жение с ЦЛП 39, завис щее от цифрового значени  счетчика 37, На первый вход компаратора 36 поступает напр жение с разделительного ре истора 34, характеризующее рабочую
31
нагрузку соответствующего выхода эталонного субблока 11, Так как счетчик 37 в исходном состо нии установлен
в О, то транзистор 43 формирует ми-
нимальную величину тока, что приводит к по влению на выходе компаратора 36 сигнала неравенства, который разрешает накопление счетчика до формировани  цифрового эквивалента рабо- чей нагрузки на соответствующем выходе эталонного субблока 11. На втором полутакте режима Определение эквивалента рабочей нагрузки с блока 13 пуска-останова по входу 26.прихо- дит признак нулевого логического уровн , что приоткрывает элемент И 32 дл  прохождени  импульсов генератора 29 на вход счетчика 38, который фиксирует цифровой эквивалент рабочей нагрузки при нулевом логическом уровне , вырабатываемом формирователем 33 логического уровн . Таким образом блок 4 формирует цифровые эквиваленты дл  всех выходных контактов эта- лонного 11 (контролируемого 10) субблоков как при нулевом логическом уровне, так и при единичном логическом уровне на соответствующих выходах .
В третьем рабочем режиме Проверка входы блока 4 подключаютс  к соответствующим вьпсодам контролируемого субблока 10, и в зависимости от логического уровн  выходной реакции (дл  логической единицы по цепи диод 41 - транзистор 43 - нулева  шина устройства, а дл  логического нул  по цепи диод 42 - транзистор 44 - шина питани  устройства) осуществл - ет подключение к ним эквивалента рабочей нагрузки.
Блок 5 формировани  строба сравнени  формирует импульс по любому изменению любого из выходов эталонного субблока 11, что позвол ет за врем  воздействи  одного тестового набора проводить многократное сравнение выходов эталонного и контролируемого субблоков, так как изменение состо - НИИ на выходах эталонного субблока происходит в зависимости от времени задержки в каждой логической ветви его структуры и, следовательно, не одновременно. Такое техническое реше- вне значительно ужесточает режим контрол  логических субблоков.
Блок 6 определени  входов-выходов содержит п каналов определени  вхо11
дов-выходов (на фиг.5 изображен только один канал), В режиме Определение входов-выходов на входах перво и второй информационных групп входов блока 6 присутствуют сигналы, соответствующие изолированному состо нию входов и выходов эталонного 1I и контролируемого 10 субблоков.
Определение входов и выходов производитс  следующим образом.
При наличии на входах блока 6 определени  входов-выходов сигнала, соответствующего выходу, на выходе дискриминаторов 62 и 63 уровней вырабатываетс  сигнал логической единицы. При наличии же сигнала,.соответствующего входу (дл  различных типов микросхем величина сигнала находитс  в интервале значений логического уровн  единицы и нул , например дл  серии интегральных микросхем типа ТТЛ уровень изолированного входа примерно равен 1,8 В), на выходах дискриминаторов 62 и 63 уровней вырабатываетс  сигнал логического нул ,
Таким образом, выходы эталонного и контролируемого субблоков, подключенные к соответствующим входам первой и второй информационных групп входов блока 6, определ ютс  единичным состо нием, а их входы - нулевым состо нием на выходах соответствующих дискриминаторов 62 и 63 уровней,
При нажатии кнопки Пуск 45 (фиг,3) одновибратор 47 вырабатывает импульс, равньй по длительности режиму Определение входов-выходов. Положительным фронтом этого импульса запускаетс  формирователь 50 одиночного импульса, который вырабатывает импульс занесени  значений входоэ-вы- ходов (фиг,4, Ж) эталонного субблока в триггеры 67 (фиг.5), Если на выходах соответствующих дискриминаторов 62 уровней присутствует сигнал логической единицы, то соответствующий триггер 67 через элементы И 64, ИЛИ 66 устанавливаетс  в единичное состо ние , в противном случае остаетс  в нулевом состо нии. Единичное состо ние триггера 67 означает, что соответствующий контакт  вл етс  выходом, а нулевое - входом эталонного субблока . Срез импульса определени  входов-выходов эталонного субблока запускает формирователь 51 одиночного импульса, который вырабатывает импульс определени  входов-выходов
.
5132
контролируемого субблока (фиг.4, Д). Этот импульс, поступа  в блок 6 определени  входов-выходов, разрешает занесение состо ний на выходах дискриминаторов 63 уровней в соответст- вующие триггеры 67 через элементы И 65 и ИЛИ 66, При совпадении определений входов-выходов на эталонном и контролируемом субблоках триггеры 67 всех каналов блока 6 наход тс  в нулевом состо нии. Если же какой-либо из триггеров 67 останетс  в единичном состо нии, то это означает неисправность в контролируемом субблоке типа КЗ по входу или обрыва по соот- ветствующему выходу.
Срез импульса определени  входов- выходов в контролируемом субблоке (фиг,3) запускает формирователь 52 одиночного импульса, который выраба- тывает импульс проверки совпадени  входов-выходов эталонного и контролируемого субблоков (фиг,А, Е). Если один из триггеров 67 остаетс  в единичном состо нии, то на выходе эле мента И 73, через элемент ИПИ 72 (фиг,5), по вл етс  сигнал ошибки входов-выходов, который устанавлива- ет в нулевое состо ние триггер 49 пуска-останова в блоке I3 пуска-ос-. танова (фиг.З), Работа устройства прекращаетс  до устранени  неисправности в контролируемом субблоке . По достижении совпадени  вхо- дов-выхадой контролируемого и эталон- ного субблоков срезом импульса проверки совпадени  входов-выходов через разрешенный элемент И 53 автоматически запускаетс  формирователь 54 одиночного импульса, который выраба- тывает импульс определени  входов-выходов эталонного субблока, который устанавливает триггеры 67 в состо ни , соответствующие определени м входов-выходов: единичное дл  выхода и нулевое дл  вАода,
По завершении длительности импульса , определ ющего длительность режима Определение входов-выходов, производитс  запуск одновибратора 58, который определ ет длительностью свого импульса, длительность второго ре- дима работы устройства - режима Определение эквивалента рабочей нагрз/з ки. Длительность этого режима опре- дел етс  временем максимального заполнени  счетчиков 37 и 38, шаг запонени  которьпс дискретен нагрузке од
ного логического элемента на соответ- ствующеь выходном контакте этилонн )- го субблока.
Счетчик 37 запоминает дискретное значение нагрузки дл  единичного логического уровн  на соответствующем выходе, а счетчик 38 - дл  нулевого логического уровн  на соответ- с.твуюшем выходе. Таким образом режим Определение эквивалента рабочей нагрузки состоит из двух этапов - определение цифрового эквивалента дл  уровн  логической единицы и дл  логического нул . Длительность каждого этапа превьшзает врем  полного заполнени  соответствующего счетчика 37 или 38, Задание, первого и второго этапов второго режима работы устройства ос тцествл етс  одновибрато- ром 59 (фиг,3)( который запускаетс  положительным фронтом импульса второго режима (фиг„4, 3 и И) и равен 1/2 длительности импульса второго режима работы.
Регистр 8 теста предназначен дл  хранени  значений выходных реакций и входных воздействий эталонного суб блока на каждом элементарном шаге проверки, В случае несовпадени  вы ходных реакций эталонного субблока I с выходными реакци ми контролируемого субблока iO на регистре 8 теста остаетс  зталонный -тестовый набор (входные воздействи  и эталонные выходные реакции), на котором произошло несовпадение,
Эталонный субблок 11  вл етс  заведомо исправным и идентичным контролируемому субблоку 10, В процессе коитрол  эталонный субблок 11 обеспечивает нормальное (исправное) функционирование логического блока 2 и одновременно формирует эталонные выходные реакции дл  проведени  контрол  контролируемого субблока 10, Так как выходные реакции контролируемого субблока 10 не оказывают вли ни  на функционирование логического блока 2, то создаетс  возможность проведени  контрол  субблоков ка фоне, выполнени  i-ши отладки реальных заданий пользователей,
Елок 12 поразр дного сравнени  производит сравнение выходных реакций эталонного 1 и контролирур-мого iO субблоков по сигналам, вырабаты- ,1М блоком 5 формировани  строба сравнени .
Буферный регистр 14 предназначен дл  запоминани  результата сравнени , В случае несовпадени  выходных реакций эталонного и контролируемого субблоков на соответствующем разр де буферного регистра запоминаетс  единица .
Блок 13 пуска-останова (фиг.З) служит дл  управлени  работой предлагаемого устройства (организует все три режима работы устройства), Третий режим работы - Проверка блок 13 пуска-останова устанавливает следующим образом. По срезу импульса , определ ющего второй режим работы, запускаетс  формирователь 60 одиночного импульса, который устанавливает триггер 61 в единичное состо ние . Триггер 61 пуска-останова режима Проверка в нулевое состо ние может быть установлен нажатием кнопки Сброс 46 или при по влении на входе 27 сигнаша ошибки определени  входов-выходов контролируемого и эталонного субблоков блоком 6 определени  входов-выходов.
Коммутатор 15 индикации осуществл ет подключение информации к индикаторам 17 от регистра 8 те ста, буферного регистра 14 либо от блока 6 определени  входов-выходов в зависимости от положени  трехпозиционного переключател  18 режимов визуального контрол .
Элемент ИЛИ 16 проводит анализ наличи  несовпадени  и в случае их по влени  производит блокировку записи в регистр 8 теста и запрещает формирование стробов сравнени  блоком 5,
Коммутатор режимов работы 3 выполнен на реле с переключающими контактами (фиг,5, реле РЗ), При обесточенном состо нии реле замыкаютс  1-й и 2-й контакты.
Первый коммутатор 9 выполнен на реле с переключающими контактами (фиг,5, Р1),.При обесточенном состо нии реле (контакт субблока  вл етс  выходным контактом) замыкаютс  1-й и 2-й контакты реле, обеспечива  прохождение выходных реакций контролируемого субблока 10 на входы блока 12 поразр дного сравнени . При включенном состо нии реле замыкаютс  1-й и 3-й контакты, обеспечива  подачу входных воздействий с эталонного субблока 1I на контролируемый субблок 10 (контакт  вл етс  входным контак
5
0
5
0
5
0
5
0
5
том), Группа переключающих контактов репе Р первого коммутатора осуществл ет логическое подключение входов и выходов контролируемого субблока
10к источнику входных воздействий
и к блоку 12 поразр дного сравнени . Втора  группа контактов этого же реле Р1  вл етс  норь5ально замкнутой и осуществл ет логическое соединение . входов и выходов эталонного субблока 11, В случае, когда контакт эталонного субблока  вл етс  выходным, реле Pi обесточено и эталонные реакции с блока 11 поступают на блок 12 поразр дного сравнени . Если же соответствующий контакт эталонного субблока оказываетс  входным, то реле Р1 (фиг,5) разрывает контакты второй группы, т,е, производит отключение соответствующего контакта от блока 12 поразр дного сравнени .
Второй коммутатор 7 предназначен дл  подключени  соответствующих вьгхо- дов контролируемого субблока 10 к соответствующим входам блока 4 определени  эквивалента рабочей нагрузки и вьтолнен на реле с нормально разомкнутыми контактами.
Устройство работает следующим образом,
Дл  проведени  проверки контролируемого субблока 10 в соответствующие разъемы устройства устанавливаютс  эталонный 11 и контролируемый 10 Субблоки, Логический блок 2 переводитс  в автономный режим работы, и осуществл етс  подключение к нему предлагаемого устройства посредством ТЭЗ-переходника, ТЭЗ-переходник подключаетс  к разъему, на котором должен быть установлен эталонный субблок
11(функционально-определенное рабочее место эталонного субблока), Включаетс  питание предлагаемого устройства (цепи питани  не показаны)-. Кнопкой Сброс 46 производитс  установка устройства в исходное состо ние , при котором в нулевое состо ние устанавливаютс  все элементы пам ти
в блоке 4 определени  эквивалента рабочей нагрузки, в блоке 6 определени  входов-выходов, в регистре 8 теста , блоке 13 пуска-останова и в буферном регистре 14,
При нажатии кнопки Пуск 45 уст- . ройство автоматически переводитс  в первый режим работы - Определение входов-выходов, т,е, на выходе 20
9
блока 13 пуска-останова по вл етс  единичный потенциал.
В первом режиме работы устройство осуществл ет определение входов-выходов эталонного и контролируемого субблоков, а также анализирует идентичность их определени . Если происходит несравнение входов-выходов эталонного и контролируемого субблоков, то производитс  устранение неисправностей в контролируемом субблоке 10 типа короткого замыкани  по входам или обрыва по выходам. Добившись совпадени  входов и выходов эталонного и контролируемого субблоков, блок 13 пуска-останова автоматически вырабатывает импульс, второго режима работы (фиг.4, 3).
Во втором режиме работы на выходе 21 блока 13 пуска-останова присутствует единичный потенциал, по которому запускаетс  работа блока 4 определени  эквивалента рабочей нагрузки, В это же врем  блок 6 определени  входов-выходов поддерживает замкнутыми и 3-й контакты реле РЗ в тех каналах, которые определены как выходные контакты эталонного 11 суб- блока, В случае совпадени  определений входов-выходов эталонного и контролируемого субблоков в триггеры 67 занос тс  определени  входов и выходов эталонного субблока 1I и остаютс  неизменными в течение второго и третьего режимов работы устройства. Реле РЗ тех каналов, которые определены как входные контакты эталонного субблока 11, обесточиваютс ,, так как триггеры 67 (фиг,5) этих каналов наход тс  в нулевом состо нии, и сиг-нал второго режима не проходит через соответствуюп(ий элемент И 68, Сигнал первого режима на выходе 20 блока 13 пуска-останова уже отсутствует.
Таким образом, к входам логического блока 2 подключаютс  только те каналы блока 4 определени  эквивалента рабочей нагрузки, которые определены как выходные контакты эталонного , а следовательно, и контролируемого субблоков. За врем  второго режима определ етс  цифровой эквивалент рабочей нагрузки по каждому из каналов на уровн х логической единицы и логического нул  и запоминаетс  в соответствующих счетчиках 37 и 38 (фиг,2), Выход 22 блока 13 пуска- останова определ ет признак третьего
10
15
20
режима работы устройства - Проверка , Во втором режиме с выхода 26 блока 13 пуска-останова в первую половину длительности этого режима присутствует логическа  единица - признак определени  эквивалента рабочей нагрузки дл  уровн  логической единицы„ а во вторую половину этого релшма - логический нуль, т.е. определение эквивалента рабочей нагрузки дл  логического нул ,
По окончании второго режима на выходе 22 блока 13 пуска-останова по вл етс  единичный потенциал (фиг,4, К), который производит переключение реле первого и второго коммутаторов , а также происходит обесто- чивание реле коммутатора 3 режимов работы. В результате этого входные и выходные контакты эталонного субблока 1 1, подключаютс  к логическому блоку 2, который можно перевести в режим комплексной работы. Кроме то- 25 го, входы эталонного 11 субблока
подключаютс  к входам контролируемо го субблока 10, обеспечива  передачу входных воздействий, выходы эталонного субблока 11 через контакты первого коммутатора 9 соедин ютс  с соответствующими входами первой группы входов блока 12 поразр дного сравнени , а выходы контролируемого субблока 0 через контакты первого коммутатора 9 - с соответствующими входами второй группы входов блока
12поразр дного сравнени  и через контакты второго коммутатора 7 - с соответствующими входам блока 4 определени  эквивалента рабочей нагрузки ,
В комплексном режиме логический блок 2 (устройство) работает под управлением внешних сигналов, посту- гтающих от ЭВМ. Устройство, работа  в режиме Проверка, осуществл ет проверку контролируемого субблока, на последовательност х рабочих сигналов и обеспечивает работоспособное состо ние логического блока 2 (устройства ), так как выходные реакции контролируемого субблока 10 не оказывают вли ни  на его работоспособность.
Таким образом, проверка контролируемого субблока производитс  на рабочих последовательност х сигналов, что обеспечивает реальную динамику проверки и гарантирует корректность входных тестовых воздействий, не тре30
35
40
45
50
55
бу  на их создание затрат дополнительного оборудовани  или спедигшь- ного информадионного обеспечени , В случае несовпадени  выходных реакций контролируемого субблока 10 с эталонными выходными реакци ми эталонного субблока J1 на выходе элемента ИЛИ 16 по вл етс  сигнал несовпадени  , который останавливает работу блока 5 формировани  строба сравнени  и блокирует запись в регистр 8 теста. В режиме Проверка переключатель 18 визуального контрол  устанавливаетс  в соответствуюп5ее положение, поэтому отсутствие индикации на индикаторах 17 в течение всей проверки говорит об исправности контролируемого субблока 10, По вление индикации на индикаторах 17 свидетель ствует о несовпадении соответствующего выхода контролируемого субблока 10 при эталонном тестовом наборе, который сохран етс  на регистре 8 теста . Эта информаци  6 совокупности представл ет собой вектор неисправности , характеризующий место и тип неисправности в контролируемом субблоке 10,

Claims (1)

  1. Формула изобрете. ни 
    Устройство дл  контрол  субблока логического блока, содержащее эталонный субблок, первый и второй коммутаторы , блок поразр дного сравнени , регистр тестов, буферный регистр, коммутатор индикации, блок индикации, элемент ИЛИ, трехпозиционный переключатель режимов визуального контрол , блок определени  входов-выходов, блок формировани  строба сравнени  и блок пуска-останова, причем информационные входы регистра тестов соединены с выходами эталонного суббло- ка, с информационными входами блока формировани  строба сравнени , с первой группой информационных входов первого коммутатора и с первой группой информационных входов блока оп- ределени  входов-выходов, группа входов-выходов Первого коммутатора соединена с входами-выходами контролируемого субблока и с группой выходов второго коммутатора, втора  и треть  группа информационных выходов первого коммутатора соединены соответственно с первой и второй группами информационных входов блока поразр дно-
    5 о 5
    0
    Q
    5
    1112
    го сравнени , выходы регистра тестов соединены с первой группой информационных входов коммутатора индикации, втора  группа информационных входов которого соединена с группой выходов буферного регистра и с группой входов элемента ИЛИ, треть  группа информационных входов коммутатора индикации соединена с первой группой информационных выходов блока определени  входов-выходов, втора  группа информационных выходов которого соединена с группой управл ющих входов первого коммутатора, группа управл ющих входов второго коммутатора соединена с третьей группой информационных выходов блока определени  входов-выходов , втора  группа информационных входов которого соединена с второй группой выходов второго коммутатора, выход блока формировани  строба сравнени  соединен с разрешающим входом блока поразр дного сравнени , первый выход блока пуска-останова соединен с входами сброса буферного регистра, регистра тестов, блока формировани  строба сравнени  и блока определени , входов-выходов, выход элемента ИЛИ соединен с входом считывани  регистра теста и с входом разрешени  блока формировани  строба сравнени , второй, третий и четвертый выходы блока пуска-останова соединены соответственно с первым, вторым и третьим входами задани  режимов работы блока определени  входов-выходов, первый, второй и третий управл ющие входы коммутатора индикации подключены соответственно к первому, второму и третьему неподвижным контакта1М / трехпозиционного переключател , подвижный контакт которого подключен к шине единичного потенциала устройства , информационные выходы блока поразр дного сравнени  соединены с соответствующими информационными входами буферного регистра, информационные выходы коммутатора индикации соединены с информационными входами блока индикации,, отличающеес  тем, что, с целью повьше- ни  достоверности контрол  за счет обеспечени  контрол  на рабочих последовательност х сигналов с реальным эквивалентом рабочей нагрузки на выходных контактах контролируемого субблока, в него введены коммутатор режимов работы и блок определе 13I
    ни  эквивалента рабочей нагрузки, причем четверта  группа информационных выходов блока определени  входов- выходов соединена с группой управл ющих входов коммутатора режимов работы , перва , втора  и треть  группы входов-выходов которого  вл ютс  входами-выходами устройства дл  подключени  к входам-выходам контролируемого логического блока и соединены с входами-выходами эталонного субблока и входами блока определени 
    эквивалента рабочей нагрузки, первый выход блока пуска-останова соединен с входом сброса блока определени  эквивалента рабочей нагрузки, п тый выход блока пуска-останова соединен с входом разрешени  определени  вхоов-выходов эталонного субблока блока определени  входов-выходов, вход разрешений определений входов-выхоов контролируемого субблока которого соединен с шестым выходом блока пуска-останова, седьмой выход которого соединен с входом разрешени  анаиза совпадений блока определени  входов-выходов, выход ошибки совпадени  входов-выходов которого соединен
    о управл ющим входом блока пуска-останова , восьмой выход которого соединен с входом признака логических уровней блока определени  эквивалента рабочей нагрузки, вход запуска которого соединен с третьим выходом блока пуска-останова, четвертый и п тый входы блока определени  эквивалента рабочей нагрузки подключены к шинам нулевого и единичного потенциалов устройства, а блок определени  эквивалента рабочей нагрузки со271 ,11 .
    жержит п каналов (п - число входов- выходов контролируемого логического блока), а к 1ждый i-й канал (i l...n) содержит генератор тактовых импульсов , шифратор, два счетчика, два циф- роаналоговых преобразовател , формирователь уровн , компаратор и два согласующих резистора, причем выход
    Q генератора тактовых импульсов соединен с первым вход шифратора, второй вход которого соединен с выходом компаратора, первый и второй входы которого соедиенны с первым и вто15 рым входами задани  режима работы блока и с первыми выводами первого и второго согласующих резисторов, к второму входу задани  режима работы блока также подсоединен первый
    20 выход переключател , первый и второй управл кнцие входы которого соединены с выходами первого и второго циф- роаналоговых преобразователей, информационные входы которых соединены
    25 с выходами первого и второго счетчиков , счетные входы которых соединены с первым и вторым выходами шифратора, третий и четвертый входы которого соединены с входами пуска генератора
    30 тактовых импульсов, формировател  , уровн  и входом разрешени  формиро-. вател  уровн  и первым и вторым входами блока, выход формировател  импульсов соединен с вторым выводом . первого и второго согласующих резисторов , а вход сброса блока соединен с входами сброса первого и второго счетчиков, первый и второй информационные входы переключател  подключе4Q ны к третьему и четвертому входам блока,
    35
    XiT Un «5j. 4
    47
    CS pffU
    ;j
    L
    Z7
    5
    W
    p
    I:
    Фие.З
    Собтдете 0ходов и выходов Несравиение входов и выходов
    Риг. 4
    5/
    л
    52
    25.
    л
    55
    JL
    2J
    /
    57
    5
    J 2/
    55
    n 25
    /f
    5
    5/
    -ГгГ
    /f
    SfQCjd
    Редактор Л.Веселовска 
    PU8. б
    Составитель А,Сиротска 
    Техред И.Попович Корректор М.Пожо
    Заказ 3391/46Тираж 672 Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  иаб., д. 4/5
    Производственно-полиграфическое предпри тие, г, Ужгород, ул. Проектна , 4
SU864031055A 1986-02-27 1986-02-27 Устройство дл контрол субблока логического блока SU1327111A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864031055A SU1327111A1 (ru) 1986-02-27 1986-02-27 Устройство дл контрол субблока логического блока

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864031055A SU1327111A1 (ru) 1986-02-27 1986-02-27 Устройство дл контрол субблока логического блока

Publications (1)

Publication Number Publication Date
SU1327111A1 true SU1327111A1 (ru) 1987-07-30

Family

ID=21224115

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864031055A SU1327111A1 (ru) 1986-02-27 1986-02-27 Устройство дл контрол субблока логического блока

Country Status (1)

Country Link
SU (1) SU1327111A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 451994, кл, G 06 F 11/26, 1973. Авторское свидетельство СССР 1206786, кл. G 06 F 11/26, 1984. *

Similar Documents

Publication Publication Date Title
US4672529A (en) Self contained data acquisition apparatus and system
US3892954A (en) Programmable, tester for protection and safeguards logic functions
US8138765B2 (en) Device and method for actuator monitoring of a safety-related load circuit connected with two channels
CA1235746A (en) Emergency stop monitor
US5613064A (en) Output network for a fault tolerant control system
SU1327111A1 (ru) Устройство дл контрол субблока логического блока
RU2727334C1 (ru) Автоматизированная система контроля электрических величин электронной аппаратуры
GB1122472A (en) Systems for testing components of logic circuits
KR970003824B1 (ko) 판독 전용 시퀀스 컨트롤러
SU1762292A1 (ru) Блок согласовани дл системы цифрового управлени
SU1264181A1 (ru) Устройство дл контрол БИС
SU1677844A1 (ru) Устройство дл управлени шаговым двигателем
RU2109318C1 (ru) Автоматическое контрольное устройство
SU920697A1 (ru) Устройство опроса информационных каналов
RU2052828C1 (ru) Устройство диагностирования комплекса узлов контроля и управления с их резервированием подменным блоком
SU1296966A1 (ru) Устройство дл автоматической проверки правильности электромонтажа
SU1429065A1 (ru) Устройство дл контрол правильности коммутации и переходного сопротивлени электрических контактов коммутационных изделий
SU1071979A1 (ru) Устройство дл диагностики цифровых узлов
SU1262504A1 (ru) Устройство дл контрол цифровых блоков
SU661552A1 (ru) Устройство дл тестового диагностировани логических блоков
SU1610602A1 (ru) Коммутирующее устройство
RU2111500C1 (ru) Устройство контроля импульсов управления тиристорами преобразователя
SU526834A1 (ru) Устройство дл поиска неисправностей бесповоротных комбинационных схем
SU849217A1 (ru) Устройство дл контрол цифровыхСХЕМ
SU1546308A1 (ru) Устройство дл управлени сочлененными локомотивами