SU1327107A1 - Устройство дл контрол функционировани логических блоков - Google Patents

Устройство дл контрол функционировани логических блоков Download PDF

Info

Publication number
SU1327107A1
SU1327107A1 SU864018477A SU4018477A SU1327107A1 SU 1327107 A1 SU1327107 A1 SU 1327107A1 SU 864018477 A SU864018477 A SU 864018477A SU 4018477 A SU4018477 A SU 4018477A SU 1327107 A1 SU1327107 A1 SU 1327107A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
synchronization
information
Prior art date
Application number
SU864018477A
Other languages
English (en)
Inventor
Николай Евгеньевич Богданов
Григорий Николаевич Кондратеня
Алексей Яковлевич Старовойтов
Original Assignee
Предприятие П/Я М-5339
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5339 filed Critical Предприятие П/Я М-5339
Priority to SU864018477A priority Critical patent/SU1327107A1/ru
Application granted granted Critical
Publication of SU1327107A1 publication Critical patent/SU1327107A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к вычислительной цифровой технике и может быть использовано дл  контрол  функционировани  логических блоков ЭВМ. Целью изобретени   вл етс  расширение области применени  за счет расширени  класса контролируемых -блоков, (Л

Description

1327107
Устройство содержит счетчик 1 адреса , блок 2 пам ти, блок 5 управлени , генератор 6 импульсов, два элемента И 14 и 15, дешифратор 3 команд, дешифратор 12 контактов 5 блок 9 индикации , блок 7 синхронизации, счетчик , 8 тестовых наборов, программируемый формирователь 4 серий и myльcoв5 элемент 10 сложени  по модулю дна, переключатель 1 и программируемые узлы 13,-13.п согласовани  по числу II контактов объекта контролЯо Уст 1
Изобретение относитс  к вычислительной цифровой технике и может быт использовано дл  контрол  функциони ровани  логических блоков ЭВМ,
Целью изобретени   вл етс  расширение области применени  за счет расширени  класса контролируемь Х блоков ..
На фиг, 1 представлена структурна  схема устройства д,п  контрол  функционировани  логических блоков; на фиг,.-2 - схема дешифратора команд на фиг. 3 - схема програ1 №1ируемого формировател  импульсов серии; на фиг, 4 - схема блока управлени ; на фиг,5 - схема блока синхронизации; на фиг, б - схема бло.ка индикации; на фиг.7 - схема дешифратора контактов; на фиг, 8 - схема программируе- ,мого узла согласовани ; на фиг, 9 - схема распределител  г-гмпульсов блока синхронизации; на фиг, Ш - схема программируемого формировател  временных интервалов; на фиг, 1 - временные диаграммы сигналов распределител  импульсов и программируемого формировател  временных интервалов блока синхронизации; на фиг, 12-i5 - схема алгоритма устройства дл  контрол  функционировани  логических блоков .
Устройство дл  контрол  функционировани  логических блоков (фиг. I) содержит счетчик 1 адреса, блок 2 па м ти, дешифратор 3 команд, программируемый формирователь 4 серий импульсов , блок 5 управлени , генератор 6 импульсов, блок 7 синхронизации, счетчик 8 тестовых наборов, блок 9
ройство дл  контрол  функционировани  логических блоков обеспечивает вйдачу .нормированных серий импульсов на заданные контакты объекта контрол , койтроль задержек в нем, формирование тестовых воздействий в соответствии с временными диаграммами сигналов, контроль двухуровневой ло-. гики (ТТЛ-ЭСЛ), контроль двунаправленных интерфейсных приемопередатчи- ков, шаговый и циклический контроль. 4 3, п. ф-лы, 15 ил , 2 табл,
индикации, элемент О сложени  по модулю дв-а, переключатель 11, дешифратор 12 контактов, программируемые узлы 13,,, 13f, согласовани  по числу контактов объекта контрол , два элемента И 14 и 15, контролируемый блок.16,
На фиг, I также обозначены выходна  шина 17 блока пам ти, второй 18 и первый 19 выходы дешифратора 3 команд , группа 20 выходов дешифратора 3 команд, первый 21 и второй 22 выходы программируемого формировател  серий импульсов, первьй, третий 23- 25 выходы бло.ка управлени , выход 26 генератора импульсов, первый - четвертый 27-30 выходы блока синхронизации , группа 31 выходов счетчика тестовых наборов, выход 32 элемента по модулю два, выход 33 пе- ректаочающего контакта переключатач , выходы 34,|-34| дешифратора, контактов по числу контактов объекта контрол , g выходы . Брак входного контакта программируемых узлов согласовани , выходы 36,|-36 Брак контакта программируемых узлов согласовани , входы-вьрсоды 37,-37 программируемых узлов согласовани , выход 38 первого элемента И, выход 39 второго элемента И,.
Дешифратор 3 команд (фиг, 2) содержит элемент Й-НЕ 40, дешифратор 4 двоичного кода 6 (позиционный), Программируемый формирователь 4 импульсов серии (фиг, 3) содержит элемент И-НЕ 42, двоичные четырехразр дные счетчики 43-46, счетный триггер 47, элемент ИЛИ 48.
0
31
Блок 5 управлени  (фиг. 4) содержит первую кнопку 49, первый элемент НЕ 50 первый 51 и второй 52 переключатели , второй элемент НЕ 53, третий переключатель 54, вторую кнопку 55, первый - третий 56-58 элементы И-НЕ, первый элемент И 59, третий элемент НЕ 60, D-триггер 61, четвертый элемент И-НЕ 62, элемент 63 индикации, второй элемент И 64.
Блок 7 синхрониэации (.фиг. 5) содержит первый элемент И-НЕ 65, распределитель 66 импульсов, четвертый 67 и п тый 68 элементы И-НЕ, элемент НЕ 69, второй элемент И-НЕ 70, регистр 71, первый элемент И 72, второй 73 и третий 74 элементы И, D- триггер 75, программируемый формирователь временных интервалов 76.
На фиг. 5 обозначены вход 77 пуска распределител  импульсов, второй выход 78 распределител  импульсов, пр мой выход 79 D-триггера, второй выход 80 формировател  временных ин тервалов.
Блок 9 индикации (фиг. 6) содержит D-триггер 81, RS-триггеры 82-84, элемент И 85, цифровой индикатор 86, элементы 87-90 индикации.
Дешифратор 12 контактов (фиг. 7) содержит элемент НЕ 91, элемент И-НЕ 92, дешифратор 93 двоичного кода в позиционный.
Каждьй из п программируемых узлов согласовани  (фиг. 8) содержит четырехразр дный регистр 94, первый элемент И-НЕ 95, двухразр дный регистр 96, второй элемент И-НЕ 97, элемент И 98, элемент НЕ 99, формирователь I00 уровней ТТЛ с трем  состо ни ми по выходу, преобразователь 101 уровней ТТЛ-ЭСЛ, D-триггер
102,второй согласующий резистор
103,выпр мительный диод 104, первый согласующий резистор 105, преобразователь 106 уровней ЭСЛ-ТТЛ, реле 107
07
элемент 108 сложени  по модулю два, элемент 109 индикации.
Распределитель 66 импульсов (фиг. 9) блока 7 синхронизации содержит элемент И 110, счетчик 111, элементы НЕ 112, 113, элемент И 114.
Программируемый формирователь 76 временных интервалов (фиг. 10) содержит первый двоичный счетчик 115, шестиразр дный регистр 116,. мультиплексор 117, второй двоичный счетчик
118, элемент НЕ 119.
I
Счетчик 1 адреса предназначен дл  формировани  адресов дл  блока 2 пам ти, представл ет собой обычный двоичный многоразр дный счетчик (число разр дов счетчика определ етс  объемом блока пам ти), имеющий вход установки в нулевое состо ние, соединенный с первым выходом 23 блока 5 управлени , и пр мой счетный вход, соединенный с первым выходом 27 блока 7 синхронизации (фиг. 1), и может быть реализован на микросхемах К531ИЕ17.
Блок 2 пам ти содержит программу контрол  логического блока и может быть вьшолнен в виде сменного ПЗУ дл  каждого контролируемого логического блока либо в виде перезагружаемого ОЗУ. Программа контрол  в блоке 2 пам ти хранитс  в виде 16-разр дных информационных и командных слов данных , содержание которых кодируетс  в соответствии с табл. 1. Информационные слова программы контрол  содержат сведени  о контактах контролируемых блоков (код номера контакта, эталонное логическое состо ние контакта , вход или выход логического блока, логический уровень ТТЛ или ЭСЛ, формирование или блокирование результата контрол , а также признаки выдачи входного воздействи  на контакт, формировани  результата контрол  и признак информационного слова и контрольный разр д).
0
1
2
3
4
Функциональные разр ды
Логическое состо ние контакта: лог. нуль, лог. единица
О - блокировка контрол , 1 - контроль контакта О - контакт выходной , - контакт входной
Тип логики контакта: О логика ТТЛ, 1 - логика ЭСЛ Служебные разр ды
1 - признак формировани  воздействи  на контролируемый блок
1 признак формировани  результата контрол  О - признак информационного слова
Контрольный разр д. Устанавливаетс  1 при нечетном количестве единиц в раз- -miL.
Т а б л и ц а 1
Разр ды данных , команды
Содержание разр дов определ етс  в зависимости от команды
Служебные разр ды
Признак командного слова
Контрольный разр д. Устанавливаетс  1 при нечетном количестве единиц в разр дах 0-14
132
Командные слова программы контрол  содержат сведени , обеспечивающие программирование соответствующих блоков устройства в заданное состо ние.
Например, командное слово Конец теста обеспечивает включение элемента индикации 90 Тест окончен (фиг,6), сброс триггера 61 (фиг, 4) в нулевое
состо ние и выключение элемента инди- ю на контролируемый блок в виде заракации 63 Пуск, т.е. командное ело-. во Конец теста служит дл  останова устройства. Командное слово Задержка обеспечивает программирование формировател  76 временных интерва- is лов (фиг. 5 и 10), причем формируемый временной интервал кодируетс  разр дами 8-13 командного слова и определ етс  из соотношени 
.«refe.. Тги П-(К+1),20
где п - число в разр дах 8-11 командного слова Задержка (код задержки); период следовани  импульсов
генератора;25
К - число в разр дах 12-13 командного слова Задержка. Программа контрол  логического блока состоит из некоторого числа
нее запрограммированной временной диаграммы сигналов. Дискретность вре менных интервалов в такой временной диаграмме определ етс  следующим соотношением:
г (К+1),
где it - дискретность временных интервалов , определ етс  временем выборки очередного информационного слова из блрка 2 пам ти; Тр - период следовани  импульсов
генератора 6; К - двоичное число . в разр дах
1,2 регистра 116.
Командные слова обеспечивают программирование формировател  4 серий импульсов, причем каждое из этих слов обеспечивает протестовых наборов, которые представл - зограммирование одного из счетчиков 43ют собой совокупность служебных и ин-46 формировател  4.
формационных слов данных, размещенных Число импульсов кодируетс  разр последовательно в блоке 2 пам ти,дами 8-11 соотвествующего командного
причем последним словом .в тестовомслова. Командное слово СИ1 обеспенаборе всегда  вл етс  информационное ,,дчивает возможность программировани  , содержащее в разр де 14 приел ов о
знак формировани  результата контрол . Каждый тестовый набор содержит эталонную информацию о входных воздействи х дл  некоторого числа вход- 40 ных контактов контролируемого логического блока и эталонную информацию о реакции контролируемого блока на эти воздействи  дл  некоторого числа выходных контактов. Функци , вьшол- н ема  контактом контролируемого блока на данном тестовом наборе, программируетс  , как правило, одним информационным словом в соответствии с табл. 1 , но при необходимости фор- gQ Конец мировани  воздействи  на контроли- - руемый блок в виде временной диаграммы сигналов допускаетс  многократное изменение функции логического контакта в одном тестовом наборе, при этом информационные слова должны содер-- жать единицу в I2-м разр де (признак формировани  воздействи  на контролируемый блок).СИ2
1-15 импульсов в серии, СИ2 - 16- 240, СИЗ - .241-3840, СИ4 - 3841- 61440 импульсов. Четыре командных слова СИ1 - СИ4 в совокупности позвол ют программировать серию импульсов от 1 до 65535.
Таблица2 Командные слова программы контрол 
теста
Задержка
55
СИ1
Не используютс 
Ф1Н Код задержки
2Н Код числа импульсов
03Н .То же
8
Таким образом, устройство позвол ет многократно измен ть логическое состо ние любого входного контакта контролируемого блока в пределах одного тестового набора в любой заданной программой контрол  последовательности , т.е. обеспечивает выдачу входных стимулирующих воздействий
нее запрограммированной временной диаграммы сигналов. Дискретность временных интервалов в такой временной диаграмме определ етс  следующим соотношением:
г (К+1),
где it - дискретность временных интервалов , определ етс  временем выборки очередного информационного слова из блрка 2 пам ти; Тр - период следовани  импульсов
генератора 6; К - двоичное число . в разр дах
1,2 регистра 116.
Командные слова обеспечивают программирование формировател  4 серий импульсов, причем каждое из этих слов обеспечивает прочивает возможность программировани 
онец И2
1-15 импульсов в серии, СИ2 - 16- 240, СИЗ - .241-3840, СИ4 - 3841- 61440 импульсов. Четыре командных слова СИ1 - СИ4 в совокупности позвол ют программировать серию импульсов от 1 до 65535.
Таблица2 Командные слова программы контрол 
ка
Не используютс 
Ф1Н Код задержки
2Н Код числа импульсов
03Н .То же
Продолжение табл.2 „
СИЗ
СИ4
(г«4н
Примечание, Н
шестнадцати
тема представлени  чисел.
Дешифратор 3 команд (фиг. 2) предназначен дл  преобразовани  двоичных кодов адресных разр дов командных слов в импульсные сигналы на соответствующих выходах дешифратора, обеспечивающие загрузку командной информации в блок 5 управлени , блок 9 индикации, блок 7 синхронизации, а таклсе в программируем1э1Й формирователь 4 серий импульсов. Синхронизаци  де- .шифратора 3 команд обеспечиваетс  синхросигналом Загрузка, поступающим по шине 28.
Программируемьй формирователь 4 серий импульсов {фиг, 3) предназначен дл  формировани  заданного числа
рична  сие- 10 считает импульсы- СТО, пост.упающие
по входу 29, а счетчики 43-46 обрат- ного счета - i-гмпульсы, по вл ющиес  на инверсном выходе триггера 47, до тех пор, пока полностью не будут об15 нулены. За это врем  на выходе 2-2 формировател  4 по вл етс  сери  импульсов , число которых определ етс  двоичным 16-разр дным кодом, записанным в счетчики 43-46. После обну20 лени  счетчиков 43-46 и переключени  триггера 47 в нулевое состо ние формирователь 4 заканчивает свою работу, так как низкий логический уровень сигнала с выхода элемента ИЛИ 48 по25 ступает на второй эход элемента И- НЕ 42 и запрещает прохождение импульсов СТО на счетный вход счетного триггера 47.
Блок 5 управлени  (фиг. 4) предимпульсных сигналов на контакты конт- 30 назначен дл  управлени  режимами раролируемого блока в соответствующих тактах контрол  и программируетс  командными словами СИ - СИ4 программы контрол . Представл ет собой i6-разр дный двоичный счетчик обратного счета, состо ш 5й из четырех четырехразр дных счетчиков 43-46, каждый из которых програ:-4мируетс  соот- ветству1ош 1М командным словом программы контрол .
Счетчики 43-46 имеют общий вход 24 сброса и общие входы 17 параллельного ввода информации. Счетный триггер 47 обеспечивает деление на два импульсных синхросигналов СТО, поступающих на вход 29 формировател  4. Пр мой выход триггера 47  вл етс  выходом 22 формировател  4.
Работает формирователь импульсов 4 следующим образом.
В исходном состо нии счетчики 43- 46 и счетный триггер 47 установлены в нуль, поэтому на всех входах элемента ИЛИ 4В и, соответственно, на выходе этого элемента присутствуют нулевые уровни. Нулевой уровень на втором входе элемента И-НЕ 42 запрещает прохождение синхросигналов СТО, и формирователь импульсов 4
не работает до тех пор, пока хот  бы Е один разр д любого из счетчиков 43-46 не будет записана единица. По вление логической единицы на любом входе элемента ИЛИ 48. обеспечивает по вление единицы на выходе 21 формировател  4 и на втором входе элемента И-НЕ 42, счетный триггер 47
5
0
5
0
5
боты устройства и обеспечивает возможность установки устройства в исходное состо ние, пуск и останов устройства в различных режимах контрол .
Блок 5 управлени  формирует сигнал Пуск по выходу 25 при нажатии кнопки 49. Снимаетс  сигнал Пуск, либо при по влении низкого уровн  сигнала на входе 38, либо при нажатии кнопки 55 Сброс, либо низким уровнем сигнала Конец теста на входе 9 в режимах контрол  Шаг и До брака (включен один из переключателей 51 или 52), либо низким уровнем сигнала Брак на входе 39 в режиме До брака (включен переключатель 51), либо высоким уровнем сигнала ЗП РЕЗ на входе 30 в режиме Шаг (включен переключатель 52). Блок 5 управлени  формирует сигнал Сброс низкого уровни  по выходу 24 при нажатии кнопки 55, обеЬпечивающий установку устройства в исходное состо ние . По выходу 23 блок 5 управлени  формирует сигнал - Сброс СЧ низкого уровн  дл  обнулени  счетчика адреса и счетчика В тестовых наборов (фиг. 1) при установке устройства в
ч1
исходное состо ние и в режиме Цикл при по влении низкого уровн  сигнала - Конец теста.
Генератор 6 импульсов представл ет собой обычный кварцевый генератор импульсных сигналов. Период следовани  импульсов выбираетс  из соображений получени  требуемой дискретности временных интервалов при формирова- НИИ входных стимулирующих воздействий на контролируемый блок, а также исход  из требований к точности контрол  задержек распространени  сигналов . При реализации основных функцио нальньгх узлов тестера на микросхемах серии К531 (быстродействующих ТТЛ- микросхемах) , минимальный период следовани  тактовых импульсов генератора T|.,,ci40 НС.
Блок 7 синхронизации (фиг. 5) предназначен дл  формировани  синхросигналов , обеспечивающих синхронизацию работы блоков устройства. Синхросигналы СИСЧ по выходу 27 поступа- ют в счетчик 1 адреса, обеспечива  последовательное наращивание его содержимого и, соответственно, выборку очередного слова данных из блока пам ти 2. Синхросигналы За- грузка, формируемые по выходу 28, обеспечивают стробирование дешифратора 3 команд (фиг. 1) и дешифратора 12 контактов.
Фронт синхросигналов СТО, фор- мируемых блоком синхронизации по вы- ходу 29, определ ет момент выдачи входных воздействий на контролируемый логический блок. Сигнал СТО вырабатываетс  блоком 7 синхрониза- ции только при выборке из блок а 2 пам ти информационных слов с признаком в разр де 12 (табл. 1). Фронт синхросигнала 30 РЕЗ, формируемого блоком синхронизации на выход 30, определ ет момент записи результата контрол  в триггеры 100 всех выходных узлов . Синхросигнал ЗП РЕЗ формируетс  блоком 7 синхронизации при выборке из блока 2 па- м ти информационного слова, содержащего признак в разр де 13 (табл. 1), он задержан относительно синхросигнала сто на врем , определ емое кодом задержки, занесенным в програм- мируеный формирователь 76 временных интервалов (фнг. 5 к 10).
Блок 7 работает синхронизации следующим образом.
07
12
В исходное состо ние блок 7 устанавливаетс  сигналом Сброс, поступающим на вход 24 (фиг. 5), при этом обнул ютс  триггеры 7 и 75, распределитель 66 импульсов и формировател 76 временных интервалов, запрещаетс  формирование синхросигналов СТО по выходу 29 (фиг. 5) и ЗП РЕЗ по вьпкоду (фиг. 10), отсутствуют высоки уровни сигналов Пуск и Упр. серии на входах 25 и 21 (фиг. 5), на вход 19 поступают импульсные сигналы ГИ с генератора 6 импульсов, отсутствую низкий уровень сигнала Задержка на входе 18, а также высокий уровень сигнала Упр. серии на входе 21, н входах 17 устанавливаютс  логические уровни сигналов ЗУ 08 - ЗУ14, определ емые информацией в нулевой исходной  чейке блока 2 пам ти. После сн ти  сигнала Сброс и по влени  высокого уровн  сигнала Пуск на входе 25 блока 7 синхронизации на выходе элемента И-НЕ 65 устанавливаетс  уровень логического нул , разрешающий распределителю 66 импульсов подсчет импульсных сигналов Такт, поступающих с выхода 80 формировател  76 временных интервалов, и формирование синхросигналов Загрузка и СИ (по выходам 28 и 78) в соответствии с временной диаграммой (фиг.11 а). Передним фронтом сигнала Загрузка при работе с информационным словом, содержащим признак формировани  результата контрол  в разр де 13, триггер 75 устанавливаетс  в единичное состо ние и формирует сигнал ЗП высокого уровн  на вход формировател  76 временных интервалов, одновременно сигнал ЗП низкого уровн  поступает через элемент 2И-НЕ 65 на распределитель 66 импульсов и запрещает его работу. Формирователь 76 временных интервалов вырабатьшает тактовые сигналы Такт и синхросигналы ЗП РЕЗ в соответствии с временной диаграммой, представленной на фиг. 116 (дл  случа , когда К-1,). После формировани  сигнала ЗП РЕЗ триггер 75 сбрасьшаетс  в нулевое состо ние, работа формировател  76 снова запрещаетс  низким уровнем сигнала ЗП и одновременно разрешаетс  работа распределител  66 импульсов.
Счетчик 8 тестовых наборов представл ет собой обычный дес тичный
13
1327i и вход
счетчик, имеющий счетный вход сброса в нулевое состо ние.
Блок 9 индикации (фиг. б) предназначен дл  индикации результатов контрол  логических блоков. Содержит цифровой индикатор 86, обеспечивающий индикацию содержимого счетчика 8 тестовых наборов на каждом шаге контрол , четыре элемента индикации 87-90 триггеры 81-84 дл  управлени  элеентами индикации. В исходном сос- о нии все триггеры 81-84 сброшены нуль сигналом - Сброс и элементы ндикации 87-90 выключены. В начале работы устройства положительным фронтом сигнала Пуск триггер 81 устанавливаетс  в единичное состо ние и включает элемент 87 индикации Гоен . В процессе работы устройства при по влении сигналов - Брак, - Брак входа низкого уровн  триггер 81 сбрасываетс  в нулевое состо ние, элемент 87 индикации выключаетс , одновременно устанавливаютс  в единичное состо ние триггеры 82 и 83 и включаютс  элементы 88 и 89 индикации (Брак,. Брак входа). По окончании контрол  логического блока низким уровнем сигнала - Конец теста устанавливаетс  в единичное состо ние триггер 84 и включаетс  элемент 90 индикации Тест окончен . При отсутствии в процессе контрол  сигналов - Брак, Брак входа триггер 81 остаетс  к окончанию програм- мы контрол  в единичном состо нии и
20
,
элемент 87 индикации Годен включаетс  совместно с элементом 90 индикации .
Переключатель 11 предназначен дл  подключени  резисторов 103, вход щих в состав узлов 13, к нулевому потенциалу либо к шине электропитани  5В.
В первом случае резисторы 103 узлов 13 практически не участвуют в работе узла, так как к диодам 104 приложен запирающий потенциал, во втором случае резисторы 103 обеспечивают функционирование ТТЛ-выходов контролируемого блока, которые представл ют собой открытые коллекторные выводы. Переключатель 11 должен быть включен в положение замьшани  контактов (в,б) также при контроле блоков с ЭСЛ-логиКой дл  обеспечени  нормально работы преобразовател  101 ТТЛ-ЭСЛ (фиг. В) при установке
07
0
5
0
0
5
0
5
0
5
формирователей 100 уровней ТТЛ в третье (выключенное) состо ние.
Дешифратор 12 контактов (фиг. 7) предназначен дл  дешифрации дво- - ичных кодов номеров контактов, содер- жа:цихс  в адресных разр дах информационных СЛОВ5В позиционные коды, обеспечивающие по вление сигналов Загр. конт. на соответствующих выходах дешифратора 12.
Сигналы Загр. конт. по вл ютс  на выходах деимфратора 12 при наличии нулевого уровн  сигнала ЗУ14 (признак информационного слова) и сигнала Загрузка на входе 28.
Программируемые узлы 13 согласовани  (фиг. 8) предназначены дл  работы непосредственно с контактами контролируемого логического блока.
Программирование каждого узла обеспечиваетс  одним информационным словом, закодированным в соответствии с табл. 1.
В исходном состо нии триггер 102 сброшен в нулевое состо ние сигна- . лом - Сброс, элемент 09 индикации .выключен, на выходах 35 и 36 установлены уровни логической единицы, триггеры 94 и 96 наход тс  в произвольном состо нии, на выходе 37 присутствует произвольный логический уровень ТТЛ или ЭСЛ. Запись программной информации в триггерный регистр 94 выходного узла обеспечиваетс  передним фронтом сигнала Загр. конт., при этом первый разр д регистра 94 содержит информацию об эталонном логическом уровне на контролируемом контакте, второй разр д - информацшо о том,  вл етс  контакт входом или выходом контролируемого блока, третий разр д , - информацию о блокировке или разрешении контрол  данного контакта, четверты разр д информацию о типе логических уровней ТТЛ или ЭСЛ. После загрузки программной информации в регистр 94 узеш 13 переключаетс  в состо ние работы с конкретным типом логических уровней: выход 37 выходного узла подключаетс  с помощью контактов реле 107 к выходу формировател  100 логических урЬвней ТТЛ, либо к выходу преобразовател  10 уровней ТТЛ-ЭСЛ в зависимости от информации в четвертом разр де регистра 94, Сигнал с выхода третьего разр да регистра 94 разрешает или запрещает передачу результата сравнени  через
элемент 2И 98 на вход триггера 102, Передним фронтом синхросигнала СТО на входе 29 информаци  из первого и второго разр дов регистра 94 перепи- сьшаетс  в регистр 96, и узел 13 формирует в этот момент конкретное логическое воздействие на контакт контролируемого блока: уровень с выхода второго разр да регистра 96 через элемент 2И-НЕ поступает на управл ющий третьим-состо нием вход формировател  100 и переключает его в третье состо ние (если контролируетс  выходной контакт) либо в состо ние формировани  логических уровней ТТЛ (если контролируетс  входной контакт ) . Сигнал с выхода первого разр да регистра 96 определ ет, какой эталонньй уровень присутствует на выходе формировател  100 (логический ноль или логическа  единица ТТЛ). Преобразователь 101 уровней ТТЛ-ЭСЛ преобразует сигнал с выхода формировател  100 в уровень ЭСЛ-логики. При контроле логического блока с уровн ми ТТЛ контакт этого блока подключен к выходу 37 узла 13 и к выходу формировател  100, при контроле блока . с ЭСЛ-уровн ми контакт этого блока подключен к выходу преобразовател  101 ТТЛ-ЭСЛ. Сравнение реакции контролируемого контакта блока на входное воздействие с эталонной информацией обеспечиваетс  элементом I08 сложени  по модулю два. Эталонна  информаци  на элемент 108 поступает с выхода первого разр да регистра 96 а реакци  контролируемого блока - с выхода 37 (дл  ТТЛ-уровней - по це пи: выход 37, контакты (в,а) реле 107, преобразователь 101 ТТЛ-ЭСЛ, преобразователь 106 ЭСЛ-ТТЛ, вход элемента 108; дл  ЭСЛ-уровней - по цепи: выход 37, контакты (б,в) реле 107, преобразователь 106 ЭСЛ-ТТЛ, вход элемента 108). Элемент И-НЕ 97 управл ет переключением формировател  100 в третье состо ние. Элемент 2И-НЕ обеспечивает формирование сигнала - Брак входн. конт, на выход 35, а также на вход элемента И-НЕ 97, тем самым обеспечиваетс  переключение формировател  100 логических уровней ТТЛ в третье состо ние при обнаружении коротких замьжаний входных контактов контролируемого логического блока на шины электропитани  или на соседние контакты (защи
07
16
Q 5 0 5 о „ g „
5
5
та формирователей 100 от перегрузок .
Узел 13 работает следующим образом .
Пусть контролируемый узлом 13 контакт логического блока  вл етс  выходом ТТЛ-схемы и должен контролироватьс  данньм тестовым набором, эталонное логические .состо ние контакта - нулевое.
В триггеры регистра 94 по сигналу Загр. конт. записьшаетс  код 0100 (табл. 1). Контролируемьй выходной контакт, подключенный к выходу 37, соединен, при этом с выходом формировател  100 и через преобразователи 101 и 106 с входом элемента 108 сложени  по модулю два. После подачи на выходной узел по входу. 29 синхросигнала сто в регистр 96 переписываетс  информаци  младших разр дов регистра 94, при этом на второй вход элемента 108 сложени  по модулю два поступает эталонный логический уровень дл  контролируемого выходного контакта (в данном случае нулевой), а формирователь 100 переключаетс  в третье состо ние (на входе присутствует уровень логической единицы с вы-, хода элемента 2И-НЕ 97) и логический уровень в цепи: 37, преобразователь 101, преобразователь 106, первый вход элемента 108 сложени  по модулю два - определ етс  логическим уровнем контролируе.мого выхода логического блока. Результат сравнени  (логическа  единица на выходе элемента 108 сложени  по модулю два при несовпадении реакции блока с эталоном) через элемент И 98 (на втором его входе присутствует уровень логической единицы с выхода третьего разр да регистра 94 - разрешена запись результата ) поступает на информационный вход D-триггера 102. Синхросигналом ЗП РЕЗ результат записываетс  в D-триг- гер 102. При несовпадении реакции блока с эталонной информацией дл  данного контакта D-триггер 102 устанавливаетс  в единичное состо ние, на выход 36 выдаетс  низкий уровень Сигнала - Брак контакта, включаетс  элемент 109 индикации, свидетельствующий об отрицательном результате контрол  данного выходного контакта логического блока. Работа элемента И-НЕ 95 при контроле выходного контакта всегда блокируетс  низким уровнем с выхода второго разр да регистра 96, поэтому на выходе 35 при контроле выходов логического блока всегд присутствует уровень логической единицы .
. Если контролируемый контакт логического блока  вл етс  выходом ЭСЛ- , схемы, то, в отличие от предыдуЕ1;его случа , в четвертый разр д регистра . 94 должна быть занесена логическа  единица, в результате чего реле. 107, управл емое инвертором 99э подключает выход 37 узла 13 (вместе с контролируемым ЭСЛ-вьрсодом блока) к входу преобразовател  106 уровней ЭСЛ-ТТЛ, При этом преобразователь 101 ТТЛ-ЭСЛ находитс  в состо нии логической единицы (под воздействием высокого уровн  сигнала на входе 33), а так как микросхемы типа ЭСЛ допускают объединение по выходам в так называемое монтажное И, то в данном случае логический уровень на входе преобразовател  106 ЭСЛ-ТТЛ определ етс  состо нием контролируемого ЭСЛ-выхо- да логического блока (дл  рассматриваемого примера это логический уро- вень нул  ЭСЛ). В остальном работа узла 13 при контроле выхода схемы ЭСЛ не отличаетс  от режима работы при контроле выхода ТТЛ-схемы, Резистор 103 служит нагрузочным элементом дл  обеспечени  функционировани  ТТЛ-выхода с открытым коллектором., а резистор 105 - нагрузочным элементом дл  преобразовател  101. и контролируемого ЭСЛ-выхода логического, блока.
Работа узла 13 при контроле входных контактов логического блока отличаетс  от работы при контроле выходов только тем, что в регистре 94 во втором разр де должна быть з;-стаьювлена логическа  единица (означает контроль входа логического блока), после перезаписи этой единицы в регистр 96 происходит перевод формировател  98 из третьего (выключенного ) состо ни  в логическое состо ние, определ емое содержимым первого разр да регистра 96, т.е. формирователь 100 (дл  ТТЛ-входов)
н преобразователь 10 ТТЛ-ЭСЛ (дл 
(СЛ-входов)  вл ютс  в данном „ дл  формировани  временных интервалов
источниками стимулирую1щ-1х входных воздействий в соответствии с эталонной тестовой информацией. Отличие состоит также в.том, что разрешена
в соответствии с временной д aгpaммoй его работы в составе блока 7 синхронизации (фиг, 116). Формирователь 76 содерлсит программируемый делитель
работа элемента И-НЕ 95, в случае несовпадени  реакции входа логического блока с эталоном элемент И-НЕ 95 формирует- низкий уровень сигнала - . Брак входн. конт., который через элемент И-НЕ 97 обеспечивает выключение (перевод в третье состо ние ) формировател  100, предупрежда  его перегрузку,
Дл  блокировки результата на очередном такте контрол  в третий разр д регистра 94 следует записать логический нуль.
Таким .образом, наличие в устройст- ве программируемых на каждом такте контрол  узлов 13 позвол ет наперед заданньЕМ программой контрол  образом отслеживать измен ющиес  в процессе контрол  состо ни  контролируемых . контактов: вход может становитьс  выходом блока и наоборот (обеспечиваетс  контроль дззунаправленных интерфейсных шинных формирователей, а также логических бдоков с программируемыми интерфейсными БИС).
Распределитель 66 импульсов (фиг. 9) представл ет собой двоичнда счетчик 111, который сигналом - Сброс устанавливаетс  по входам параллельной записи в состо ние 10 (фиг, 11 а). При поступлении по входу 77 низкого уровн  сигнала УПР счетчик считает импульсы Такт, посту- пающие по входу 80. В состо нии . 3 на выходе 28 распределител  импульсов формируетс  импульсный сигнал Загрузка (длительность импульса равна периоду следовани  импульсов Такт). В состо нии 15 счетчика III на выходе 78 распределител  импульсов формируетс  импульсный сигнал СИ с .дли- тельностью, равной периоду сигнала одновременно сигнал отрица- тельной пол рности с выхода переноса счетчика 1 S 1 через элемент И ПО обеспечивает установку счетчика 111 в исходное состо ние (содержимое счетчика равно дес ти). Далее циклы работы счетчика I11 повтор ютс  при наличии разрешаю щего сигнала УПР на входе 77.
Программируемый формирователь 76 временных интервалов ггредназначен
в соответствии с временной д aгpaммoй его работы в составе блока 7 синхронизации (фиг, 116). Формирователь 76 содерлсит программируемый делитель
191
частоты, состо щий из двоичного счетчика 115, мультиплексора 117 и двух первых разр дов регистра 116.
В зависимости от содержимого первых двух разр дов регистра 116 на выход 80 поступают импульсные сигналы Такт с периодом следовани , равным соответственно Т,,2Т|., 41,
или 8т |. . В исходном состо нии ДВОИЧ
ное число, которым кодируетс  временной интервал, заноситс  в 3-6-е разр ды регистра 1 1-6 и с выходов регистра код временного интервала поступает на входы параллельной записи двоичного счетчика 118, на входе разрешени  записи которого установле низкий уровень сигнала ЗП. Таким образом, в исходном состо нии в счетчик 118 многократно записьшаетс  код временного интервала в виде двоичного числа. Запуск работы формировател  временных интервалов обеспечиваетс  установкой высокого уровн  сигнала ЗП по входу 79. Двоичный .счетчик 118, работающий в режиме обратного счета, начинает считать импульсы Такт, ив момент обнулени - счетчика на его выходе заема формируетс  импульсный сигнал, который через инвертор 119 поступает на выход 30 в виде высокого уровн  сигнала ЗП РЕЗ. Математическое выражение , определ ющее длительность формируемого временного интервала, приве- дено выше (временной интервал отсчитываетс  от момента по влени  нулевого уровн  сигнала ЗП до переднего фронта сигнала ЗП РЕЗ).
Счетчик 1 адреса, дешифратор 3 ко- манд, формирователь 4 серий импульсов , блок 7 синхронизации, счетчик 8 тестовых наборов, элемент 10 сложени  по модулю два, дешифратор 12 контактов , элементы 14 и 15, элементы 50, 53, 56-62, 64 блока 5 управлени , элементы 81-85 блока 9 индикации, элементы 94-100, 102, 108 и 109 выходных узлов 13, элементы 110-114 распределител  66 импульсов и элемен- ты 115-119 формировател  76 временных интервалов могут быть выполнены на микросхемах серии К531. В качестве кнопок 49 и 55, переключателей 51, : 52 и 54 могут быть использованы бескон- тактные переключатели типа ПКБ, в качестве элементов 63, 64, 87-90, 109 - единичные индикаторы (светодиоды), в качестве цифрового индикатора 86 07
20
5
Q
5 0 5 0 g
0 5 0 g
семисегментные индикаторы с соответствующими преобразовател ми кодов. В качестве резисторов 103 и 105 могут быть выбраны резисторы любого типа с рассеиваемой мощностью 0,125Вт или резисторные сборки типа 520-4-4 с номинальными значени ми сопротивлений соответственно 2,0 кОм и 430 Ом. В качестве преобразователей 101 и 106 уровней могут быть использованы мик- . росхемы К500 ПУ 124 и К500 ПУ 125. В качестве диода 104 может быть использован любой малогабаритный импульсный диод, например КД522Б, а в качестве реле I07 - малогабаритные электромагнитные переключающие реле типа РЭС 55А, РЭС-60.
Устройство дл  контрол  функционировани  логических блоков работает в соответствии с алгоритмом, приведенным на фиг. 12-15 (позиции 120- 159).
Требуемый режим контрол  (позици  121) устанавливаетс  вручную включением одного из переключателей 51, 52 или 54, причем переключатели 51 и 52 при включении выдают уровень логической единицы, а переключатель 54 - уровень логического нул .
Нажатие кнопки 55 Сброс (позици  122) обеспечивает по вление на ее выходе уровн  логического нул , который сбрасьшает в нулевое состо ние счетчик 1 адресаS счетчик 8 тестовых наборов, триггер 47, счетчики 43-46, триггеры 61, 75, 81-84, 102, регистр 116 и устанавливает в исходное состо ние счетчики 111 и 118.
Нажатие кнопки 49 Пуск обеспечивает установку в единичное состо ние триггеров 61 и 81, включение эле- ментов индикации 63 Пуск и 87 Годен , при этом высокий уровень сигнала Пуск с выхода триггера 61 поступает на вход 25 блока 7 синхронизации и разрешает работу распределител  66 импульсов. Устройство начинает работать.
Распределитель 66 импульсов формирует сигнал Загрузка (позици  J 23), и если считьшаемое из блока 2 пам ти по нулевому адресу слово данных  вл етс  например, командным словом Задержка (позици  124),то по сигналу Загрузка в регистр 71 записываютс  нули (позици  138), а дешифратор 3 команд обеспечивает дешифровку содержимого разр дов ЗУОО-ЗУ02 командного
слова (позиции 139, 141) и на шине 18 формируетс  импульсный сигнал - Задержка , по фронту которого в регистр 116 записываетс  код задержки (позици  142), Сигнал Загрузка постзша- ет, также на вход элемента 2И 73, с выхода которого сигнал СИ СЧ поступает на счетный вход счетчика адреса и увеличивает его содержимое на единицу (позици  143), на выходной шине блока 2 пам ти по вл етс  сле,- дующее слово данных. Далее распределитель 66. импульсов формирует сигнал си, устанавливаетс  в исходное состо ние (позици  145), и устройство переходит к очередному такту работы (позици  123).
Пусть следующее слово данных в блоке 2 пам ти  вл етс  информационным дл  h-ro контакта контролируемо- то блока. По сигналу, формируемому распределителем 66 импульсов (позиции 123-125), на п-м выходе дешифратора 12 контактов по вл етс  сигнал Загр. конт. п, по которому информаци  разр дов ЗУ09-ЗУ11 и логический уровень с шины 32, определ емый в этот момент содержимьич разр да ЗУ08 блока пам ти, записываютс  в регистр 94 соответствующего узла 13; одновременно сигналом Загрузка в регистр 71 записываетс  информаци  разр дов ЗУ11, ЗУ12 (фиг. 5). Если сигнал Упр. серии отсутствует (низкий уровень на выходе 21 формировател  4 серии импульсов и, соответственно, на входе 21 блока 7 синхронизации), то одновременно с сигналом Загрузка формируетс  сигнал CPI СЧ на выходе 27 блока синхронизации. Этот сигнал обеспечивает увеличение содержимого счетчика 1 адреса на единицу по заднему фронту сигнала СИ СЧ (позиции 126 и 127). Далее распределитель 66 импульсов формирует синхросигнал и одновременно устанавливаетс  в исходное состо ние (позици  128), Если.в первый разр д регистра 71 записана единица, то на выходе 29 блока синхронизации по вл етс  в этот момент синхросигнал СТО, который поступает на вход формировател  4 серии импульсов и на все узлы 13. Формирователь 4 серий импульсов не воспринимает сигнал СТО, так как находитс  в исходн ом состо нии и блокирован низким уровнем сигнала Упр. серии. Узлы 13 по переднему
0
фронту сигнала СТО формируют входные воздействи  на контролируемый логический блок (позиции 129 и 130). Если первый разр д регистра 71 в нуле , то йосле позиции 129 алгоритма устройство переходит к вьтолнению очередного.такта контрол  - чтению следующего слова из блока пам ти (позици  123). После выполнени  позиции 130 алгоритма, если второй разр д регистра 71 в нуле (не разрешено формирование синхросигнала ЗП РЕЗ), устройство также переходит к вьшолне- 5 ниш очередного такта контрол  (позици  130), а если второй разр д регистра 71 в единице и отсутствует сигнал Упр. серии, то по переднему фронту сто происходит установка триггера 75 в единичное (состо ние позици  133), формируютс  сигналы ЗП и -ЗЙ, запрещаетс  работа распределител  66 импульсов и ПРОИСХОДИТ
запуск формировател  76 временного 5 интервала. Через врем , определ емое кодом задержки в регистре 1.16 (позици  134), на выходе формировател  76 временного интервала по вл етс  сигнал ЗП РЕЗ, который поступает на входы 30 узлов 13 и записьшает результат контрол  в триггеры 102, одновременно сигнал ЗП РЕЗ увеличивает на единицу содержимое счетчика 8 тестовых наборов (позици  135). Если хот  бы в одном из узлов , триггер 102 устанавливаетс  в единичное состо ние5 то на выходной шине 36 по вл етс  низкий уровень сигнала - Брак контакта (фиг. 8), который через многовходовый элемент И 15 поступает на вход блока 5 управлени  и блока 9 индикации (фиг. I). Устрой- ство вьшолн ет действи  в соответствии с позици ми 149-15 алгоритма, р. Если узел 13 контролирует входной контакт блока 16,. то- в этом случае на шине 35 устанавливаетс  дополнительно низкий уровень сигнала - Брак входи, конт., который через элемент И 4 по шине 38 поступает на блок 5 управлени  и блок 9 индикации, после чего устройство выполн ет действи  в соответствии с позици ми 152- 157 алгоритма (см. фиг. 15) и происходит останов работы устройства. Элементы 63 J 86-89 и 10.9 индикации обеспечивают оператору полную информацию о причинах останова (характер брака на входе или выходе блока 16, номер
0
5
0
0
5
2313
забракованного контакта, номер тестового набора, на котором обнаружен брак). Если при выполнении позиции 152 сигнал - Брак входн, конт, на шин.е 38 отсутствует (имеетс  высоки уровень), то устройство анализирует режим работы, заданный переключател ми 51, 52 или 54, и в случае работы устройства в режиме До брака про- исходит вьшолнение позиций 158, 154- 157 алгоритма, останов работы устройства в момент обнаружени  брака на выходном контакте контролируемого блока 16.
Таким образом, при обнаружении брака на входе блока 16 устройство прекращает работу тотчас же независимо от режима работы, а при забракованном выходном контакте блока 16,, устройство останавливаетс  в момент обнаружени  брака лишь в режиме До брака. Если после вьшолнени  пози- дай 135 и 149 алгоритма, сигнал - Брак низкого уровн  не по вл етс , то устройство переходит к очередному такту контрол  (позиции 149, 159, 123) либо, если установлен режим контрол  Шаг (включен переключатель 52), происходит вьтолнение по- зиций 159, 154-157 алгоритма и устройство останавливаетс  после контрол  блока 16 на данном тестовом наборе .
Работа устройства в случае вьшо- да из блока 2 пам ти любого из командных слов СИ1 - СИ4 аналогична работе устройства при выводе командного слова Задержка, отличие состоит в том, что информаци  команд- ных слов СИ1 - СИ4 записьшаетс  в соответствующие счетчики 43-46 (позиции 139,140) и при этом устанавливаетс  сигнал Упр. серии высокого уровн  на шине 21.
В дальнейшем, при вьшоде из блока 2 пам ти после командных слов СИ1 - СИ4 первого информационного слова, адресованного п-му контакту контролируемого блока 16,причем в 12-м разр де слова должна быть единица, происходит выдача на п-й контакт блока 16 серии импульсных сигналов. Число импульсов в серии определ етс  16-разр дным двоичным числом, записанным в счетчи- ки 43-46, а пол рность их - логичес- КИМ уровнем в восьмом разр де информационного слова, адресующего п-й контакт. Если в восьмом разр де ин5

Claims (1)

1
Q 5
0 5 О
Q 5
g
0724
формациоиного слова (ЗУ08) присутствует логический нуль, то этот уровень поступает на элемент 10 сложени  по модулю два (фиг. 1), который работает как повторитель сигнала Сери , поступающего по шине 22 (формируетс  сери  импульсов положительной пол рности), Если в восьмом разр де информационного слова присутствует логическа  единица, то элемент 10 сложени  по модулю- два работает как инвертор сигнала Сери  (формируетс  на шину 32 сери  импульсов отрицательной пол рности). Работа устройства Во врем  формировани  серии импульсов отражена позици ми 123-126, 128-131, 136 и 137 алгоритма (фиг,12 и 13). При формировании серии импульсов запрещено формирование сигнала СИ СЧ (позици  127 алгоритма про-г. пускаетс ), счетчик 1 адреса имеет одно и то же значение, следовательно, на выходных шинах блока 2 пам ти находитс  информаци  одного и того же слова данных (сери  импульсов идет на один контакт). Постепенно по мере формировани  серии импульсов содержимое формировател  4 уменьшаетс , а когда оно становитс  равным нулю (позици  136), сигнал Упр. серии снимаетс  и в следующем такте работы устройство (позиции 123-127) переходит к выводу следующего слова данных из блока 2 пам ти. Если это слово данных представл ет собой командное слово Конец теста, то устройство выполн ет действи  в соответствии с позици ми 123, 124, 138, 139, 141, 144-146, 154-156 алгоритма и происходит останов устройства по концу тестовой программы с соответствующей индикацией. Из алгоритма устройства следует, что если режим работы не задан , то останов устройства происходит по окончании тестовой программы.
Если установлен режим работы Цикл, то по окончании тестовой программы в такте работы с командным словом Конец теста устройство после позиции 146 вьшолн ет действи  позиций 147 и 148 алгоритма, счетчики 1 адреса и 8 наборов сбрасываютс  в нулевое состо ние и устройство начинает повторный прогон тестовой программы.
Возможна установка комбинирован- ного режима работы устройства: До
25 . 1327107
брака и Цикл (включены переключа- формирователь серии импульсов, элетели 51 и 54).
При этом программа контрол  логического блока вьтолн етс  устройством многократно в режиме Цикл до момента обнаружени  неисправности. Этот . режим работы устройства удобен при проведении различного рода испытаний логических блоков (климатических, механических и т.д.), а также при проведении термотренировки блоков в / .рабочем состо нии.
Таким образом, предлагаемое устройство дл  контрол  функционировани  логических блоков позвол ет контролировать логические узлы с любыми сочетани ми логических уровней ТТЛ и ЭСЛ, обеспечивает контроль многоразр дных счетчиков и регистров за счет подачи нормированных серий импульсов на заданные входы, обеспечивает контроль функционировани  логических блоков 5 содержащих сложные
мент сложени  по модулю два, переключатель , п программируемых узлов соглаf совани , где п - число контактов : контролируемого блока, причем выходы блока пам ти соединены с информационными входами д€ шифратора команд, с первой группой информационных входов
10 программируемого формировател  серии импульсов, информационными входами блока синхронизации, первым входом элемента сложени  по модулю два, информационными входами дешифратора
15 контактов и с группами информационных входов с первого по п-й- программируемых узлов согласовани  5 группа вьгходов дешифратора команд соединена с второй группой информационных вхо20 дов программируемого формировател , серии импульсов 5 первый выход дешифратора команд соединен с первьм информационным входом блока индикации
и с входом конца теста блока управле-, перепрограммируемые БИС, за счет воз- 25 ки , второй выход дешифратора команд можности формировани  тестовых воз- .соединен с входом задержки блока действий в соответствии с временными синхронизации, первый выход програм- диаграммами .сигналов БИС,.обеспечива- мируемого формировател  серии импуль- ет возможность программного изменени  сов соединен с разрешающим входом направлени  передачи информации между зо блока синхронизации, второй выход устройством и объектом контрол  на программируемого формировател  серии
импульсов соединен с вторым входом элемента сложени  по .модулю два, выход .которого соединен с информацион- ,, ньми входами с первого по п-й программируемых узлов согласовани , второй выход блока управлени  соединен с входами сброса блока синхронизации, программируемого формировател  серии 40 импульсов, блока индикации и с первого по п-й программируемых узлов со- 1 ласовани , третий выход блока управлени  соединен с входом пуска блока синхронизации и синхровходом блока
45
каждом тестовом наборе, а также возможность циклическ.ого мнох оразового повторени  прогр;1ммы контрол  и шаговый контрол , позвол ет контролировать задержки распростра.нени  сигналов в логических блоках.
Формула изобретени 
1. Устройство дл  контрол  функционировани  лоп-гческих блоков, содержащее счетчик адреса, блок пам ти , блок управлени , генератор импульсов , два элемента И, дешифратор команд, дешифратор контактов, блок индикации, блок синхроиизации, счетчик тестовых наборов, причем выходы счетчика адреса соединены с адресными .входами блока пам ти, первый выход блока управлени  соединен с входами сброса счетчика адреса и счетчика тестовых наборов, счетный вход счетчика адреса соединен с первым выходом блока синхронизации, отличающеес  тем, что, с целью расширени  области применени  за счет расширени  класса контролируемых блоков, устройство содержит программируемый
50
индикации, выход генератора импульсов соединен с тактовым входом блока синхронизации , второй выход которого соединен с входами синхронизации дешифратора команд и дешифратора контактов , третий выход блока синхронизации соединен с входом синхронизации программируемого формировател  серии импульсов и с тервыми входами синхронизации с первого по п-й про- сц граммируемых узлов согласовани , четвертый выход блока синхронизации соединен с входом синхронизации блока управлени , счетным входом счетчика тестовых наборов и с вторыми
мент сложени  по модулю два, переключатель , п программируемых узлов согласовани , где п - число контактов : контролируемого блока, причем выходы блока пам ти соединены с информационными входами д€ шифратора команд, с первой группой информационных входов
программируемого формировател  серии импульсов, информационными входами блока синхронизации, первым входом элемента сложени  по модулю два, информационными входами дешифратора
контактов и с группами информационных входов с первого по п-й- программируемых узлов согласовани  5 группа вьгходов дешифратора команд соединена с второй группой информационных входов программируемого формировател , серии импульсов 5 первый выход дешифратора команд соединен с первьм информационным входом блока индикации
индикации, выход генератора импульсов соединен с тактовым входом блока синхронизации , второй выход которого соединен с входами синхронизации дешифратора команд и дешифратора контактов , третий выход блока синхронизации соединен с входом синхронизации программируемого формировател  серии импульсов и с тервыми входами синхронизации с первого по п-й про- граммируемых узлов согласовани , четвертый выход блока синхронизации соединен с входом синхронизации блока управлени , счетным входом счетчика тестовых наборов и с вторыми
входами синхронизации с первого по п-программируемых узлов согласовани  , группа выходов счетчика тестовых наборов соединена с группой информационных входов блока индикации, входы записи с первого по п-й про- граммируемых узлов согласовани  соединены с соответствующими с первого по п выходами дешифратора контактов, информационные входы-выходы с первого по п-й программируемых узлов согласовани   вл ютс  информационными входами-выходами устройства дл  подключени  к контактам контролируемого блока, выходы Врак входного контакта с первого по п-й программируемых узлов согласовани  соединены с входами первого элемента И, выход которого соединен с первым входом Брак блока управлени  и вторым информационным входом блока индикации, выходы Брак контакта с первого по п-й программируемых узлов согласовани  соединены с входами второго элемента И, выход которого соединен с вторым входом Брак блока управлени  и третьим информационным входом блока индикации , входы уровн  потенциала с первого по п-й программируемых узлов согласовани  через переключатель подключены к шинам нулевого и единичного потенциалов устройства.
2, Устройство по п. 1, о т л и - ч ающеес  тем, что блок управ- лени  содержит две кнопки, три переключател  ,четыре элемента И-НЕ, три элемента НЕ, два элемента И, D-триг- гер и элемент индикации, причем выход первой кнопки соединен с синхровхо- дом D-триггера, пр мой выход которого  вл етс  третьим выходом блока, а инверсный выход D-триггера соединен с входом элемента индикации, первый : вход первого элемента И  вл етс  пер- вым входом Брак блока, выход первого элемента И соединен с входом установки в О D-триггера, информационный вход и вход установки в 1 которого соединены с шиной единичного потенциала, второй вход Брак блока через первый элемент НЕ соединен с первым входом первого.элемента И-НЕ, второй вход которого соединен с выходом первого переключател , а выход первого элемента-И-НЕ соединен с вторым входом первого элемента И, вход синхронизации блока соединен с первым входом второго элемента И-НЕ, второй
вход которого соединен с выходом второго переключател , выход второго элемента И-НЕ соединен с третьим входом первого элемента И, вход конца теста блока управлени  через второй элемент НЕ соединен с первыми входам третьего и четвертого элементов И-НЕ выход третьего элемента И-НЕ соедине с четвертым входом первого элемента И, выход третьего переключател  соединен с вторым входом третьего элемента И-НЕ и через третий элемент НЕ - с вторым входом четвертого элемента И-НЕ, выход которого соединен с первым входом второго элемента И, выход которого  вл етс  первым выходом блока, выход второй кнопки соединен с п тым входом первого элемента И, вторым входом второго элемента И и  вл етс  вторым выходом блока.
3. Устройство по п. 1, о т л и - чающеес  тем, что блок синхронизации содержит два элемента И-НЕ п ть элементов И, элемент НЕ, D-триг- гер, регистр, распределитель импульсов , формирователь временных интервалов , причем первый выход формировател  временных интервалов соединен с инверсным входом первого элемента И и  вл етс  четвертым выходом блока, второй выход формировател  временных интервалов соединен с тактовым входом распределител  -«чпульсов, первый выход которого соединен с входом синхронизации регистра, первым входом .второго элемента И  вл етс  вторым выходом блока, выход второго элемента И  вл етс  первым выходом блока, шесть разр дов из группы информационных входов блока, тактовый вход и вход задержки блока соединены с первого по восьмой входами формировател  временных интервалов, вход сброса блока соединен с дев тым входом формировател  временных интервалов, с первым входом первого элемента И и входом сброса распределител  импульсов , второй выход которого соединен с первым входом третьего элемента И, выход которого соединен с входом синхронизации D-триггера и  вл етс  третьим выходом блока, вход пуска блока соединен с первым входом первого элемента , второй вход которого соединен с инверсным выходом D- триггера, выход первого элемента И-НЕ соединен с входом пуска распределител  импульсов, п тый, и шестой разр 2913271073°
ды из группы информациорлНых входов л ютс  первой группой информационных блока соединены с первьми входами со- входов формировател , управл ющие ответственно четвертого и п того элементов И, выходы которых соединены
входы параллельной записи четырех счетчиков  вл ютс  второй группой информационных входов формировател . 5. Устройство по п. 1,0 тли - чающеес  тем, что i-й программируемый узел согласовани  содер
соответственно с информационными входами первого и второго разр дов регистра , выход цервого разр да регистра соединен с.вторьи входом третьего элемента И, выход второго разр да регистра соединен с информационнш . входом D-триггера., седьмой разр д из информационных входов блока соединен через элемент НЕ с вторыми входами четвертого и п того элементов И и с первым входом второго зле- мента И-НЕ, второй вход которого  вл етс  разрешающим вхо.г ом блока, выход второго элемента И-НЕ соеди- не с вторьм входом первого элемента И и вторым входом BTOpoi o элемента К. выход первого элемента И соедкнен с 1 ходом сброса D-триггера, пр мой выход которого соединен с .дес ть ч
входом формировател  временных интер-- 25 зуют группу информационных выходов
валов.
4. Устройство по п, 5 о т .гг и - ч а io щ е е с   тем,, что, программируемый .формирова ель серии импульсов содгрлсит счетный триггер, четы- ре счетчика, элемент И-НЕ, элемент ИЛИ, причем информационные выходы с перв-ого по Четвертый счетчиков соеди ) 1ены с группой входов элемента ИЛИ, вход которого соединен с пр мь выхо д,о:-5 счетного трих-гера, выход которо г о  вл етс  Бторьих выходом формировател . зь;ход элеме :1та ИЛИ соединен с первым входом элемента И-НЕ, н  вл - ет2л первым выходом форь;иповател , выход заема первого сче счикэ. соедине с синх1 овходом. обратного счета второго счетчика.; выход заема второг О счетчика - с сикхровходом обратного счета третьего счетчика; выход заема которого соединен с ср нхровходом обратного счета четвертого счетчика, илверсньй выход счетного триггера соединен с синхровходом обратного счета первого счетчика, входы сброса в 1юль. четырех счетчиков и счетного Tpiirrepa соединены с входом сброса |1)ормировател  J вход С -1пхронизацик форьгировател  соединен с вторым входом элемента И-ИЕ., выход которого соед(-гнсн со счетнь1М входом счетного rpifrrepa . одмоимеиные информационные входь параллельной записи четырех счетчиков соединены между собой и  вл ютс  первой группой информационных входов формировател , управл ющие
входы параллельной записи четырех счетчиков  вл ютс  второй группой информационных входов формировател . 5. Устройство по п. 1,0 тли - чающеес  тем, что i-й программируемый узел согласовани  содер0 лсит четырехразр дный регистр, двух- разр дный регистр, элемент НЕ, два элемента И-НЕ, преобразователь уровней ТТЛ-ЭСЛ, преобразователь уровней ЭСЛ-ТТЛ, В-триггер, два согласующих
5 резистора, вьшр мительный диод, реле, элемент индикации, формирователь уровней ТТЛ с трем  состо ни ми по выходу, элемент сложени  по модулю два, элемент И, причем информационньш
0 вход первого разр да четырехразр дного регистра  вл етс  информационным входом узла,, информационные входы второго, третьего и четвертого разр дов четырехразр дного регистра обраузла , синхровход параллельной записи четырехразр дного регистра  вл етс  входом записи узла, синхровход па.рал лелльной записи двухразр дного триг30 герного регистра  вл етс  первь  г входом синхронизации узла, а первый и второй информационнь е входы разр дов двухразр дного регистра соединены соответственно с выходами первого и
эд второго разр дов четырехразр дного регистра, выход четвертого разр да которого через элемент НЕ соединен с входом обмотки реле, выход обмотки реле соединен с шиной электропитани 
40 ТТЛ, выход третьего разр да четырехразр дного регистра соединен с пер- вьм входом элемента И, второй вход которого соединен с выходом элемента сложени  по модулю два, вьгход эле45 мента И соединен с информационным входом D-триггера, вход синхронизации которого  вл етс  вторьи входом синхронизацииэ а вход сброса  вл етс  входом сброса узла, инверсный вы50 ход D-триггера соединен с входом элемента индикации и  вл етс  выходом Брак контакта узла, пр мой выход Б-триггера соединен h первым входом первого элемента И-НЕ, второй вход
55 которого соединен с первым входом второго элемента И-НЕ и выходом второго разр да двухразр дного регистра выход первого элемента И-НЕ соединен с вторым входом второго элемента И-НЕ
31 .13
и  вл етс  выходом Брак входного контакта узла, выход второго элемента И-НЕ соединен с входом установки третьего состо ни  формировател  уровней ТТЛ, информационный вход которого соединен с выходом первого разр да двухразр дного регистра не первым входом элемента сложени  по модулю два, второй вход которого соединен с выходом преобразовател  уровней ЭСЛ-ТТЛ, вход которого соединен с выходом преобразовател  ТТЛ-ЭСЛ
32
и с нормально раэомкнутьтм контактом реле и через первый согласующий резистор соединен с шиной электропитани  ЭСЛ, вход преобразовател  ТТЛ-ЭСЛ соединен с выходом формировател  уровней ТТЛ, с нормально замкнутым контактом реле и с катодом выпр мительного диода, анод которого через второй согласующий резистор соединен с входом уровн  потенциала узла, пе- . реключающий контакт реле соединен с информационным входом-выходом узла.
г
J7
,Л/ набора
87
„Годен
„Врак
„брак gff Входа
;, Тест окончен
90
Фиг. 6
ЦЗигЛ
Эталон %. ,3tf W
1 Jr7
A.
95}ПИТ .-,
Ъ
т Л
. l gclOS
,Spffл контакта 36
фи.9
,Такт
,токт (шина 80)
О
.УПР I
(шина л)
О
Codepixt/ i
мое cvem-T
чика 111
О и
.ТАКТ 1 1шинад01
vaw-
nvc t,ve/7f- 1/{//еа lie д.
.J/7- (шина 79}
О
. (шит X)
у«
120
( Начало j
J21
г- и
Устоно6итб ре}ним (онтрол 
г-/
122.
Начать KHonf u55Ui f9{X6PgCuf ..ЛУСЮ
Г--Ш1327107
120
Начало
J21
и
/
122.ач Hon f9{X .. Л
Г--ШФормиробание
сигнала „ЗАГР1/ЗМ
25Р- „/ 5 Запись S регистр 77 и В регистр 941 вб/- тдного з.ла /J
-гА- Ь чпО-J-
opfiupoScff i/e сигнала. C/ Lfcxod- we состо ние/xfc- пределител  66
03и г. П
.
розр о oeftffm - розр о ftsfiffm -71 В единиJ4e
Нормирование ciiHxpoci/eHom.CTQ , SosdfucnjSue на&локЮ
нет
Ш
Ус/пано6ка трцгге- fXf 75Sj lзапрет работы pacftpede- flumejffp 66
-1 из одержимого формировател  1 тменен1 ло/ /зно- сти cusHO/KjJ EPHfi
.7J4.
Временной интервал , (popfft//x/e b/u дю/у иробатеаенЪ
135Я орми юВан1/е , сигнала,, 1 6 cvemw/fS /пес- тодыл Hoffo S
Фиг. 13
ш
7J7
Запись нулей 6 регистр 7/сиеш- лом ЗАГРУЗМ
Запись мода заде РЖ/f и 6регистр
т
./4J
Формирование сигнала „С (16c4emwKl адреса
Нет
-
Нет
УстаноВнаВ.. /
триггера 84,бклю
чение индикатора 90
JECr ОКОНЧЕН
CSpac C( 1и8ёнульс1/гнв- лон СБРОС С
1UB
fPopMupoeof/ue сиёнала.СИ,исход- ное состо ние рас- npeдeлumeл R 66
-J
723
Ч/
Сброс триггера 61, Sb/мюцение инди- ко/лора „Л(/С/(
1551
Запрет paSo/ru/f блока 7 низким уровнем сигнала
,ПУСН
J5BHHduffouua wfte- ра HaSopa индикаторов 8S
.
f Конец j
Фиг. fS
Составитель. Д. Ванюхин Редактор Л. Веселовска  Техред А.Кравчук Корректор Е. Рошко
Заказ 3605Тираж 672Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35,-Раушска  наб.,-д. 4/5
Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
SU864018477A 1986-02-05 1986-02-05 Устройство дл контрол функционировани логических блоков SU1327107A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864018477A SU1327107A1 (ru) 1986-02-05 1986-02-05 Устройство дл контрол функционировани логических блоков

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864018477A SU1327107A1 (ru) 1986-02-05 1986-02-05 Устройство дл контрол функционировани логических блоков

Publications (1)

Publication Number Publication Date
SU1327107A1 true SU1327107A1 (ru) 1987-07-30

Family

ID=21220255

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864018477A SU1327107A1 (ru) 1986-02-05 1986-02-05 Устройство дл контрол функционировани логических блоков

Country Status (1)

Country Link
SU (1) SU1327107A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
х лзторское свидетельство СССР li 942025, кл. G 06 F 11/00, 1980. Авторское свидетельство СССР № 1075265, кл. G 06 F 11/26, 1982. *

Similar Documents

Publication Publication Date Title
GB1589352A (en) Digital pattern triggering circuit
US3623082A (en) Keyboard assembly
EP0294759A2 (en) Timing generator for producing a multiplicity of timing signals
US3740475A (en) Apparatus for producing coding pulse sequences
SU1327107A1 (ru) Устройство дл контрол функционировани логических блоков
US3651481A (en) Readout system for visually displaying stored data
US3949365A (en) Information input device
EP0631391A1 (en) Decoded counter with error check and self-correction
KR970005278B1 (ko) 부분적으로 디코드된 테스트 어드레스 발생기 및 카운트 발생 방법
US4086588A (en) Signal generator
US4435781A (en) Memory-based parallel data output controller
SU1429121A1 (ru) Устройство дл формировани тестов
KR860000596A (ko) 슬레이브형 인터페이스 회로
US5966420A (en) Counter circuit for embodying linear burst sequence
SU1166120A1 (ru) Устройство дл контрол цифровых узлов
US3925764A (en) Memory device
SU1300483A1 (ru) Устройство дл сопр жени ЭВМ с периферийным устройством
SU1089566A1 (ru) Устройство дл ввода информации
US4190892A (en) Zero suppressing system for electronic device
SU696510A1 (ru) Генератор псевдослучайных кодов
SU1476473A1 (ru) Устройство дл формировани тестовых воздействий
KR19980065271A (ko) 비동기식 카운터 회로
SU1221657A2 (ru) Устройство дл ввода информации
SU1425638A1 (ru) Устройство дл ввода информации
SU1010632A1 (ru) Устройство дл задани тестов