SU1298922A1 - Многоканальный преобразователь кода во временной интервал - Google Patents

Многоканальный преобразователь кода во временной интервал Download PDF

Info

Publication number
SU1298922A1
SU1298922A1 SU853987746A SU3987746A SU1298922A1 SU 1298922 A1 SU1298922 A1 SU 1298922A1 SU 853987746 A SU853987746 A SU 853987746A SU 3987746 A SU3987746 A SU 3987746A SU 1298922 A1 SU1298922 A1 SU 1298922A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
outputs
code
Prior art date
Application number
SU853987746A
Other languages
English (en)
Inventor
Андрей Викторович Бахтин
Ирина Михайловна Бахтина
Константин Алексеевич Дорожкин
Юрий Александрович Яцунов
Original Assignee
Предприятие П/Я Г-4173
Предприятие П/Я В-2962
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4173, Предприятие П/Я В-2962 filed Critical Предприятие П/Я Г-4173
Priority to SU853987746A priority Critical patent/SU1298922A1/ru
Application granted granted Critical
Publication of SU1298922A1 publication Critical patent/SU1298922A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Abstract

Изобретение относитс  к измерительной и вычислительной технике. Целью изобретени   вл етс  повьше- ние быстродействи  преобразовател . По первой входной шине 14 на вход 23 блока 22 управлени  подаютс  тактовые импульсы. Работа преобразовател  происходит за четыре такта: считывание ранее записанной за вки, очистка запоминающего устройства (ЗУ) 3, анализ состо ни  ЗУ 3 и запись за вки на формирование временного интервала . По мере поступлени  тактовых импульсов блок 22 путем формировани  на своих выходах 26-32 соответствующих сигналов управл ет работой счетчика 1 квантов времени, блоков 4-6 ключей, записью и считыванием информации в ЗУ 2, 3, возвратом в исходное состо ние элемента 13 пам ти и формированием на выходных шинах 16 и 17 сигналов о прин тии и о запросе за вки. На первом такте на адреснь1е входы ЗУ 2 и 3 поступает информаци  с выходов счетчика 1 через блок 4. На втором такте ЗУ 3 очищаетс . На третьем теисте ЗУ 2 и 3 наход тс  в режиме считывани , а на выходных шинах 16 и 17 формируютс  сигналы о прин тии и о запросе за вки. По сигналу о запросе за вки на первых шинах входного кода 19 выставл етс  код временного интервала , которгой поступает на входы J9 -/5 Фиг.1

Description

8 блока 7 суммировани , на входда 9 которого подаетс  код текущего времени с выхода счетчика I. С выходов 10 блока 7 суммарный код через блок 5 подаетс  на адресные входы ЗУ 2 и 3. Сигнал с выхода ЗУ 3 через элемент 12 задержки сбрасывает элемент 13 пам ти, подаю1ций сигнал управлени  на вход 24 блока 22. На четвер1
Изобретение относитс  к области измерительной и вычислительной техники и может быть использовано при измерени х, передаче сигналов и обработке информации в системах автома- тической обработки данных и управл ющих системах.
Целью изобретени   вл етс  повышение быстродействи  преобразовател .
На фиг. 1 приведена структурна  схема многоканального преобразовател  кода во временной интервал; на фиг. 2 - структурна  схема блока управлени ; на фиг. 3 а,8 -. временные диаграммы; на фиг. 4 - структурна  схема блока суммировани ; на фиг. 5 - структурна  схема преобразовател  с внешними абонентами.
Многоканальный преобразователь кода во временной интервал (фиг. 1) содержит счетчик 1 квантов времени, первое и второе запоминающие устройства (ЗУ) 2 и 3, блоки 4 - 6 ключей, блок 7 суммировани , имекщий входы 8 и 9 и выходы 1О, элемент И 11, элемент 12 задержки, элемент 13 пам ти , входные шины 14 и 15, выходные шины 16 - 18, 19 и 20 входного кода, шины 21 выходного кода, блок 22 управлени , имеющий входы 23 - 25 и выходы 26-32,
Блок 22 управлени  (фиг. 2) содержит счетчик 33 тактов, дешифратор 34, элементы ИЛИ 35-39, эле- менты И 40 и 41 и элемент НЕ 42.
Блок 7 суммировани  (фиг. 4) содержит сумматор 43, вычитатель 44, цифровой компаратор 45, коммутатор 46, задатчик 47 кода максимального интервала времени и задатчик 48 нулевого кода.
98922
том такте при )т;.г1ичии оц-цл.пп о просе за вки на сходное шипе 15 в преобразовате.пе происходит запись за вки и информирование об этом абонента . При этомшины 20 и 21 используютс  дп  записи и выдачи кода абонента, а шина 18 - дл  формировани  импульса исполнени  за вки. 3 з.п. ф-лы, 5 ил.
С целью повьш1ени  надежности работы преобразовател  с абонентами он дополнительно содержит элемент 49 ИСКЛЮЧАЮЩЕЕ ШТИ, ключ 50 и дополнительную входную шину 51.
Многоканальный преобразователь кода во временной интервал работает следующим образом.
После включени  питани  ЗУ 3 должно быть приведено в исходное состо ние , например обнулено любым известным способом. Если этого не будет сделано, то самообнуление произойдет по истечении первого цикла работы, равного максимальному расчетному временному интервалу Q „,
На вход 23 блока 22 управлени  подаютс  тактовые импульсы с частотой f pf, где fo Z-; Т„ - квант
О
времени; р 2т + 2 + q - коэффициент пересчета счетчика 33 тактов; т 1,2,3,..., - количество за вок на формирование временного интервала, которое может быть прин то в течение одного кванта времени; ,l,2,.,,., количество дополнительных тактов.
Пусть т, , тогда р 2т + +2 + q 4; f .
Работа преобразовател  в течение одного кванта времени в этом случае происходит за четыре основных такта: первый такт - считывание ранее записанной за вки; второй такт - очистка ЗУ 3; третий такт - анализ состо ни  ЗУ 3; четвертый такт - запись за вки на формирование временного интервала .
Допустим, что очередной входной импульс установил счетчик 33 тактов в нулевое состо ние, в результате на
первом выходе дешифратора 34 возникает импульс, который через выход 26 блока 22 управлени  подаетс  на вход счетчика 1 квантов времени, увеличив его содержимое на единицу, а также - на один из двух входов элемента И 11 и на один из двух управл ющи х входов блока 6 ключей. Кроме этого, импульс с первого выхода дешифратора 34 поступает через элемент ИЛИ 35 на вы- ход 27 блока 22 управлени  и на управл ющий вход блока 4 ключей, а через элемент НЕ 42 и выход 28 блока 22 управлени  - на угфавл ющий вход блока 5 ключей, определ   открытое состо ние блока 4 ключей и закрытое состо ние блока 5 ключей (эти блоки всегда работают в противофазе), а также через элемент ИЛИ 36 и
29блока 22 управлени  - на входы считывани  ЗУ 2 и 3, устанавлива 
их в режим считывани . Код с выхода счетчика 1 (код текущего кванта времени ) через блок 4 ключей подаетс  на адресные входы ЗУ 2 и 3. При этом происходит считывание из ЗУ 2 и 3, причем, если считывание происходит первый раз после начального обнулени , то на выходе ЗУ 3 нет сигнала признака за вки,- Со сто ние выходов элемента И 11 и блока 6 ключей не изменитс  относительно исходного. Если считывание происходит после прохождени  нескольких квантов времени и в течение одного из них произведе- на запись за вки на формирование временного интервала (работа устройства в четвертом такте), то на выход ЗУ 3 будет считан сигнал признака за вки, который сформирует на выходе элемента И 1 1 и мпульс конца ранее заданного интервала времени и разрешит прохождение через блок 6 ключей кода номера абонента, считанного из ЗУ 2, на выходные шины 21,
Второй тактовый импульс переведет счетчик 33 тактов в состо ние 1, что вызовет формирование импульса на втором вькоде дешифратора 34. При этом состо ни  счетчика I квантов времени и блоков 4 и 5 ключей не измен ютс , так как на вход счетчика I квантов времени этот импульс не про- ходит а на управл ющие входы блоков 4 и 5 ключей он подаетс  через элемент ИЛИ 35 так же, как в первом такте. Кроме того, этот импульс подаетс  через элемент ИЛИ 37 и выход
30блока 22 управлени  на входы
ЗУ 2 и 3, устанавлива  их в режим записи. На вход ЗУ 3 подаетс  сигнал отсутстви  за вки с выхода элемента И 41 через выход 31 блока 22 управлени , так как сигнал наличи  за вки на выходе элемента И 41 может сформироватьс  только при наличии сигналов на всех трех его входах, а во втором такте отсутствует по крайней мере один из них - с выхода элемента ИЛИ 39, Таким образом, во втором такте произойдет очистка  чейки ЗУ 3.
Третий тактовый импульс переведет счетчик 33 тактов в состо ние 2, что вызовет формирование импульса на третьем выходе дешифратора 34. При этом состо ние счетчика 1 квантов времени не изменитс . Так как на обоих входах элемента ИЛИ 35 сигналы отсутствуют, состо ни  выходов 27 и 28 блока 22 управлени , а следовательно , и состо ни  управл юп;их входов блоков 4 и 5 ключей измен тс  на противоположные по сравнению с первым и вторым тактами. Поэтому бло 5 ключей перейдет в открытое состо ние , а блок 4 - в закрытое. Импульс третьего выхода дешифратора 34 через элемент ИЛИ 38 поступает на вход элемента ИЛИ 36 и на выход 32 блока 22 управлени , С выхода элемента ИЛИ 36 импульс поступает на выход 29 блока 22 управлени  и далее на входа считывани  ЗУ 2 и 3, устанавлива  их в режим считывани , С выхода 32 блока 22 управлени  импульс поступает на выходную шину 17, информиру  внешних абонентов о готовности преобразовател  к приему за вки на формирование временного интервала (сигнал Запрос за вки).
Одновременно этот импульс поступает на установочный вход элемента 13 пам ти и устанавливает его в исходное состо ние. При этом с его выхода через вход 24 блока 22 управлени  на один иэ входов элемента И 41 подаетс  сигнал разрешени 
По сигналу Запрос за вки на выходной шине 7 внешний абонент выставл ет на шинах 19 код величины временного интервала, который подаетс  на входы 8 блока 7 суммировани , на входы 9 которого подаетс  код текущего времени с выхода счетчика 1 квантов времени.
Максимально возможный временной интервал, который может быть обеспечен , составл ет . квантов времени, где ,2,3,.,., - разр дность счетчика 1 квантов времени и блока 7 суммировани , при этом ЗУ 3 содержит Q одноразр дных, а ЗУ 2 - столько же  чеек пам ти с разр дностью , равной разр дности кода абонента .
Блок 7 суммировани  производит сложение кода текущего времени с выхода счетчика 1 с кодом, заданным на шинах 19 входного кода временного интервала .
Если сумма этих кодов равна или больше , то старший разр д отбрасываетс . Этим обеспечиваетс  непрерывно повтор ющийс  кольцевой режим работы цепочки: счетчик 1 квантов времени - блок 7 суммировани  - ЗУ 3 гфичем ЗУ 3 выполн ет при этом роль скольз щего отрезка бесконечной временной оси, началом которого  вл етс  текущий квант времени, а концом - , отсчитанный от текущего квант в будущем времени.
С выходов 10 блока 7 су ;1мирова- ни  суммарный код через блок 5 ключей подаетс  на адресные входы ЗУ 2 и 3. Из  чейки ЗУ 3 с адресом, равным суммарному коду, т.е. из  чейки, 30 ющих cj. .налов и запись не будет просоответствующей будущему времени, считываетс  ее содержимое. Если в эту  чейку в один из предыдущих квантов времени бьша записана за вка.
то сигнал с выхода ЗУ 3 через элемент 35 прин тии за вки, во втором случае
этого сигнала не будет.
12 задержки изменит состо ние элемента 13 пам ти, с выхода которого подаетс  сигнал запрета на один из входов элемента И 41. Если ранее за вка не бьша записана, т.е.  чейка свободна, то состо ние элемента 13 пам тионе изменитс  относительно исходного . Элемент 12 задержки необходим дл  четкого срабатывани  элемента 13 пам ти, т.е. дл  гарантированного опережени  импульса установки исходного состо ни  с выхода 32 блока 22 управлени . Величина необходимой задержки и необходимость наличи  элемента .12 задержки определ ютс  длительностью переходных процессов элемента 13 пам ти и ЗУ 3.
Таким образом, в третьем такте произойдут анализ состо ни  устройства и подготовка его к записи за вки на 55 ствующей информации очередному або- формирование временного интервала.ненту.
Четвертый тактовый.импульс пере-Таким образом, преобразователь
ведет счетчик 33 тактов в состо ниеобеспечивает возможность записи m
3, что вызовет формирование импуль- за вок на формирование временных инса на четвертом выходе дешифратора 34. При этом состо ние счетчика 1 квантов времени не изменитс , С четвертого выхода дешифратора 34 чефез
элемент ИЛИ 39 сигнал поступает на один из входов элемента И 40 и- на один из входов элемента И 41,
По заднему фронту сигнала Запрос за вки абонент должен выставить на
входную шину 15 сигнал подтверждени  за вки, откуда через вход 25 блока 22 управлени  он будет подан на один из входов элемента И 41 , а на шины 20 - код абонента, который поступит на разр дные входы ЗУ 2.
Если анализ состо ни  устройства, проведенный в третьем такте, показал , что  чейка ЗУ 3 свободна, то на входе элемента И 41 присутствуют три
разрешающих сигнала, при этом нс его выходе будет сформирован сигнал, который подаетс  на второй вход элемента И 40 и на выход 31 блока 22 управлени , что вы.эовет запись сигна-.
ла признака за вки в ЗУ 3 и кода абонента в ЗУ 2.
Если анализ показал, что  чейка зан та, то на входе элемента И 41 будет отсутствовать один из разрешаизведена .
В первом случае сигнал с выхода 31 блока 22 управлени  через выход- ную шину 16 информирует абонента, о
35 прин тии за вки, во втором случае
этого сигнала не будет.
Таким образом, в четвертом такте произойдут запись за вки и информирование об этом абонента.
4Q На этом заканчиваетс  основной
цикл работы устройства в каждом кванте времени, заключающийс  в исполнении ранее прин той за вюд и записи одной вновь пришедшей.
45 Пусть m 1, q О, тогда р 2m-f2 + , f 4f.
При этом кажда  последукща  пара тактовых импульсов после четвертого формирующа  на соответствующей паре
50 выводов дешифратора 34 нечетный и четный такты, повтор ет процессы, происход щие в третьем и четвертом тактах, т.е. анализ состо ни  ЗУ 3 и запись за вки с передачей соответto
71298922
тервапов от разных абонентов в течение каждого кванта времени.
Погрешность формировани  временного интервала преобразователем можно определить из рассмотрени  структуры двух соседних квантов времени на временной оси (фиг. За к В),
Абсолютна  систематическа  погрешность , вьфаженна  в квантах времени, равна разности между длительностью одного кванта вр.емени и промежутком времени от момента записи за вки до момента исполнени  этой за вки в первом такте следующего кванта времени . На фиг. За изображен слзгчай при , , , Q 1 квант времени.
При этом дл  -первой за вки
3 л, - кванта времени, а дл  второй
за вки Л- 7 кванта времени, о
В общем случае
На фиг, 3 изображен случай при , , , квант времени,
при этом & -- кванта времени,
5 & -- кванта времени.
Относительна  систематическа  погрешность уменьшаетс  при увеличении формируемого интервала времени..
Если максимальный расчетный временной интервал Q max 2 +h квантов времени, где lib 62 -1,то дл  обеспечени  кольцевого режима работы цепи: счетчик 1 квантов времени - )5 блок 7 суммировани  - ЗУ 3 коэффициент пересчета счетчика 1 квантов времени и количество  чеек ЗУ 2 и 3 должны быть равны
20
а разр дность
блока 7 суммировани  , При этом, если сумма кода счетчика 1
й
р
И-2т 1+2т Л ----- 2+2тквантов времени и кода формируемого интервала времени Q больше кода максимального расчетного временного чн- тервала Q д. то из суммы кодов дол (квантов времени), (I) 25 жен быть вычтен код максимального
расчетного временного интервапа4
Через входы 9 и 8 блока 7 суммировани  (фиг, 4) на разр дные входы сумматора 43 подаютс  код счетчика 1 30 квантов и код формируемого временного интервала, С выхода сумматора 43 суммарный код поступает на один из входов вычитател  44 и на один из входов цифрового компаратора 45, на „ второй вход которого подаетс  код максимального временного интервала с выхода задатчика 47 кода максимального временного интервала.
Сигнал с выхода цифрового комгде k 1,2,3,,.,,га- пор дковый номер за вки в пределах одного кванта.
Максимальна  абсолютна  систематическа  погрешность в случае равна 
(2)
Из выражени  (2) следует, что абсолютна  систематическа  погрешность не превосходит одного кванта времени.
Относительна  систематическа  пог-40 паратора 45 подаетс  на управл ющий
вход коммутатора 46, Если суммарный
код с выхода сумматор а 4 3 больше кода
максимального временного интервала,
то коммутатор 46 подключает на вто45 Р° вход вычитател  44 код максимальгде & - формируемый интервал времени, ного временного интервала, который
решность определ етс  выражением
(3)
л. 1 +2k 1 S. ....,
выраженный в квантах времени. Погрешность может быть уменьшена выполнением неравенства
р 2т + 2, (4)
Выражение (4) может быть реализовано введением дополнительных тактов, не используемых дл  приема за вок. Если q - количество дополнительных
вычитаетс  из суммарного кода. Если суммарный код меньше или равен коду максимального временного интервала, 50 то коммутатор 46 подключает на второй вход вычитател  44 нулевой код, который не измен ет суммарный код. Преобразованный таким образом код поступает на выходы 10 блока 7 сумтактов , то неравенство (4)может быть55 мировани ,
записано в виде равенства некоторых случа х возможна сио 2т + 2 +( Ч туаци , когда абонент не готов пригде q 0,1,2,3,.,,
н ть импульс окончани  временного интервала по своей за вке (импульс
На фиг, 3 изображен случай при , , , квант времени,
при этом & -- кванта времени,
5 & -- кванта времени.
Относительна  систематическа  погрешность уменьшаетс  при увеличении формируемого интервала времени..
Если максимальный расчетный временной интервал Q max 2 +h квантов времени, где lib 62 -1,то дл  обеспечени  кольцевого режима работы цепи: счетчик 1 квантов времени - блок 7 суммировани  - ЗУ 3 коэффициент пересчета счетчика 1 квантов времени и количество  чеек ЗУ 2 и 3 должны быть равны
а разр дность
блока 7 суммировани  , При этом, если сумма кода счетчика 1
(2)
вычитаетс  из суммарного кода. Если суммарный код меньше или равен коду максимального временного интервала, 50 то коммутатор 46 подключает на второй вход вычитател  44 нулевой код, который не измен ет суммарный код. Преобразованный таким образом код поступает на выходы 10 блока 7 сумтуаци , когда абонент не готов прин ть импульс окончани  временного интервала по своей за вке (импульс
исполнени  за вки), а дальнейша  pa-i бота устройства, т.е. выполнение других за вок при этом условии тер ет смысл.
В этом случае при приеме импульса исполнени  за вки абонент должен выдать сигнал-квитанцию. Импульс исполнени  за вки с выходной шины 18 и сигнал-квитанци , устанавливаемый на дополнительной входной шине 5 J або- :нентом, подаютс  соответственно на два входа элемента 49 ИСКЛЮЧАЮЩЕЕ ИЛИ, При наличии обоих импульсов или .при их отсутствии (при отсутствии (За вки на данный квант времени) ра- бота устройства происходит аналогично изложенному.
Если при наличии на выходной шине 18 импульса исполнени  за вки абонент не выдал сигнал-квитанцию на дополнительную входную шину 51, то на выходе элемента 49 ИС- КгаОЧАЮЩЕЕ ИЛИ формируетс  сигнал за- ,прета, который подаетс  на управл ющий вход ключа 50, прерывающего по- ступлени  тактовых импульсов по входной шине 14 преобразовател , а следовательно , на вход 23 блока 22 управлени , в результате чего останавливаетс  работа всего устройства на первом такте данного кванта времени до тех пор, пока не,будет получен сигнал-квитанци . После поступлени  сигнала-квитанции работа устройства возобновл етс , начина  со вто- рого такта прерванного кванта времени .
Использование многоканального преобразовател  кода во временной интервал особенно эффективно при ор- ганизации службы времени в вычисли- тельной системе. Например, служба времени вычислительной системы на базе модели ЕС-1050 реализуетс  при использовании одноканального таймера и совокупности программных средств, которые позвол ют программным способом организовать отсчеты нескольких интервалов времени, что влечет за собой иеобходимость иметь соответ- ствующие программы счета и области пам ти, где хран тс  эти программы, и результаты выполнени  ими решаемых задач.
При использовании многоканального преобразовател  кода во временной интервал необходимость имет программы, организующие отсчеты интервалов времени, что дает экономию
объема пам ти ЭВМ и непроичводитель- ных затрат машинного времени и исключает возможность пропадани  за вки на отсчет в случае задержки реакции на окончание отсчета, что фиксируетс  как ошибка.
Фор мул
и 3 о б р е т
е н и  

Claims (3)

1. Многоканальный преобразователь кода во временной интервал, содержащий первое.запоминающее устройство , элемент И, элемент пам ти и счетчик квантов времени, счетный вход которого соединен с первым выходом блока управлени , первый вход которого  вл етс  первой вхо;цной шиной,, отличающийс  тем, что, с целью повьш1ени  быстродействи  преобразовател , в него введены-первый, второй и третий блоки ключей, элемент задержки, второе запоминающее устройство и блоа суммировани , первые входы которого  вл ютс  соответствующими первыми шинами входного кода, вторые входы - соответственно объединены с первыми входами первого блока ключей и подкшочены к соответ- ствуюпц м выходам счетчика квантов времени, а выходы блока суммировани  соответственно соеди:нены с первыми входами второго блока ключей,, выходы которого соответственно объединены с выходами первого блока ключей , второй вход которого соединен с вторым выходом блока упр авленкс , третий выход которого соединен с вторым входом второго блока ключей, а второй вход блока управлени  соединен с выходом элемента пам ти, первый вход которого соединен с выходом элемента задержки, вход которого объединен с первыми входами элемента И и третьего блока ключей и подключен к выходу второго запоминающего устройства, ВХ9ДЫ считывани  и записи которого соответственно объединены с входами считыва: и  и записи первого запо1 нающего устройства и подключены соответственно к четвертому и п тому выходам блока управлени , шестой и седьмой выходы которого соответственно соединены с информационным входом второго запоминающего устройства и вторым входом элемента пам ти и  шт ютс  соответственно первой и второй выходными шинами, а третий вход блока управлени   вл етс  второй входной
11
пгиной, при этом информационные входы первого запоминающего устройства  вл ютс  соответствующими вторыми шинами входного кода, адресные входы - соответственно объе динены с адресными входами второго запоминающего устройства и подключены к соответствующим выходам первого блока ключей , а выхода первого запоминающего устройства соответственно соеди- нены с вторыми входами третьего блока ключей, выходы которого  вл ютс  соответствующими шинами выходного кода, а третий вход объединен с вторым входом элемента И и подключен к первому выходу блока управлени ,, причем выход элемента И  вл етс  третьей выходной шиной,
2, Преобразователь по п. 1, о т личающий. с  тем, что блок управлени  выполнен на трех двухвходо вых элементах ИЛИ, двух т-входовых элементах ИЛИ, двух элементах И, элементе НЕ, дешифраторе с (2nH-2+q) выходами, где ,li2,..,, и счетчи ков тактов, выходы которого соответственно соединены с входами дешифратора , а вход  вл етс  первымовходом блока управлени , первым выходом которого  вл етс  йервый выход деши ратора а вторым выходом - выход первого двухвходового элемента ИЛИ, первый вход которого объединен с первым входом второго двухвходового элемента ИЛИ и подключен к первому выходу дешифратора, второй вход - объединен с первым входом третьего двухвходового элемента ИЛИ и подключен к второму выходу дешифратора, а выход - соединен с входом элемента НЕ, выход которого  вл етс  третьим выходом блока управлени , четвертым и п тым выходами которого  вл ютс  соответственно выходы второго и третьего двухвходовых элементов ИЛИ, вторые входы которых соответственно подключены к выходу первого т-вхо- дового элемента ИЛИ и к выходу первго элемента И, первый вход которого объединен с первым входом второго элемента И- и подключен к выходу вто рого т-входового элемента ИЛИ, а второй вход подключен к выходу вто
22
12
рого элемента И и  вл етс  тестым выходом блока управлени , вторым и третьим входами которого  вл ютс  соответственно второй и третий входы второго элемента И, а седьмым выходом - выход первого т-входового элемента ИЛИ, каждый i-й вход которого , где ,2,3,... ,т, соединен с соответствующим (21+1)-м выходом дешифратора , каждый (21+2)-й выход которого соединен с соответствующим iM входом второго т-входового элемента ИЛИ.
3.Преобразователь по п. 1, отличающийс  тем, что блок суммировани  выполнен на сумматоре вычитателе, цифровом компараторе, коммутаторе, задатчике кода максимального интервала времени и задатчике нулевого кода, выходы которого соответственно соединены с перйыми информационными входами коммутатора вторые информационные входы которог соответственно объединены с первыми входами цифрового компаратора и подключены к выходам задатчика кода масимального интервала времени, управл ющий вход коммутатора соединен с выходом цифрового компаратора, а выходы - соответственно соединены с первыми входами вычитател , выходы которого  вл ютс  соответствующими выходами блока суммировани , а вторые входы соответственно объединены
с вторыми входами цифрового компаратора и подключены к выходам сумматора , первые и вторые входы которого  вл ютс  соответствую цими первыми и вторыми входами блока суммировани  ,
4,Преобразователь по п, 1, отличающийс  тем, что,
с целью повьшени  надежности работы преобразовател  с абонентами, он дополнительно снабжен ключом и элементом ИСКПЮЧАЩЕЕ ИЛИ, первый вход которого  вл етс  третьей выходной шиной, второй вход  вл етс  дополнительной входной шиной, а выход соединен с управл ющим входом ключа, включенного в разрыв первой входной шиш .
, «J -O, р-б, О.« 1кбан/п.
а.
Прием прием Исполнение 1-й эайВки 2 за вки 1 й(2 й за вки)
Фиг.3
Фиг.
Многоканальный преобразователь кода во временной интервал
18 -
Составитель В. Войтов Редактор Л, ГратиллоТехредм.Ходанич Корректор М. Демчик
Заказ 899/60Тираж 902Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д, 4/5
Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
ЦВ
57
Фиг.5
SU853987746A 1985-10-21 1985-10-21 Многоканальный преобразователь кода во временной интервал SU1298922A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853987746A SU1298922A1 (ru) 1985-10-21 1985-10-21 Многоканальный преобразователь кода во временной интервал

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853987746A SU1298922A1 (ru) 1985-10-21 1985-10-21 Многоканальный преобразователь кода во временной интервал

Publications (1)

Publication Number Publication Date
SU1298922A1 true SU1298922A1 (ru) 1987-03-23

Family

ID=21209226

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853987746A SU1298922A1 (ru) 1985-10-21 1985-10-21 Многоканальный преобразователь кода во временной интервал

Country Status (1)

Country Link
SU (1) SU1298922A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1064456, кл. Е 03 М 1/82, 1982. Авторское свидетельство СССР № 116629, кл. Н 03 М 1/82, 1979. *

Similar Documents

Publication Publication Date Title
US3587044A (en) Digital communication system
US3471686A (en) Error detection system for synchronized duplicate data processing units
JPH0554138B2 (ru)
SU1298922A1 (ru) Многоканальный преобразователь кода во временной интервал
US4608630A (en) Method and apparatus for transmitting data words asynchronously from one microprocessor to another in form of timing intervals
EP0337993A1 (en) STATE ADJUSTMENT FOR PARALLEL PROCESSING.
EP0492072A1 (en) Data transfer bus system and method serving multiple parallel asynchronous units
US3665424A (en) Buffer store with a control circuit for each stage
SU999042A1 (ru) Устройство дл сравнени чисел с допуском
SU1290490A1 (ru) Цифрова регулируема лини задержки
SU1035797A1 (ru) Устройство управлени многоканальной системой
SU1188744A1 (ru) Устройство дл ввода аналоговой информации
SU966687A1 (ru) Устройство дл сопр жени
SU1213418A1 (ru) Многоканальное устройство дл измерени электрической мощности
SU1221666A1 (ru) Устройство дл обмена информацией между цифровой и аналоговой вычислительными машинами
SU1239724A2 (ru) Устройство дл обмена данными
SU1298898A1 (ru) Счетное устройство с контролем
SU1130854A1 (ru) Устройство дл ввода информации
SU1176342A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1254522A1 (ru) Устройство дл сжати информации
SU1425632A1 (ru) Устройство дл задержки цифровой информации с уплотнением
SU1735884A1 (ru) Адаптивное устройство дл передачи информации
SU1003064A1 (ru) Устройство дл обмена информацией
SU748484A1 (ru) Устройство дл передачи информации со сжатием данных
SU1179349A1 (ru) Устройство дл контрол микропрограмм