SU999042A1 - Устройство дл сравнени чисел с допуском - Google Patents
Устройство дл сравнени чисел с допуском Download PDFInfo
- Publication number
- SU999042A1 SU999042A1 SU813338243A SU3338243A SU999042A1 SU 999042 A1 SU999042 A1 SU 999042A1 SU 813338243 A SU813338243 A SU 813338243A SU 3338243 A SU3338243 A SU 3338243A SU 999042 A1 SU999042 A1 SU 999042A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- counter
- generator
- trigger
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
Description
(Sl) УСТРОЙСТВО дл СРАВНЕНИЯ ЧИСЕЛ С ДОПУСКОМ
1
Изобретение относитс к автома тике, контрольно-измерительной тех нике и может быть использовано дл реализации устройств, осуществл ющих автоматическое слежение за отклонением величины, заданной в виде . двоичного числа, от ее эталонного (,номинального ) значени .
Известно устройство дл сравнени двоичных чисел с эталоном в заданном поле, допуска, содержащее ждущий ге-нератор , первый выход которого соединен с входом сметчика, триггер,выход которого соединен с управл ющим входом ждущего генератора, при этом первый вход триггера соединен с входом ждущего генератора, при этом первый вход триггера соединен с входом .записи и шиной записи входного числа, соединенной с установочными входами счетчика, соответствующие выходы которого соединены с входами многовхо-, дового элемента И 1.
К недостаткам данного устройства следует отнести низкое быстродействие и сложность.
Известно устройство дл сравнени двоичных чисел,содержащее ждущий генератор, триггер, первый вход которого соединен с входом записи и шиной записи входного числа, соединенной , в свою очередь, с установочными входами счетчика C2J.
Недостатком данного устройства вл етс его сложность, котора объ сн етс тем, что дл каждого разр да необходимо иметь элемент ИЛИ и формирователь. ,
Наиболее близким к предлагаемому вл етс устройство дл сравнени чисел с допуском, содержащее генератор импульсов, сметчики, триггеры, 2 элементы И, И-НЕ, причем выход генет ратора импульсов соединен с первым входом элемента И, выход которого соединен с информационными входами . первого, второго и третьего счетчиков. 399 aВХОДЫ установки в нулевое состо ние счетчиков и триггеров соединены с шиной начальной установки устройства , выходы переполнени первого, второго и третьего счетчиков Соединены со входами установки в единичное состо ние первого, второго и третьего .триггеров, соответственно, пр мые выходы триггеров соединены со входами первого элемента И-НЕ, выход которого соединен со вторым входом элемента И и первой выходной шиной устройства, инверсные выходы первого и третьего триггеров и пр мой выход второго триггера соединены со входами второго элемента И-НЕ, выход которого, соединен с третьим входом элемента И и второй выходной шиной устройства, пр мые выходы первого и третьего триггеров и инверсный выход второго триггера соеди нены со входами третьего элемента И-НЕ, выход которого соединен с третьей выходной шиной устройства и четвертым входом элемента И, п тый вход которого соединен с шиной управлени устройства ГЗЗНедостатком известного устройства вл етс его сложность, св занна с использованием двух дополнительных многоразр дных счетчиков. Целью изобретени вл етс упроще ние устройства и повышение быстродействи путем исключени дополнительных многоразр дных счетчиков. Поставленна цель достигаетс тем что устройство дл сравнени чисел с допуском, содержащее ждущий генера тор,триггер,счетчик,счетный вход кото рого подключей к первому выходу ждущег генератора,дополнительно содержит делитель частоты, элемент И, коммутатор , причем вход запуска устройства соединен с единичным входом триггера и управл ющим входом коммутатора, вы ход триггера соединен с входом запус ка ждущего генератора, первый выход которого соединен со входом делител частоты, второй выход ждущего генера тора соединен с первым входом элемен та И, остальные входы которого соеди нены с выходом разр дов счетчика, выход элемента И вл етс выходом устройства, информационные входы ком мутатора сое/}инены с информационными входами устройства, а выходы соедине ны с установочными входами счетчика, выход делител частоты соединен с нулевым входом триггера. На чертеже представлена блок-схема стройства. Устройство содерх(ит ждущий генераор 1, триггер 2, делитель 3 частоты, четчик k, элемент И 5, выход 6 устойства , вход 7 записи и коммутаор 8. Устройство работает.следующим обазом . Пусть необходимо производить сравение входного двоичного числа талоннымМд,причем, в случае, когда .( ) а выходе 6 устройства, должен по итьс импульс, свидетельствующий, то N0 отличаетс OTNjt на величиу , не превышающую ±Мдот Коэффициент делени. делител часоты 3 импульсов К 2Мдол +1. Входы лемента И 5 соединены с теми выхоами счетчика, которые обеспечат его открывание по данным входам в том лучае, когда в счетчике оказываетс аписанным число N,M,-N, Суть работы устройства заключатс в том, йто, если в счетчик записано число М(,причем Wn NBx 3T-NAon. то, подава на вход счетчика 2Мдоп импульсов, на каком-либо из этих импульсов в счетчике об зательно окажетс записанным число Н.ц в результате чего элемент И 5 будет открытым дл прохождени соответствующего импульса со второго выхода ждущего генератора 1. Если сравниваемое входное число или импульса с выхода элемента И 5 за цикл сравнени не будет. Возможны следующие случаи при сравнении чисел. Если Ng Ng -NAQP процесс сравнени начинаетс с прихода импульса на 9ХОД записи 7 устройства. Данный импульс переписывает NBXB счетчик ft и перебрасывает триггер 2, в результате чего импульсы с ждущего генератора 1, с его первого выхода, наминают поступать на входы делител 3 частоты и счетчика k. Со второго выхода ждущего генератора поступают импульсы на дополнительный вход элеS . 999ог 2 мента и 5. Импульсы со второго выхода ждущего генератора 1 имеют тот же период следовйни что импульсы с его первого выхода, не опережают последние на Q, Количество импу сов, поступающих на входы счетчика k и элемента И 5. определ етс коэф циентом делени делител 3. Выходно импульс делител 3 частоты, ооступа на второй вход триггера 2i перебрас вает его и прекращает работу ждущег генератора 1. На входы счетчика и элемента И 5 поступают ZhAQn+l импульсов, так как коэффициент делител 3 частоты K 2NAor, +1. Итак, импульсы с выхода ждущега генератора 1 начинают поступать поочередно н пополнительный вход эле мента И 5 и счетчика А. После посту лени на вход счетчика 2Мдр импуль , поскольку в нем было записано число Nj доп в счетчике окажетс записанным чИсло N АОП- ° результате ЭТОГО элемент И 5 оказываетс откры тым дл прохождени ( +1)-го и пульса со второго выхода х дущего ге нератора 1 на вход 6 устройства, ,()-ый импульс со второго выхода ждущего генератора 1 поступает на вход элемента И 5 и через него - на выход 6 устройства, свидетельству о том, что число Nbj( принадлежит заданному множеству. Если Ngy эг- Мдоп-Ь то в этом случае работа происходит анало гично рассмотренной за тем исключени ем, что после поступлени на счетчик 2Мдд импульсов в нем окажетс записанным число N(i| N - Млоп -Г + 2Мдоп NgT + . В результате этого (2Ыдо О-ый импульс со второго выхода ждущего генератора 1 через элемент И 5 не сможет пройти на выход 6 устройства. (2Нддр +1)-ый импульс с первого выхода ждущего генератора запишет в счетчике « число NCM Ngj -МдрпЬ +2Мдоп +1 N5T+ Ндоп. Таким образом, элемент И 5 оказы ваетс открытым дл прохождени (2Ндр + 2)-го импульса со второго выхода ждущего генератора. Но поскольку на выходах ждущего генератора 1 присутствует только ( О импульсов,-за цикл сравнени на выходе 6 устройства импульса не по вит с ..
Если N.
то после
ex - . ,. записи в счетчик числа Ng .элемент
И 5 будет открытым.
Claims (3)
- Таким образом, первый импульс со второго выхода ждущего генератора Т сразу же пройдет через элемент И 5 на выход устройства 6, свидетельству тем самым, что К„ .принадлежит заданному множеству. Здесь же отметим, что первый (так же как и последний) импульс, поступа на вход счетчика , изменит его состо ние , в результате чего элемент И 5 оказываетс закрытым дл прохождени остальных импульсов со второго выхода ждущего генератора 1. Предлагаемое устройство полностью выполн ет функции сравнени двоичного числа с эталонным в заданном поле допуска . По сравнению с известными устройствами предлагаемое обладает хорошим быстродействием и вл етс в то же врем достаточно простым. Так как исключаютс дополнительные многоразр дные счетчики. Быстродействие предлагаемого устройства определ етс так тогда как быстродействие известного устройства определ етс как ТСР2 ) + , где N - разр дность счетчика, t f - период следовани импульсов генератора . Поскольку в общем случае 2N.,jpf1 (2 - N37) + Мд„п . то следовательно Т(. Таким образом, быстродействие предпредлагаемого устройства выше. Формула изобретени Устройство дл сравнени чисел с допуском, содержащее ждущий-генератор , триггер, счетчик,счетный вход которого подключен к первому выходу ждущего генератора, о т л и ч аю щ е с тем, что, с целью упрощени устройства и повышени быстродействи , устройство содержит делитель частоты, элемент И, коммутатор , причем вход запуска устройства соединен с единичным входом триггера и управл ющим входом коммутатора, выход триггера соединен с входом запуска ждущего генератора, первый выход оторого соединен с входом делител частоты, второй выход ждуего генератора соединен с первым 7 э входом элемента И, остальные входы которого соединены с выходом разр дов счетчика, выход элемента И вл етс выходом устройства, информационные входы коммутатора соединены с информационными входами устройства , а выходы соединены с установочными входами счетчика, выход делител частоты соединен с нулевым входом триггера. Источники информации, ин тые во внимание при экспертизе 1.Авторское свидетельство СССР it89103, кл. G Об F 7/02, 1972..
- 2.Авторское свидетельство СССР 52827, кл. G П6 F 7/ОА, 1973.
- 3.Авторское свидетельство СССР , кл. G Об F 7/0, 1979 рототип).I7S Jr2i::./ 1Hi
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813338243A SU999042A1 (ru) | 1981-09-21 | 1981-09-21 | Устройство дл сравнени чисел с допуском |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813338243A SU999042A1 (ru) | 1981-09-21 | 1981-09-21 | Устройство дл сравнени чисел с допуском |
Publications (1)
Publication Number | Publication Date |
---|---|
SU999042A1 true SU999042A1 (ru) | 1983-02-23 |
Family
ID=20976872
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813338243A SU999042A1 (ru) | 1981-09-21 | 1981-09-21 | Устройство дл сравнени чисел с допуском |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU999042A1 (ru) |
-
1981
- 1981-09-21 SU SU813338243A patent/SU999042A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU999042A1 (ru) | Устройство дл сравнени чисел с допуском | |
SU1310822A1 (ru) | Устройство дл определени старшего значащего разр да | |
SU1163334A1 (ru) | Устройство дл вычислени отношени временных интервалов | |
SU607226A1 (ru) | Устройство дл определени медианы | |
SU809534A1 (ru) | Преобразователь последовательностииМпульСОВ B ОдиНОчНый пР МОугОльНыйиМпульС | |
RU2047272C1 (ru) | Реверсивный двоичный счетчик | |
SU1695302A1 (ru) | Устройство дл распределени за вок по процессорам | |
SU949786A1 (ru) | Генератор последовательности импульсов | |
SU1275762A1 (ru) | Делитель частоты следовани импульсов | |
SU896781A1 (ru) | Устройство синхронизации | |
SU951321A1 (ru) | Устройство дл ранжировани по частости кодов выборки | |
SU1309043A1 (ru) | Устройство дл вычислени экспоненциальной функции | |
SU1290490A1 (ru) | Цифрова регулируема лини задержки | |
SU1656512A1 (ru) | Генератор рекуррентной последовательности с самоконтролем | |
SU739527A1 (ru) | Устройство дл упор доченной выборки значений параметра | |
SU1159031A2 (ru) | Устройство дл выполнени быстрого преобразовани Фурье | |
SU650071A1 (ru) | Устройство дл группового сравнени двоичных чисел | |
SU1092460A1 (ru) | Устройство дл сравнени амплитуд гармонических колебаний одинаковой частоты | |
SU1410054A1 (ru) | Устройство дл определени матрицы достижимостей графа | |
SU1451832A1 (ru) | Генератор импульсов управл емой частоты | |
SU1709524A1 (ru) | Преобразователь сдвига фазы в код | |
SU1397936A2 (ru) | Устройство дл перебора сочетаний | |
SU750480A1 (ru) | Устройство дл сравнени чисел с допусками | |
SU1510088A2 (ru) | Преобразователь код-временной интервал | |
SU830373A1 (ru) | Устройство дл сравнени чисел |