SU1295388A1 - Устройство дл вычислени логарифмической функции - Google Patents

Устройство дл вычислени логарифмической функции Download PDF

Info

Publication number
SU1295388A1
SU1295388A1 SU853925817A SU3925817A SU1295388A1 SU 1295388 A1 SU1295388 A1 SU 1295388A1 SU 853925817 A SU853925817 A SU 853925817A SU 3925817 A SU3925817 A SU 3925817A SU 1295388 A1 SU1295388 A1 SU 1295388A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
adder
logarithmic function
Prior art date
Application number
SU853925817A
Other languages
English (en)
Inventor
Валерий Богданович Дудыкевич
Орест Богданович Котыло
Original Assignee
Львовский политехнический институт им.Ленинского комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский политехнический институт им.Ленинского комсомола filed Critical Львовский политехнический институт им.Ленинского комсомола
Priority to SU853925817A priority Critical patent/SU1295388A1/ru
Application granted granted Critical
Publication of SU1295388A1 publication Critical patent/SU1295388A1/ru

Links

Landscapes

  • Microcomputers (AREA)

Abstract

Изобретение относитс  к авто- - матике, вычислительной технике и rR3 0rO может быть использовано в системах автоматического управлени  и контрол , в микропроцессорных системах, в частности в цифровых линеаризующих устройствах, а также устройствах аппаратной реализации средств математического обеспечени  ЭВМ. Цель изобретени  - повышение точности вычислени  логарифмической функции. Устройство содержит первый счетчик 1 результата, второй счетчик 2, квадратор 3, два управл емых делитег  частоты на накапливакмдих сумматорах 6 и 7, импульсный сумматор, состо щий из элемента ИЛИ 8 и элемента 11 задержки. 1 ил.Q (Л тк

Description

1
Изобретение относитс  к автомати Кб, вычислительной технике и может быть использовано в системах автоматического управлени  и контрол , в микропроцессорных системах, а част- ности в цифровых линеаризующих устройствах , а устройствах аппаратной реализации средств математического обеспечени  ЭВМ.
Цель изобретени  - повышение точ ности вычислений логарифмической функции.
На чертеже представлена структурна  схема устройства дл  вычислени  логарифмической функции.
Устройство дл  вычислени  логарифмической функции содержит первьш I и второй 2 счетчики, квадратор 3 первой 4 и второй 5 граппами входов первый и второй накапливающие сумматоры 6 и 7, импульсный сумматор, со то в1ий из элемента ИЛИ 8 с первым 9 и вторым 10 входами и элемента 1 задержки.
Устройство работает следующим образом.
В исходном состо нии счетчики 1 и 2, накапливающие сумматоры 6 и 7 в нулевом состо нии. Приращение jx входной импульсной последовательности X, поступающей на вход устройства , вызывает на выходе элемента ИЛИ 8 приращение d z импульсной последовательности Z. В счетчике 2 формируетс  текущее значение числа х, кото рое подаетс  на первую 4 и вторую 5 группы входов квадратора 3. При это на группе выходов квадратора 3 форм
группе выходов ,руетс  число А-х
Накапливающие сумматоры 6 и 7 используютс  в качестве первого и второго управл емых делителей частоты . Работа первого управл емого делител  частоты описьшаетс  выражением
dE jtn- dz,(1)
где А - код, задающий коэффициент
делени  первого управл емого делител  частоты;
dz - приращение входной импульсной последовательности z первого управл емого делител  частоты;
d - приращение выходной импульсной последовательности t первого управл емого делител  частоты;
разр дность d Р -|гуг-
счет ттжа 2,
(2)
п или
Работа второго управл емого делител  частоты описываетс  выражением
I () + 1 J dv ----гг-dz..
2
(3)
5
у k 5
Элемент ИЛИ 8 и элемент 11 задержки представл ют собой импульсный сумматор . Поэтому
dz tJx + d е.
Реша  совместно уравнени  (4), получаем
1
0
5
Jx
dy
dy
iz;
2- Л
2 (4) (2) (5) (6)
d
21 X
Проинтегрировав равенство (7), находим текзщее значение числа у в счетчике 1
п
(7)
У 2
In
h ,
f--- -} 2
(8)
у k
Обозначив k
получаем
eu (i.)
(9)
у k
Возможна реализаци  предлагаемого преобразовател  на микропроцессорных наборах. При этом логическа  модель функционировани  преобразовател  реализуетс  программным способом.

Claims (1)

  1. Формула изобретени 
    Устройство дл  вычислени  логарифмической функции, содержащее первый и второй счетчрЕки, первый накапливающий сумматор, импульсный сумматор, выход которого соединен с тактовым входом первого накапливающего сумматора , вход аргумента устройства подключен к счетному входу счетчика, ин- версньй вьгкод которого соединен с информационным входом первого накапливающего сумматора, выход переполнени  которого соединен со счетным входом второго счетчика, выход которого  вл етс  выходом результата устройства, отличающеес  тем, что, с целью повьппени  точности вычислений, в него введены квадратор и второй
    3 1, 9 зла 84
    накапливающий сумматор, тактовьй входвыходом квадратора, информационный в
    которого соединен с выходом импульс-вход которого соединен с выходом перного сумматора, первый вход которогового счетчика вход аргумента
    соединен с выходом переполнени  вто-устройства соединен с вторым вхо
    рого накапливающего сумматора, инфор- 5Д° импульсного суммато матдионный вход которого соединен сра.
SU853925817A 1985-07-09 1985-07-09 Устройство дл вычислени логарифмической функции SU1295388A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853925817A SU1295388A1 (ru) 1985-07-09 1985-07-09 Устройство дл вычислени логарифмической функции

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853925817A SU1295388A1 (ru) 1985-07-09 1985-07-09 Устройство дл вычислени логарифмической функции

Publications (1)

Publication Number Publication Date
SU1295388A1 true SU1295388A1 (ru) 1987-03-07

Family

ID=21187965

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853925817A SU1295388A1 (ru) 1985-07-09 1985-07-09 Устройство дл вычислени логарифмической функции

Country Status (1)

Country Link
SU (1) SU1295388A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1160430, кл. G 06 F 15/31, 1983. Авторское свчцетельство СССР № 1144106, G 06 F 7/556, 1983. *

Similar Documents

Publication Publication Date Title
SU1295388A1 (ru) Устройство дл вычислени логарифмической функции
US3590231A (en) Digital signal generator using digital differential analyzer techniques
SU1146664A1 (ru) Устройство дл возведени в куб
SU1233143A1 (ru) Устройство дл вычислени тригонометрических функций
SU1193671A1 (ru) Устройство дл вычислени гиперболического тангенса
SU1200283A1 (ru) Устройство дл вычислени функции @ = @
SU1187163A1 (ru) Устройство дл вычислени тригонометрических функций
SU1259256A1 (ru) Вычислительное устройство
SU1215162A1 (ru) Цифровой генератор синусоидальных сигналов
SU1129610A1 (ru) Устройство дл извлечени квадратного корн из суммы квадратов двух чисел
SU666540A1 (ru) Устройство дл вычислени функций у=е
SU970354A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код угловых единиц
SU1280617A1 (ru) Устройство дл вычислени логарифмической функции
SU593210A1 (ru) Устройство дл вычислени функции у= х
SU590735A1 (ru) Устройство дл умножени
SU1092498A1 (ru) Число-импульсное устройство дл вычислени обратного тригонометрического тангенса
SU676995A1 (ru) Интерпол тор дл генераторов векторов
SU372543A1 (ru) Частотно-импульсная следящая система
SU620978A1 (ru) Устройство дл возведени в квадрат число-импульсного кода
SU1171784A1 (ru) Умножитель
SU1070546A1 (ru) Функциональный преобразователь
SU781809A1 (ru) Множительное устройство
SU894705A1 (ru) Устройство дл возведени в квадрат
SU1211722A1 (ru) Устройство дл вычислени кубического корн
SU868769A1 (ru) Цифровой линейный экстрапол тор