SU1292175A1 - Устройство дл установки логических элементов в исходное состо ние - Google Patents

Устройство дл установки логических элементов в исходное состо ние Download PDF

Info

Publication number
SU1292175A1
SU1292175A1 SU853927141A SU3927141A SU1292175A1 SU 1292175 A1 SU1292175 A1 SU 1292175A1 SU 853927141 A SU853927141 A SU 853927141A SU 3927141 A SU3927141 A SU 3927141A SU 1292175 A1 SU1292175 A1 SU 1292175A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
transistor
bus
resistor
logic elements
Prior art date
Application number
SU853927141A
Other languages
English (en)
Inventor
Владимир Васильевич Литвиненко
Лев Васильевич Крюков
Геннадий Петрович Дроздов
Сергей Васильевич Куликов
Original Assignee
Предприятие П/Я А-1923
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1923 filed Critical Предприятие П/Я А-1923
Priority to SU853927141A priority Critical patent/SU1292175A1/ru
Application granted granted Critical
Publication of SU1292175A1 publication Critical patent/SU1292175A1/ru

Links

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в электронных устройствах дл  установки логических элмементов в исходное состо ние при включении, источника питани  и при перерывах напр жени  электропитани . Цель изобретени  - расширение функциональных возможностей. Устройство содержит первый I и второй 2 транзисторы, стабилитрон 3, четыре резистора 4-7, конденсатор 8. Введение порогового блока 9 и осуществление взаимосв зей между указанными элементами обеспечивают возможность использовани  устройства при медленном нарастании напр жени  питани . 1 ил. (Л L ю ;о ьо а

Description

i-
Изобретение относитс  к импульсной технике и может быть использовано в электронных устройствах дл  установки логических элементов в исходное состо ние при включении ис .точника питани  и при перерывах напр жени  электропитани .
Цель изобретени  - расширение функциональных возможностей за счет обеспечени  возможности использова ни  устройства при медленном нарас тании напр жени  питани .
На чертеже представлена схема устройства дл  установки логических элементов в исходное состо ние.
Устройство дл  установки логических элементов в исходное состо ние содержит первый и второй 2 транзисторы , стабилитрон 3, четыре резистора 4-7, конденсатор 8 и пороговый бхгок 9j причем эмиттер первого транзистора 1 подключен к шине 10 источника питани  и через первый резистор 4 к первому выводу стабилитрона 3 и к одному выводу второго ре- зистра 5, другой вывод которого соединен с базой первого транзистора 1, коллектор которого подключен к базе второго транзистора 2 н через третий резистор б к второму вывJЭДy стабилит рона 3 и общей шине 11, эмиттер вторго транзистора 2 соединен с первым выводом четвертого резистора 7 и од
Предлагаемое устройство дл  у новки логических элементов в исх ное состо ние имеет более широки функциональные возможности, чем и вестные устройства, за счет обесп чени  возможности использовани  у
напр жени  питани . Формула
изобретен
ним выводом конденсатора «, другой
вывод которого подключен к коллекто- 35 ройства при медленном нарастании ру второго транзистора 2, выход порогового блока 9 соединен с выходной шиной 12, а вход - с эмиттером второго транзистора 2, коллектор которого подключен к Общей .шине 11, второй вы- JO вод четвертого резистра 7 соединен с шиной 10 источника питани .
В качестве порогового блока 9 использован логический элемент НЕ.
Устройство дл  установки логичес- 45 ких элементов в исходное состо ние работает следующим образом,
. . Устройство дл  установки логи ких элементов в исходное состо  содержащее первый и второй транз торы, стабилитрон, четыре резист конденсатор и выходную шину, эми тер первого транзистора подключе шине источника питани  и через п резистор к первому выводу стабил рона и одному выводу второго рез ра, другой вывод которого соедин базой первого транзистора, колле которого подключен к базе второ транзистора и через третий резист к второму выводу стабилитрона и о щей шине, эмиттер второго транзи
При медленном нарастании напр жег- ни  на шине 10 источника питани  первый транзистор 1 заперт и откроетс  тогда, когда напр жение на шине 10 источника питани  достигнет значени  достаточного дл  пробо  стабилитрона
50
. . Устройство дл  установки логических элементов в исходное состо ние содержащее первый и второй транзисторы , стабилитрон, четыре резистора конденсатор и выходную шину, эмиттер первого транзистора подключен к шине источника питани  и через первы резистор к первому выводу стабилитрона и одному выводу второго резисто ра, другой вывод которого соединен с базой первого транзистора, коллектор которого подключен к базе второго транзистора и через третий резистор к второму выводу стабилитрона и общей шине, эмиттер второго транзис3 . Величина Порога стабилитрона 3 вы-55 тора соединен с первым выводом четбираетс  и-з услови  достижени  минимального напр жени  питани , необходимого дл  нормальной работы логических элементов,
10
)5
20
25
30
При открывании первого транзистор.1 1 второй транзистор 2 закрываетс  и ток течет по цепи шина 10 источника питани  - резистор 7 - конденсатор 8 - обща  шина 11. По достижении на обкладках конденсатора 8 напр же- ни  равного пороговому,,на выходе порогового блока 9 и выходной шине 12 формируетс  сигнал сн ти  сигнала установки в исходное .состо ние логических элементов.
При перерывах напр жени  питани  или при снижении напр жени  до значени  меньше допустимого первый транзистор 1 закрываетс , -а второй транзистор открываетс  и конденсатор 8 разр жаетс  через открытый переход коллектор - эмиттер BTopoi o транзистора 2. На выходной шине 12 формируетс  сигнал установки логических элементов в исходное состо ние. При восстановлении напр жени  питани  первый транзистор 1 открываетс , второй транзистор 2 закрываетс , конденсатор 8 зар жаетс  и пороговый блок 9 формирует сигнал сн ти  сигнала установки в исходное состо ние логических элементов .
Предлагаемое устройство дл  уста- . новки логических элементов в исходное состо ние имеет более широкие функциональные возможности, чем известные устройства, за счет обеспечени  возможности использовани  уст35 ройства при медленном нарастании JO
напр жени  питани . Формула
изобретени 
ройства при медленном нарастании
ройства при медленном нарастании
. . Устройство дл  установки логических элементов в исходное состо ние, содержащее первый и второй транзисторы , стабилитрон, четыре резистора, конденсатор и выходную шину, эмиттер первого транзистора подключен к шине источника питани  и через первый резистор к первому выводу стабилитрона и одному выводу второго резистора , другой вывод которого соединен с базой первого транзистора, коллектор которого подключен к базе второго транзистора и через третий резистор к второму выводу стабилитрона и общей шине, эмиттер второго транзисвертого резистора и одним выводом конденсатора, другой вывод которого подключен к коллектору второго транзистора , отличающеес 
312921754
тем, что, с целью расширени  функ- ром второго транзистора, коллектор циональных возможностей, введен поро- которого подключен к общей шине, вто- говый блок, выход которого соединен рой вывод четвертого резистора сое- с выходной шиной, а вход - с эмитте- динен с шиной источника питани .

Claims (1)

  1. Формула изобретения . Устройство для установки логических элементов в исходное состояние, содержащее первый и второй транзисторы, стабилитрон, четыре резистора, конденсатор и выходную шину, эмиттер первого транзистора подключен к шине источника питания и через первый резистор к первому выводу стабилитрона и одному выводу второго резистора, другой вывод которого соединен с базой первого транзистора, коллектор которого подключен к базе второго транзистора и через третий резистор к второму выводу стабилитрона и общей шине, эмиттер второго транзистора соединен с первым выводом четвертого резистора и одним выводом конденсатора, другой вывод которого подключен к коллектору второго транзистора, отличающееся тем, что, с целью расширения функциональных возможностей, введен пороговый блок, выход которого соединен с выходной шиной, а вход - с эмитте ром второго транзистора, коллектор которого подключен к общей шине, вто· рой вывод четвертого резистора соединен с шиной источника питания.
SU853927141A 1985-07-10 1985-07-10 Устройство дл установки логических элементов в исходное состо ние SU1292175A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853927141A SU1292175A1 (ru) 1985-07-10 1985-07-10 Устройство дл установки логических элементов в исходное состо ние

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853927141A SU1292175A1 (ru) 1985-07-10 1985-07-10 Устройство дл установки логических элементов в исходное состо ние

Publications (1)

Publication Number Publication Date
SU1292175A1 true SU1292175A1 (ru) 1987-02-23

Family

ID=21188411

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853927141A SU1292175A1 (ru) 1985-07-10 1985-07-10 Устройство дл установки логических элементов в исходное состо ние

Country Status (1)

Country Link
SU (1) SU1292175A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССЕ № 450364, кл. Н 03 К 19/08, 1974. Авторское свидетельство СССР № 966899, кл. Н 03 К 17/22, 1982. *

Similar Documents

Publication Publication Date Title
US4675547A (en) High power transistor base drive circuit
SU1292175A1 (ru) Устройство дл установки логических элементов в исходное состо ние
US4456836A (en) Gate circuit for gate turn-off thyristor
JPS61261920A (ja) 導電変調型mosfetの過電流保護回路
US3794907A (en) Converter circuit
SU1495906A1 (ru) Устройство дл питани систем цифровой автоматики
SU1193799A1 (ru) Логический элемент НЕ
SU1665473A1 (ru) Устройство управлени транзисторным ключом
SU1173545A1 (ru) Транзисторный ключ
SU1336218A1 (ru) Формирователь импульсов
SU1162034A1 (ru) Преобразователь логических уровней
SU1480053A1 (ru) Устройство дл управлени двум встречно-параллельно соединенными тиристорами
SU1552357A1 (ru) Ждущий мультивибратор
SU1431063A1 (ru) Импульсное логическое устройство
SU1410004A2 (ru) Стабилизатор напр жени посто нного тока
SU845285A1 (ru) Транзисторный ключ
SU1328936A1 (ru) Устройство формировани установочного импульса
SU1297218A1 (ru) Логический элемент
SU1188872A1 (ru) Транзисторный ключ
SU1034190A1 (ru) Устройство дл установки логических элементов в исходное состо ние при перерывах напр жени питани
SU1385267A1 (ru) Одновибратор
KR900006373Y1 (ko) 스피커 및 전력 증폭기의 보호회로
SU1525868A1 (ru) Управл емый генератор импульсов
SU1156249A1 (ru) Оптоэлектронный ключ
SU1265992A2 (ru) Транзисторный ключ