SU1431063A1 - Импульсное логическое устройство - Google Patents
Импульсное логическое устройство Download PDFInfo
- Publication number
- SU1431063A1 SU1431063A1 SU874221119A SU4221119A SU1431063A1 SU 1431063 A1 SU1431063 A1 SU 1431063A1 SU 874221119 A SU874221119 A SU 874221119A SU 4221119 A SU4221119 A SU 4221119A SU 1431063 A1 SU1431063 A1 SU 1431063A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- resistor
- diode
- logic
- Prior art date
Links
Abstract
Изобретение относитс к области цифровой техники и предназначено дл согласовани уровней логических ментов с индуктивной нагрузкой: микродвигател ми , реле, трансформаторами . Цель изобретени - повышение надежности импульсного логического устройства . Устройство содержит логический элемент 1, расширитель по ИЛИ 2, конденсатор 5, диод 3, первый 7 и второй 8 резисторы, п-р-п-транзистор 10 и трансформатор 11. За счет введени порогового элемента 9, третьего резистора 6, второго диода 4 и выполнени логического элемента 1 в виде элемента ИЛИ-НЕ сокращаетс врем протекани базового тока выходного транзистора 10 при возникновении сбо g и превьппении входным сигналом высокого уровн допустимой длительности. 1 ил. л с
Description
Изобретение относитс к цифровой технике и предназначено дл согласовани уровней логических элементов с индуктивной нагрузкой: микродвигател ми , реле, трансформаторами.
Целью изобретени вл етс повьште- ние надежности импульсного логического устройства за счет сокращени допустимого времени протекани базового тока выходного транзистора.
На чертеже приведена функциональна схема устройства.
Устройство содержит два логических элемента ИЛИ-НЕ 1, И-НЕ 2, диоды 3 и 4, конденсатор 5, резисторы 6 - 8, пороговый элемент 9, выходной п-р-п транзистор 10 и трансформатор 11. При этом вход устройства соединен с первыми входами элементов 1 и 2, выход элемента ИЛИ-НЕ 1 - с анодом диода 3, катод которого соединен с катодом диода 4, первым выводом конденсатора 5, входом порогового элемента 9 и через резистор 7 с первым выходом элемента И-НЕ 2, второй выход которого соединен с первым выводом резистора 8 и базой выходного п-р-п транзистора 10, коллектор которого через трансформатор 11 соединен с шиной питани , а эмиттер соединен с общей шиной, первый выход порогового элемента 9 соединен с вторым входом элемента 1 и через .резистор 6 с анодом диода 4, второй инверсный выход порогового элемента соединен с вторым входом элемента 2, второй вывод конденсатора 5 и второй вувод резистора 8 соединены с общей шиной.
Устройство работает следующим образом .
В нормальном режиме напр жение на конденсаторе 5 превышает порог отпускани порогового элемента 9, на выходе которого напр жение низкогв уровн . За врем существовани высокого уровн на входе устройства выходной п-р-п транзистор 10 открыт и конденсатор 5 разр жаетс , но не до напр жени срабатьшани порогового элемента 9. Далее за врем существовани низкого уровн на входе устройства конденсатор дозар жа етс выходным током схемы ИЛИ-НЕ 1.
Если произощел сбой и длительность сигнала высокого уровн превысила допустимую, напр жение на конденсаторе 5 становитс ниже порога отпускани порогового элемента 9. На выходе порогового элемента 9 по вл етс напр жение высокого уровн . В результате выходной п-р-п транзистор 10 закрываетс , на выходе элемента ИЛИ-НЕ - напр жение низкого уровн . Начинаетс зар д конденсатора 5 через резист ор 6. Сопротивление резистора 6 выбираетс таким, чтобы обеспечить достаточную длительность зар да до уровн срабатывани порого5 вого элемента 9. За врем зар да выходной п-р-п транзистор 10 закрыт (на выходе порогового элемента 9 высокий уровень) и средн мощность, рассеиваема им, не будет превьшена.
0
Claims (1)
- Формула изобретениИмпульсное логическое устройство,5 содержащее логический элемент, расщи- ритель по ИЛИ, конденсатор, диод, два резистора, п-р-п-транзистор и трансформатор, вход логического элемента соединен с входом расширителg по ИЛИ и с входом устройства, выход логического элемента соединен с анодом диода, катод которого соединен i с первь1м выводом конденсатора и через первый резистор - с первым выходом расширител по ИЛИ, второй выход которого соединен с первым выводом второго резистора и базой п-р-п-тран- зистора, эмиттер которого подключен к общей шине, а коллектор черезд входную обмотку трансформатора подключен к шине питани , второй вывод конденсатора и второй вывод второго резистора подключены к общей шине, отличающеес тем, что,5 с целью повьш1ени надежности устройства , введены пороговый элемент, третий резистор и второй диод, логический элемент выполнен в виде элемента ИЛИ-НЕ, причем вход порогового эле- Q мента соединен с катодами первого и второго диодов, пр мой выход соединен с вторым входом логического элемента ИЛИ-НЕ и через третий резистор - с анодом второго диода, инверсный выход порогового элемента соеди55нен с вторьм входом расширител по ИЛИ.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874221119A SU1431063A1 (ru) | 1987-04-02 | 1987-04-02 | Импульсное логическое устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874221119A SU1431063A1 (ru) | 1987-04-02 | 1987-04-02 | Импульсное логическое устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1431063A1 true SU1431063A1 (ru) | 1988-10-15 |
Family
ID=21295079
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874221119A SU1431063A1 (ru) | 1987-04-02 | 1987-04-02 | Импульсное логическое устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1431063A1 (ru) |
-
1987
- 1987-04-02 SU SU874221119A patent/SU1431063A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1034189, кл. Н 03 К 19/00, 26.04.82. Авторское свидетельство СССР № 1368975, кл. Н 03 К 19/00, 25.07.86. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4217618A (en) | Thyristor firing circuit module with integral optical isolation, dv/dt limitation, and bidirectional voltage transient suppression | |
JPS6174415A (ja) | ゲートターンオフサイリスタの駆動方法および装置 | |
CA1101565A (en) | Semiconductor switch | |
US7367302B2 (en) | Method and device for switching on a power switch arranged between capacitive elements | |
EP0740073B1 (en) | Circuit for detecting an overvoltage on an electric load | |
SU1431063A1 (ru) | Импульсное логическое устройство | |
US4962346A (en) | Transitory current recirculation through a power switching transistor driving an inductive load | |
US5694282A (en) | Short circuit protection system | |
JP3240489B2 (ja) | Igbtの過電流保護装置及びigbtの保護装置 | |
US4386281A (en) | Circuit for detecting loss of supply voltage | |
US3457433A (en) | Off-delay apparatus | |
US4264830A (en) | Switching circuit for high-voltage thyristors | |
US4471420A (en) | Protection circuit for thyristors in an inverter in rail-bound vehicles | |
CN113049860A (zh) | 一种基于igbt器件端子压降检测的三类短路保护电路 | |
JPH0260093B2 (ru) | ||
SU520631A1 (ru) | Устройство дл форсировки активноиндуктивной нагрузки | |
RU2087069C1 (ru) | Генератор импульсов | |
SU1162034A1 (ru) | Преобразователь логических уровней | |
RU1802391C (ru) | Устройство дл управлени много чейковым преобразователем посто нного напр жени | |
SU1181108A1 (ru) | Устройство токоограничени дл электропривода с импульсным транзисторным преобразователем | |
SU1472889A2 (ru) | Стабилизатор напр жени посто нного тока с защитой от коротких замыканий | |
SU1690071A1 (ru) | Устройство дл защиты электронного ключа | |
SU1046868A1 (ru) | Датчик дл контрол тиристоров высоковольтного вентил | |
SU1422390A1 (ru) | Полупроводниковый ключ | |
SU1292175A1 (ru) | Устройство дл установки логических элементов в исходное состо ние |