SU1275780A1 - Устройство дл блокового кодировани дельта-модулированного сигнала - Google Patents

Устройство дл блокового кодировани дельта-модулированного сигнала Download PDF

Info

Publication number
SU1275780A1
SU1275780A1 SU843833451A SU3833451A SU1275780A1 SU 1275780 A1 SU1275780 A1 SU 1275780A1 SU 843833451 A SU843833451 A SU 843833451A SU 3833451 A SU3833451 A SU 3833451A SU 1275780 A1 SU1275780 A1 SU 1275780A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
input
inputs
output
combinations
Prior art date
Application number
SU843833451A
Other languages
English (en)
Inventor
Михаил Дмитриевич Венедиктов
Борис Шлемович Златкин
Александр Васильевич Мытаркин
Вера Ивановна Механошина
Михаил Сергеевич Лисицын
Original Assignee
Предприятие П/Я А-7956
Всесоюзный Заочный Электротехнический Институт Связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7956, Всесоюзный Заочный Электротехнический Институт Связи filed Critical Предприятие П/Я А-7956
Priority to SU843833451A priority Critical patent/SU1275780A1/ru
Application granted granted Critical
Publication of SU1275780A1 publication Critical patent/SU1275780A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Изобретение относитс  к вычислительной технике. Его использование в цифровых системах передачи информации обеспечивает уменьшение искажений преобразовани  и расширение области применени . Устройство содержит дешифратор 1 комбинаций символов, кододатчик 3, умножитель 5 частоты, делитель 4 частоты. Введение блока 2 элементов ЗАПРЕТ, формирователей 6, 7 комбинаций символов, блока 8 перемножителей , решающего блока 9, формирователей 10, 11 кодовых слов и элемента 12 ИЛИ позвол ет кодировать не только наиболее веро. тные комбинации символов дельта-модулированного сигнала, но и следующие за ними по величине веро тности. 1 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано в цифровых системах передачи информации. Цель изобретени  - уменьшение искажений преобразовани  и расширение области применени . На чертеже изображена блок-схема предлагаемого устройства. Устройство дл  блокового кодировани  дельта-модулированного сигнала содержит дешифратор 1 комбинаций символов, блок 2 элементов ЗАПРЕТ, кододатчик 3, делитель 4 частоты, умножитель 5 частоты, первый и второй формирователи 6 и 7 комбинаций символов, блок 8 перемножителей, решающий блок 9, первый и второй фор мирователи 10 и 11 кодовых слов,элемент ИЛИ 12, информационньш вход 13 тактовый вход 14 и выход 15. Дешифратор 1 комбинаций символов может быть реализован на регистре сдвига, при этом тактовый вход регистра  вл етс  информационным входом дешифратора 1, а вход обнулени  регистра и вход записи единицы в ег первый разр д объединены и  вл ютс  управл ющим входом дешифратора 1. Делитель 4 частоты предназначен (ДЛЯ делени  тактовой частоты fj на т, где га - число элементов в комбинаци х символов, на которые раздел етс  исходный дельта-модулированный сигнал (ДМ-сигнал). Умножитель 5 частоты служит дл  умножени  частоты на п, где п число разр дов в кодовых словах,с по мощью которых кодируютс  т-элементные комбинации символов, . Формирователи 6, 7, 10 и 11 могу быть выполнены в виде наборов регистров сдвига либо на программируем1ых запоминающих устройствах. Число раз р дов формирователей 6 и 7 равно т, а формирователей 10 и 11 - п. Блок 8 перемножителей производит поэлементное сравнение комбинаций н первых и вторых входах с комбинаци  ми символов исходного ДМ-сигнала. Р шающий блок 9 вьщает сигнал на соот ветствующем выходе в случае совпадени  комбинаций в соответствующем разр де блока 8. Таким образом, решающий блок 9 в полн ет функции накопител  ,и элемен та сравнени  с порогом в каждом сво разр де. Оба блока 8 и 9 могут быть выполнены на программируемых запоминающих устройствах. Нпоковое кодирование ДМ-сигнала состоит в следукмцем. Исходный двоичный ДМ-сигнал интерпретируетс  как последовательность неперекрывающихс  ш-элементных комбинаций символов. Общее число различных т-элрментных комбинаций равно 2 . Кажда  комбинаци  символов имеет определенное число символов 1, иначе говор , характеризуетс  весом. Можно показать, что количество т-злементных комбинаций с весом t равно С . Таким образом имеетс  всего одна комбинаци  с весом О, m комби1 , комбинаций с наций с весом весом 2 и т.д. В соответствии с весом все т-элементные комбинации символов можно распределить по т+1 классу. Затем экспериментально определ ютс  веро тности по влени  тех или иных комбинаций. Наиболее веро тные комбинации в каждом классе нумеруютс  числами от О до т, записываемьши в двоичном п-разр дном коде. Таким 6бразом получаетс  т+1 комбинаци 4 После этого оставшиес  комбинации символов упор дочиваютс  в соответствии с величинами их веро тностей, а (т+1) наиболее веро тных из них нумеруютс  числами от т+1 до 2 -1. В результате произвольна  т-элементна  комбинаци  символов ДМ-сигнала (общее число которых равно 2 ) как бы подмен етс  дл  передачи одной из выделенных комбинаций. При этом вс  совокупность вьщеленных комбинаций символов отождествл етс  с п-разр дньши кодовыми словами, которые поступают по тракту передачи на приемную сторону, где однозначно преобразуютс  в соответствующие т-элементные комбинации символов и далее поступают на демодул тор ДМ-сигнала. Следовательно, из общего числа 2 т-элементных комбинаций символов передаютс  точно (без искажений) 2 комбинаций, а люба  из остальных подмен етс  одной из разрешенных, минимально отличающейс  от нее. Устройство дл  блокового кодировани  ДМ-сигнала работает следующим образом. С помощью делител  4 частоты из тактовых импульсов формируетс  регул рна  последовательность импульсов с частотой ff /m, управл нида  разделением ДМ-сигнала на m-элемент ные неперекрывающиес  комбинации символов и формированием выходных п-разр дных кодовых слов. Из нее умножителем 5 частоты формируетс  регул рна  последовательность импульсов с частотой f - , определ ю ща  частоту следовани  символов пре образованного сигнала. Исходный ДМ-сигнал поступает на вход дешифратора 1, где определ ет с  вес каждой т-элементной комбинации символов, и на. третий вход блока 8 перемножителей. На первые входы последнего поступают с формировател  6 Z -Cm+l) комбинаций символов , которые имеют наибольшие веро тности среди комбинаций, составл ющих дополнение к множеству наибо лее веро тных комбинаций в .весовых классах. На вторые входы блока 8 поступают с формировател  7 2 -2 комбинаций, не относ щихс  к разрешенным . Эти комбинации символов в формировател х 6 и 7 устанавливаютс  заранее на основе известных веро  тностных свойств ДМ-сигнала. Если входна  комбинаци  символов совпадает с одной из комбинаций, фо мируемых блоками 6 и 7, то на соответствующем ; выходе решающего блока 9 формируетс  сигнал, который запре щает прохождение через блок 2 сигнала с соответствующего выхода деши ратора 1 на формирователь 10 кодовы слов и запускает соответствующую  чейку в формирователе 11. В противном случае ни на одном из выходов решающего блока 9 сигнал не формируютс . В соответствии с ве сом .комбинации символов на одном из выходов дешифратора 1 формируетс  импульс, который проходит через открытьй элемент ЗАПРЕТ в блоке 2 и з пускает соответствующую  чейку п-ра р дного кодового слова в формирователе 10, кодирующем наиболее веро т ные га-элементные комбинации символов ДМ-сигнала. Полученные в обоих формировател х 10 и 11 кододатчика 3 кодовые слова через элемент ИЛИ .12 вывод тс  с частотой f - на выход устройст m Величина -  вл етс  коэффициенп том уменьшени  скорости передачи. Благодар  тому, что величины тип выбираютс  из услови  m п: log(m+1 а не как в известном устройстве , по вл етс  возможность варьировать уменьшение скорости передачи. Кодирование не только наиболее веро тных из т-элементных комбинаций символов ДМ-сигнала как в известном устройстве, но и следующих за ними по величине веро тности комбинаций позвол ет уменьшить искажени  преобразовани , так как без ошибок передаетс  большее число комбинаций. Кроме того, эти комбинации наиболее веро тны. Фор -мула изобретени  Устройство дл  блокового кодировани  дельта-модулированного сигнала , содержащее дешифратор комбинаций символов, информационный вход которого  вл етс  информационным входом устройства, кододатчик, выход которого  вл етс  выходом устройства, умножитель частоты и делитель частоты , вход которого  вл етс  тактовым входом устройства, а выход подклю чен к управл ющему входу дешифратора комбинаций символов, первому управл ющему входу кододатчика и входу умножител  частоты, выход которого соединен с вторым управл ющим входом кододатчика, отличающеес  тем, .что, с целью уменьшени  искажений преобразовани  и расширени  области применений, в него введены первый и второй формирователи комбинаций символов, блок перемножителей, решающий блок и блок элементов ЗАПРЕТ, а кододатчик выполнен на первом и втором формировател х кодовых слов и элементе ИЛИ, выход которого  вл етс  выходом кододатчика, первые и вторые управл ющие входы формирователей кодовых слов соответственно объединены и подключены к соответствующим управл ющим входам кододатчика, первые и вторые входы формирователей комбинаций символов соответственно объединены и подключены к тактовому входу устройства и выходу делител  частоты, выходы первого и второго формирователей комбинаций символов подключены соответственно к первым вторым входам блока перемножителей, ыходы которого соединены с соответтвующими входами решающего блока, a третий вход объединен с информаионным входом дешифратора комбиаций символов, выходы которого под5 12757806
ключены к разрешающим входам блока ми второго формировател  кодовых
элементов ЗАПРЕТ, выходы которогослов кододатчика и подключены к сосоединены с соответствующими инфор-ответствующим выходам решающего бломационными входами первого формиро-j ка, выходы формирователей кодовых
вател  кодовых слов кододатчика,слов кододатчика соединены с входами
а запрещающие входы объединены с со-элемента ИЛИ кододатчика. ответствук цими информационными входа

Claims (1)

  1. Фор--мула изобретения
    Устройство для блокового кодирования дельта-модулированного сигнала, содержащее дешифратор комбинаций символов, информационный вход которого является информационным входом устройства, кододатчик, выход которого является выходом устройства, умножитель частоты и делитель частоты, вход которого является тактовым входом устройства, а выход подключен к управляющему входу дешифратора комбинаций символов, первому управляющему входу кододатчика и входу умножителя частоты, выход которого соединен с вторым управляющим входом кододатчика, отличающееся тем, что, с целью уменьшения искажений преобразования и расширения области применений, в него введены первый и второй формирователи комбинаций символов, блок перемножителей, решающий блок и блок элементов ЗАПРЕТ, а кододатчик выполнен на первом и втором формирователях кодовых слов и элементе ИЛИ, выход которого является выходом кододатчика, первые и вторые управляющие входы формирователей кодовых слов соответственно объединены и подключены к соответствующим управляющим входам кододатчика, первые и вторые входы формирователей комбинаций символов соответственно объединены и подключены к тактовому входу устройства и выходу делителя частоты, выходы первого и второго формирователей комбинаций символов подключены соответственно к первым и вторым входам блока перемножителей, выходы которого соединены с соответствующими входами решающего блока, ia третий вход объединен с информационным входом дешифратора комбинаций символов, выходы которого подs ключены к разрешающим входам блока элементов ЗАПРЕТ, выходы которого соединены с соответствующими информационными входами первого формирователя кодовых слов кододатчика, а запрещающие входы объединены с соответствующими информационными входа ми второго формирователя кодовых слов кододатчика и подключены к соответствующим выходам решающего бло5 ка, выходы формирователей кодовых слов кододатчика соединены с входами элемента ИЛИ кододатчика.
SU843833451A 1984-11-27 1984-11-27 Устройство дл блокового кодировани дельта-модулированного сигнала SU1275780A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843833451A SU1275780A1 (ru) 1984-11-27 1984-11-27 Устройство дл блокового кодировани дельта-модулированного сигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843833451A SU1275780A1 (ru) 1984-11-27 1984-11-27 Устройство дл блокового кодировани дельта-модулированного сигнала

Publications (1)

Publication Number Publication Date
SU1275780A1 true SU1275780A1 (ru) 1986-12-07

Family

ID=21154656

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843833451A SU1275780A1 (ru) 1984-11-27 1984-11-27 Устройство дл блокового кодировани дельта-модулированного сигнала

Country Status (1)

Country Link
SU (1) SU1275780A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 5.43155, кл. Н 03 К 13/22, 1972. Авторское свидетельство СССР 104908, кл. Н 03 К 13/22, 1955. *

Similar Documents

Publication Publication Date Title
US4509038A (en) Code-converting system for band compression of digital signals
US4420771A (en) Technique for encoding multi-level signals
US4397022A (en) Weighted erasure codec for the (24, 12) extended Golay code
US3754237A (en) Communication system using binary to multi-level and multi-level to binary coded pulse conversion
KR840000125A (ko) 채널 용량을 증가시킨 연속 프레임 디지탈 멀티플렉서
US3588364A (en) Adaptive encoder and decoder
SU1275780A1 (ru) Устройство дл блокового кодировани дельта-модулированного сигнала
GB1376081A (en) Data coding
US6101281A (en) Method for improving data encoding and decoding efficiency
JPS5632851A (en) Coding and decoding system for binary information
RU2110897C1 (ru) Устройство статистического уплотнения с временным разделением каналов
US4688226A (en) Code error overlaying in digital transmission signals
RU2176129C1 (ru) Способ и устройство сжатия кодируемой последовательности из символов бесконечного алфавита в кодированную последовательность двоичных символов
US3813601A (en) Digital transmission system
JPS5927502B2 (ja) 符号化装置
JPS6180929A (ja) 情報源符号化伝送装置
SU987849A2 (ru) Устройство дл формировани сигналов кодировани двухградационных изображений
JPH0340986B2 (ru)
EP0222943B1 (en) Variable word length encoder
SU843269A1 (ru) Устройство дл формировани кода
SU1003125A1 (ru) Устройство дл передачи и приема двоичных сигналов
SU1167638A1 (ru) Устройство дл приема избыточной информации
SU1145357A1 (ru) Устройство дл передачи телеметрической информации
SU1488967A1 (ru) Преобразователь кода
SU843284A1 (ru) Устройство дл приема адресных сигналовВ АСиНХРОННО-иМпульСНыХ СиСТЕМАХ СВ зи