SU1275446A1 - Устройство дл контрол дешифратора - Google Patents
Устройство дл контрол дешифратора Download PDFInfo
- Publication number
- SU1275446A1 SU1275446A1 SU853923341A SU3923341A SU1275446A1 SU 1275446 A1 SU1275446 A1 SU 1275446A1 SU 853923341 A SU853923341 A SU 853923341A SU 3923341 A SU3923341 A SU 3923341A SU 1275446 A1 SU1275446 A1 SU 1275446A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- decoder
- output
- inputs
- outputs
- input
- Prior art date
Links
Abstract
Изобретение относитс к области вычислительной техники и может примен тьс дл контрол функционировани депшфраторов. Цель изобретени - повышение достоверности контрол . Устройство содержит четырнадцать элементов ИЛИ и шесть элементов И и позвол ет контролировать как отсутствие сигналов на выходах контролируемого дешифратора, так и одновременное по вление сигналов на двух или более его выходах. При нормальной работе контролируемого дешифратора на двух контрольных выходах устройства формируютс сигналы различной величины (нуль и единица). При обнаружении неисправности на двух контрольных выходах устройства формируютс одинаковые сигналы (нулевые или единичные). Устройство фор (Л мирует на контрольных выходах одинаковые сигналы при неисправности типа константа О или константа 1 любого элемента устройства. 1 ил., 1 табл. сл 4 CR
Description
Изобретение относится к вычислительной технике и может применяться для контроля функционирования дешифраторов.
Целью изобретения является повышение достоверности контроля.
На чертеже изображена функциональная схема устройства.
Устройство содержит элементы ИЛИ 1· 14, элементы И 15-20, контрольные выходы 21 и 22 устройства, контролируемый дешифратор 23 с входами 2426 и выходами 27-34.
Устройство для контроля дешифратора работает следующим образом.
Логика работы дешифратора и состояния выходов устройства контроля при его правильном функционировании приведены в таблице.
В таблице знаком X показано,что в данном состоянии сигналы на входах дешифратора могут принимать значение как 0, так и 1.
Как видно из таблицы, при правильном функционировании дешифратора (состояния 1,,,8) сигналы на контрольных выходах 21 и 22 устройства будут противоположными, что свидетельствует об исправности контролируемого дешифратора. В этом случае, если на выходах дешифратора будут присутствовать ошибочные комбинации, сигналы на обоих выходах устройства контроля будут одинаковыми. Например, при отсутствии сигнала ”1” на выходе дешифратора вследствие его неисправности (состояние 9 в таблице) на обоих выходах контроля устройства будут сформированы сигналы О, что свидетельствует о неисправности дешифратора. Если же, например, на выходе дешифратора одновременно появляются два или более сигналов 1 (состояние 10 и 11), то на обоих выходах устройства контроля сформируются сигналы 1, что также свидетельствует о неправильном функционировании дешифратора.
Сказанное справедливо для всех остальных 245 состояний выходов дешифратора (2s = 256; 256 - 11 = 245).
Из таблицы также следует, что предлагаемое устройство контроля может использоваться и для контроля семивыходного дешифратора трехразрядного кода. При этом один из входов устройства контроля не исполь
1275446 2 зуется и на него должен быть подан сигнал 0.
Предлагаемое устройство контроля дешифратора обладает свойством само5 проверки, т.е. любая одиночная неисправность, которая может возникнуть в его схеме, будет обнаружена на одном или нескольких входных наборах, поступающих с выхода исправ10 ного дешифратора.
Например, неисправность констан’ та 0” первого (нижнего) входа третьего элемента И 17 (не фиксируемая, как было показано ранее), в извест15 ном устройстве) обнаруживают в первом, четвертом, пятом или шестом состояниях дешифратора, так как в этих состояниях на обоих выходах контроля устройства сформируются оди20 наковые сигналь! О, что в данном случае свидетельствует о неисправности самого устройства контроля.При неисправности константа 1 того же входа третьего элемента И 17 во вто25 ром, третьем, седьмом и восьмом сос·” тояниях правильно функционирующего дешифратора на обоих выходах контроля устройства сформируются сигналы ,1, что в данном случае также яв30 ляется признаком неисправности самого устройства контроля.
Все остальные неисправности указанного класса, возникающие в схеме предлагаемого устройства, приводят 35 к формированию на одном или нескольких наборах, поступающих с выхода исправного дешифратора, идентичных выходных сигналов, т.е. к фиксации неисправности в схеме устройства 40 контроля.
Claims (1)
1 Изобретение относитс к вычислительной технике и может примен тьс дл контрол функционировани дешифраторов. Целью изобретени вл етс повышение достоверности контрол . На чертеже изображена функциональна схема устройства. Устройство содержит элементы ИЛИ 1 14, элементы И 15-20, контрольные выходы 21 и 22 устройства, контроли руемый дешифратор 23 с входами 2426 и выходами 27-34, Устройство дл контрол дешифратора работает следующим образом. Логика работы дешифратора и состо ни выходов устройства контрол при его правильном функционировании приведены в таблице. В таблице знаком Х показано,чт в данном состо нии сигналы на входах дешифратора могут принимать зна чение как О, так и 1. Как видно из таблицы, при правильном функционировании дешифратора (состо ни 1...8) сигналы на конт рольных выходах 21 и 22 устройства будут противоположными, что свидетельствует об исправности контролируемого дешифратора. В этом случае, если на выходах дешифратора будут присутствовать ошибочные комбинахщи сигналы на обоих выходах устройства контрол будут одинаковыми. Например , при отсутствии сигнала 1 на выходе дешифратора вследствие его неисправности (состо ние 9 в таблице ) на обоих выходах контрол устройства .будут сформированы сигналы О, что свидетельствует о неисправ ности дешифратора. Если же, например , на выходе дешифратора одновременно по вл ютс два или более сигналов 1 (состо ние 10 и 11), то на обоих выходах устройства контрол сформируютс сигналы 1, что также свидетельствует о неправильно функционировании дешифратора. Сказанное справедливо дл всех о.стальных 245 состо ний выходов дешифратора (2 256; 256 - 11 245) Из таблицы также следует, что предлагаемое устройство контрол может использоватьс и дл контрол семивыходного дешифратора трехразр дного кода. При этом один из входов устройства контрол не исполь46 зуетс и на него должен быть подан сигнал О. Предлагаемое устройство контрол дешифратора обладает свойством самопроверки , т.е. люба одиночна неисправность , котора может возникнуть в его схеме, будет обнаружена на одном или нескольких входньк наборах , поступающих с выхода исправнрго дешифратора. Например, неисправность констан та О первого (нижнего) входа третьего элемента И 17 (не фиксируема , как было показано ранее), в известном устройстве) обнаруживают в первом , четвертом, п том или шестом состо ни х депшфратора, так как в этих состо ни х на обоих выходах контрол устройства сформируютс одинаковые сигналы О, что в данном случае свидетельствует о неисправ ,ности самого устройства контрол .При неисправности константа 1 того же входа третьего элемента И 17 во втором , третьем, седьмом и восьмом сос то ни х правильно функционирующего дешифратора на обоих выходах контрол устройства сформируютс сигналы 1, что в данном случае также вл етс признаком неисправности самого устройства контрол . Все .остальные неисправности указанного класса, возникающие в схеме предлагаемого устройства, привод т к формированию на одном или нескольких наборах, поступающих с выхода исправного дешифратора, идентичных выходных сигналов, т.е. к фиксации неисправности в схеме устройства контрол . Формула изобретени Устройство дл контрол дешифратора , содержащее шесть элементов Ш1И и четыре элемента И, причем первый вход первого элемента ИЛИ вл етс первым входом устройства дл подключени к первому выходу контролируемого дешифратора, первый и второй входы второго элемента ИЛИ вл ютс соответственно вторым и третьим входами устройства дл подключени к второму и третьему выходам контролируемого дешифратора, первый и второй входы третьего элемента ИЛИ вл ют-. с соответственно четвертым и п тым входами устройства дл подключени к четвертому и п тому вькодам контролируемого дешифратора, первый,второй и третий входы четвертого элеме та ИЛИ вл ютс соответственно шестым , седьм гм и восьмым входами устройства дл подключени к шестому, седьмому и восьмому выходам контролируемого дешифратора, выход четвертого элемента ИЛИ соединен с первым входом первого элемента И, выход которого соединен с первым входом п того элемента ШШ, выход которого вл етс первым контрольным выходом устройства, выход второго элемента И соединен с вторым входом п того элемента ИЛИ, выход третьего элемента И вл етс вторым контрольным выходом устройства, отличающеес тем, что, с целью повышени достоверности контрол , в устройство введены два элемента И и восемь элементов ИЛИ, причем выход шестого элемента ШШ соединен с первыми входами четвертого элемента И и седьмого элемента ИЛИ, вторые входы которых соединены с выходом первого :элемента ИЛИ, выход второго элемента ИЛИ соединен с первыми входами п того элемента И и восьмого элемента ИЛИ, вторые входы которых соединены с выходом третьего элемента ШШ выходы четвертого и п того элементов И соединены с соответствующими входами дев того элемента ИЛИ, выход которого соединен с первыми входами дес того и одиннадцатого элементов ШШ, выходы седьмого и восьмого элементов ШШ соединены с соответствующими входами шестого элемента И, ВЫХОД которого соединен с вторым вхо дом дес того элемента ИЛИ и первым входом двенадцатого элемента ИЖ, выход которого соединен с вторым входом первого элемента И и первым входом тринадцатого элемента ИЛИ, выход которого соединен с первым входом третьего элемента И, выход дес того элемента ИЛИ соединен с первыми входами второго элемента И и четьфнадцатого элемента ИЛИ, вторые входы которых соединены с выходом одиннадцатого элемента ИЛИ,выход четырнадцатого элемента ИЛИ соединен с вторым входом третьего элемента И,, третий вход дес того элемента ИЛИ вл етс восьмым входом устройства дл подключени к восьмому выходу контролируемого дешифратора, вторые входы одиннадцатого и двенадцатого элементов ИЛИ вл ютс соответственно седьмым и шестым входами устройства дл подключени к седьмому и шестому выходам контролируемого дешифратора , первый и второй входь шестого элемента ИЛИ вл ютс соответственно п тым и четвертым входами устройства дл подключени к п тому и четвертому выходам контролируемого депшфратора, второй и третий входы первого элемента ИЛИ вл ютс соответственно п тым и вторым входами устройства дл подключени к п тому и. второму выходам контролируемого дешифратора, третий вход третьего элемента ИТШ вл етс первым входом устройства дл подключени к первому выходу контролируемого дешифратора, выход четвертого элемента ИЛИ соединен с вторым входом тринадцатого элемента
о 1
1
о 1
о о 1
О О
о о о
о о
о 1
О
о
1
1 о
о 1 1
оо
о о о о
оо
оо
оо
о 1
оо
оо
о
оо
1о
Продолжение таблицы
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853923341A SU1275446A1 (ru) | 1985-07-08 | 1985-07-08 | Устройство дл контрол дешифратора |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853923341A SU1275446A1 (ru) | 1985-07-08 | 1985-07-08 | Устройство дл контрол дешифратора |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1275446A1 true SU1275446A1 (ru) | 1986-12-07 |
Family
ID=21187119
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853923341A SU1275446A1 (ru) | 1985-07-08 | 1985-07-08 | Устройство дл контрол дешифратора |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1275446A1 (ru) |
-
1985
- 1985-07-08 SU SU853923341A patent/SU1275446A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 226275, кл. G 06 F 5/02, G 06 F 11/00, 1965. Авторское свидетельство СССР № 1034030, кл. G 06 F 5/02, G 06 F 11/00, 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0056060B1 (en) | Data processing system | |
JPH0326415B2 (ru) | ||
US5281857A (en) | Self-checking interlock control system | |
SU1275446A1 (ru) | Устройство дл контрол дешифратора | |
JPH10105422A (ja) | 保護装置の制御回路 | |
SU1238245A1 (ru) | Самопровер емое устройство контрол кода | |
SU1288916A1 (ru) | Устройство дл контрол кода "1 из 5 | |
SU1501060A1 (ru) | Самодиагностируемый парафазный элемент И | |
SU1439734A2 (ru) | Устройство контрол счетчика | |
SU1621199A1 (ru) | Мажоритарно-резервированное устройство | |
SU1554140A2 (ru) | Двоичный счетчик с контролем ошибок | |
JPH0138694Y2 (ru) | ||
SU1580562A1 (ru) | Самопровер емое устройство дл контрол кода "2 из 6 | |
SU1462317A1 (ru) | Устройство дл контрол дискретных объектов | |
SU1091167A1 (ru) | Устройство дл контрол источника последовательности импульсов | |
KR970008509B1 (ko) | 마이크로 프로세서를 리세트하는 장치 | |
EP0347659B1 (de) | Anordnung zur Überwachung einer elektronischen Datenverarbeitungsanlage | |
SU1305872A1 (ru) | Самопровер емое устройство контрол четырехразр дного кода | |
SU1103373A1 (ru) | Мажоритарно-резервированное устройство | |
SU1322466A1 (ru) | Счетчик с коэффициентом пересчета шесть | |
JPS622683Y2 (ru) | ||
SU1179345A1 (ru) | Устройство дл контрол восьмиразр дного дешифратора | |
SU410386A1 (ru) | ||
SU1077049A1 (ru) | Устройство дл контрол дешифраторов | |
SU1076907A1 (ru) | Устройство дл контрол аппаратуры контрол по модулю два |