SU1269028A1 - Цифровой измеритель скорости дл микропроцессорных систем - Google Patents

Цифровой измеритель скорости дл микропроцессорных систем Download PDF

Info

Publication number
SU1269028A1
SU1269028A1 SU843810582A SU3810582A SU1269028A1 SU 1269028 A1 SU1269028 A1 SU 1269028A1 SU 843810582 A SU843810582 A SU 843810582A SU 3810582 A SU3810582 A SU 3810582A SU 1269028 A1 SU1269028 A1 SU 1269028A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
unit
outputs
code
Prior art date
Application number
SU843810582A
Other languages
English (en)
Inventor
Владимир Петрович Кузнецов
Анатолий Павлович Пашкевич
Федор Васильевич Фурман
Сергей Иванович Акулич
Original Assignee
Минский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский радиотехнический институт filed Critical Минский радиотехнический институт
Priority to SU843810582A priority Critical patent/SU1269028A1/ru
Application granted granted Critical
Publication of SU1269028A1 publication Critical patent/SU1269028A1/ru

Links

Landscapes

  • Length Measuring Devices With Unspecified Measuring Means (AREA)

Abstract

Изобретение относитс  k области автоматики и позвол ет повысить точность и надежность работы устройства , которое содержит датчик 1 перемещени  , генератор 2 импульсов, три1- гер 3 сброса, блок 7 задержки, схемы И 8 и 9, блок 10 регистров, мультиплексоры 11,12, арифметический блок 13 и блок 14 управлени . Введение новых элементов и образование новых св зей между элементами устройства позвол ет производить измерение скорости в интервале между последними импульсами датчика, предшествовавшими импульсу опроса от микроЭВМ. При работе устройства на одном из выходов блока 16 синхронизации в зависимости от знака скорости объекта управлени  имеют импульсы, а на другом выходе - посто нный уровень логической 1. Сигналы с выходов блока 16 § синхронизации поступают соответствен (Л но на R - и 6 -вхрды триггера 3, что дает возможность вьаделить знак скорости объекта управлени . Выход триггера 3  вл етс  знаковым разр дом сформированного кода скорости.11 ил. фиэ. 1

Description

1 1
Изобретение относитс  к автоматике и может быть использовано в цифровых системах управлени  электроприводами промышленных роботов, станков с числовым программным управлением и др.
Цель изобретени  - повышение точности и надежности за счет того, что измерение скорости проводитс  в ин тервале между (k+M последними импульсами дaтчi кa, предшествовавшими импульсу опроса от микроЭВМ.
На фиг.1 представлена структурна  электрическа  схема цифрового измерител  скорости; на фиг. 2 - схема датчика перемещени ; на фиг. .3 блок синхронизации; на фиг. 4 - временные диаграммы, по сн юп ие работу блока синхронизации; на фиг. 5 блок объединени  и временные диаграммы его работы; на фиг, 6 - блок начального сброса; на фиг. 7 - блок регистров; на фиг. 8 - схема ключа;, на фиг. 9 - схема арифметического блока; на фиг. 10 - схема мультиплексора; на фиг. 11 - схема блока управлени  .
Цифровой измеритель скорости содержит датчик 1 перемещени , генератор 2 импульсов, триггер 3, ключ 4, счетчик 5, блок 6 начального сброса, блок 7 задержки первую 8 и вторую 9 схемы И, блок 10 регистров, первый 11 и второй 12 мультиплексоры, арифметический блок 13 и блок 14 управле|НИЯ .
Первый выход датчика 1 перемещени  подключен к первому входу первой схемы И 8 и входу блока I4 управлени  через блок 7 задержки, к второму входу ключа 4 и первому входу второй схемы И 9, второй и третий выходы датчика 1 перемещени  соединены соответственно с 5 - и R -входами триггера 3, выход генератора 2 импульсов подключен к входу датчика 1 перемещени  и первому входу ключа 4, выход блока 6 начального сброса соединен с третьим входом ключа 4 и вторым входом первой схемы И 8, первый и второй входы счетчика 5 подключены соответственн к первому выходу ключа 4 и выходу первой схемы И 8, а выход его - к первому входу блока О регистров, второй выход ключа 4 соединен с вторым входом второй схемы И 9, выход которой подключен к второму входу блока 10 регистров, первый
69028i
и второй входы первого мультиплексора I 1 соединены соответстве} ио с вторьгм и первым выходами блока 10 регистров , а третий вход - с первым 5 выходом блока 14 управлени  и вторым входом арифметического блока 13, первый и второй входы второго мультиплексора 12 подключены соответственно к арифметического блока 13 10 и второму выходу блока 10 регистров, первый вход арифметического блока 13 соединен с выходом первого мультиплексора 1 1 ,, третьи входы арифметического блока 13 и второго мульти15 плексора 12 подключены соответственно к второму выходу блока 14 управлени  и третьему выходу блока 10 регистров , третий выход блока 10 регистров вместе с выходами триггера 3 20 и второго мультиплексора 12 соединен с выходной шиной, третий выход блока 14 управлени  подключен к шине требование обслуживани .
Датчик 1 перемещени  содержит 25 преобразователь Перемещение. - число импульсов 15, блок 1 6 синхронизации и блок 17 объединени , причем первый и второй выходы преобразовател  Перемещение - число импульсов 15 сое30 динены с первым и вторым входами блока 16 синхронизации, третий вход которого подключен к входу датчика 1 перемещени , первый и второй выходы блока 16 синхронизации соединены со35 ответственно с первым и вторым входами блока 17 объединени , выход которого подключен к первому выходу датчика 1 перемещени , второй и третий выходы датчика 1 перемещени  сое40 динены соответственно с первым и вторым выходами блока 16 синхронизации.
Арифметический блок 3 содержит арифметико-логическое устройство 18 (АЛУ), инвертор 19 и регистр 20, причем первый вход арифметического блока 13 соединен с вторыми информационными входами АЛУ 18, а его второй вход подключен к третьему и через инвертор 19 к четвертому входам управ50 лени  AJiy 18, выход регистра 20 соединен с первыми информационными входами АЛУ I8 и выходом арифметического блока 13,, первый вход регистра 20 подключен к выходу АЛУ 18, а второй
55 вход - к третьему входу арифметического блока 13.
Датчик 1 перемещени  преобразует : перемещение в последовательность им3 пульсов, синхронизированных с импул сами генератора 2 импульсов. Преобразователь Перемещение число импульсов 15 формирует две последовательности импульсов, сдвин тых по фазе на четверть периода. Блок 16 синхронизации (фиг.З) осуществл ет электрическое деление цены инкремента преобразовател  15 и обеспечивает синхронизацию. В зависимости от сигналов на входах блока 16 синхронизации на одном из его выходов по вл ютс  импульсы, а на другом - посто нный уровень логичес кой 1. Блок 17 объединени  (фиг,5) осуществл ет объединение импульсов с выходов блока 16 синхронизации и коррекцию датчика 1 перемещени  при реверсе объекта управлени . Триггер 3 формирует разр д выход ного кода, указывающий на знак скорости объекта управлени . Блок 6 на чального сброса осуществл ет началь ньй запуск цифрового измерител  cjcoрости /фиг.6). Счетчик 5 подсчитывает число импульсов от генератора 2 импульсов за интервал времени t, меж ду двзм  импульсами от датчика 1 перемещени  . Счетчик 5 включен с инвер тором на втором входе. Блок 10 регистров (фиг.7) осуществл ет хранение кода перемещени  объекта управле ни  за каждые k последних интервалов между импульсами от датчика 1 переме щени , предшествовавших текущему моменту времени, а также управл ет ра ботой второго мультиплексора 12. Ключ 4 совместно с блоком Задержки 7 и «первой 8 и второй 9 схемами И управл ет работой счетчика 5 и бло ка 10 регистров (фиг.В). Арифметический блок 13 (фиг.9/ формирует код скорости по следующему алгоритму: 4u. - .-r j 1 )(4i .i - КОД, формирующийс  в ариф метическом блоке 13 после прихода очередного импульса от датчика 1 перемещени  ; NJ-; - КОД, хранившийс  в арифметическом блоке I3 до прихода очередного импульса от датчика I перемердени ; ;«;-U1 гп оД сформированный счетчиком 5, за интервал времени между 28 днум  последними импульсами от датчи ка 1 перемещени i i - частота генератора импульсов 2; N;.|(, - код счетчика за интервал времени с пор дковым номером на k меньшим, чем номер рассматриваемого интервала. Мультиплексор 11 служит дл  последовательной подачи в арифметический блок 13 кодов N j, и Nj, . Информа- ци  на выходную шину поступает через мультиплексор 12. Структура мультиплексоров 11 и 12 одинакова (фиг.10 ). Блик 14 управлени  (фиг.11/ служит дл  управлени  работой первого мультиплексора 11 и арифметического блока 13, а также формирует сигнал, помещаемый на шину Требование обслуживани . Цифровой измеритель скорости работает следующим образом. При включении питани  либо.по сигналу оператора блок начального сброса 6 формирует импульс, устанавливаю- щий триггер ключа 4 и счетчик 5 в ноль, в результате чего импульсы от генератора 2 импульсов через ключ 4 и вторую схему И 9 поступают на второй вход блока 10 регистров и происходит обнуление последнего. По приходе первого импульса с первого выхода датчика 1 перемещени  триггер 4 устанавливаетс  в 1, же импульс после задержки поступает на первый вход первой схемы И 8 и на вход блока 14 управлени , в результате чего происходит сброс счетчика 5, обнуление арифметического блока и последовательность импульсов частоты поступает с выхода ключа 4 на суммирующий вход счетчика 5. После прихода каждого последующего импульса с первого выхода датчика 1 перемещени  повтор етс  следующий цикл. №1пульс с первого выхода датчика 1 перемещени  поступает на второй вход ключа 4 и через вторую схему И 9 на второй вход блока 10 регистров. При этом состо ние ключа 4 не измен етс  в процессе работы, а в блок 10 регистров записан код скорости, сформированный в счетчике 5. После задержки , величина которой обусловлена временем записи в блок 10 регистров, импульс от датчика 1 перемещени  поступает на счетчик 5 и обнул ет его. После чего счетчик 5 начинает формирование кода скорости нового временного интервала. Этот же импульс поступает на вход блока 14 управлени  и устанавливает триггер 21 в I. Сигнал с выхода триггера 21 поступает на третий вход первого мультиплексора 11 и на второй вход арифметического блока 13, в результате чего на втором входе АЛУ 18 по вл етс  через мультиплексор 11 код Hi.kvt ., а на управл ющих третьем и четвертом входах AJiy 18 по вл етс  код - ОС 110, соответствующий выполнению AJ13 1В операции вычитани . С задержкой в блоке 24 импульс переводит триггер 21 в О, триггер 22 в 1, и через схему И 23 поступает на трети вход записи арифметического блока 13. Величина задержки блока 24 определ етс  временем вьтолнени  операции вы читани  в А)1У 18. Б регистр 20 записан код (Nj; -N;.(+,). С третьего выхода блока 14 управлени  на шину Требование обслухсивани  подаетс  сигнал, запрещающий съем информации с выходной шины цифрового измерител  скорости. Нулевой уровень на выходе триггера 21 обеспечивает подачу через мультиплексор 11 на второй вход AJiy 18 кода N;, и на третий и четвертый управл ющие входы АЛУ 18 кода 11 oof, соответствующего операции суммировани . С задерлжой, определ е мой в блоке 25, импульс устанавливает триггер 22 в О и проходит через схему И 23 на третий вход арифметического блока 13. Величина этой задержки определ етс  временем вьтолне ни  операхщи суммировани  в АЛУ 18. По фронту импульса с второго выхода блока 14 управлени  в регистр 20 арифметического блока 13 записан код , + . 21 - i-k+. +NUr . который там хранитс  до прихода следующего импульса с первого выхода датчика 1 перемещени . С третьего выхода блока 14 управлени  сигнал посту пает на шину Требование обслуживани  и разрешает съем информаыд1и с выхода цифрового измерител  скорости . Код скорости поступает на выход цифрового измерител  скорости через второй мультиплексор 12. При этом возможны два случа . В зоне реверса при малых скорост х код U|, имеет в старших разр дах одну или несколько единиц. На третьем выходе блока 10 регистров .
имеетс  уровень логической 1, который , поступа  на управл ющий третий вход второго мультиплексора 12,подключает к выходу мультиплексора 12
его вторые входы. На выходе цифрового измерител  скорости имеетс  код скорости Ni, , поступающий с вторых выходов (Злока 10 регистров, т.е. определение кода скорости происходит
по одному, последнему, интервалу измерени  6; 4)
в случае, если в заданном количестве старших разр дов кода все нули , то на третьем выходе блока 10

Claims (1)

  1. регистров имеетс  уровень логического О, который, поступа  на третий управл ющий вход мультиплексора 12, подключает к его выходу первые входы . На выходе цифрового измерител  скорости имеетс  код, поступающий с выхода арифметического блока 13Nj-., , т.е. оценка скорости происходит по k интервалам измерени . При работе устройства на одном из выходов блока 16 синхронизации в зависимости от знака скорости объекта управлени  имеютс  импульсы, на другом - посто нный уровень логической 1. Сигналы с первого и второго выходов блока 16 синхронизации поступают соответственно на 5 - и R -входы триггера 3, что дает возможность выделить знак скорости объекта управлени . Выход триггера 3  вл етс  знаковым разр дом сформированного кода скорости. Таким образом, на выходе предлагаемого цифрового измерител  скорости имеетс  код знака скорости объекта управлени , код модул  скорости N 51 +, либо N j. код алгоритма получени  кода скорости, получаемый с третьего выхода блока 10 регистров, а также сигнап разрешающий либо запрешающий считывание информации с выхода цифрового измерител  скорости. Формула изобретени  Цифровой измеритель скорости дл  микропроцессорных систем, содержащий датчик перемещени , генератор импульсов , триггер, ключ, счетчик, причем выход генератора импульсов через ключ подключен к первому входу счетчика , первый и второй выходьт датчика перемещени  соединены соответственно с вторым входом ключа и 5 -входом
    триггера, отличающийс  тем, что, с целью уменьшени  погрешности , в него введены блок начального сброса, блок задержки, перва  и втора  схемы И, блок регистров, первый и второй мультиплексоры, арифметический блок и блок управлени , причем первый выход датчика перемещени  через блок задержки подключен к входу блока управлени  и первому входу первой схемы И, второй вход которой соединен с выходом блока начального сброса и третьим входом ключа, второй вход счетчика подключен к выходу первой схемы И, а выход - к перво му входу блока регистров, первый выход датчика перемещени  и второй вьгход ключа через вторую схему И соединены с вторым входом блока регистров первый и второй выходы которого через первый г льтиплексо подключены
    к первому входу арифметического блока , первый и вторые входы второго мультиплексора соединены соответственно с выходом арифметического блока и вторым выходом блока регистров, третьи входы первого и второго мультиплексоров подключены соответственно к первому выходу блока управлени  и третьему выходу блока регистров, третий выход датчика перемещени  сое динен с R -входом триггера, а вход его - с выходом генератора импульсов , второй и третий входы арифметического блока подк;вочены соответственйо к первому и второму выходам блока управлени , выходы триггера, второго мультиплексора и третий выход блока регистров подключены к выходной шине, а третий выход блока управлени  - к шине Требование обслуживани  .
    .2
    игЛ
    Ti
    г
    7
    /
    17
    7U
    tA
    LL
    114
    I-I Г.
    Г
    IPU2.5
    фиг. 6
    фиг 7
    фиг. 8
    -:f
    18
    /
    Л J
    .
    20
    uJ
    (риг.Ю
    (J)U8.f
SU843810582A 1984-11-05 1984-11-05 Цифровой измеритель скорости дл микропроцессорных систем SU1269028A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843810582A SU1269028A1 (ru) 1984-11-05 1984-11-05 Цифровой измеритель скорости дл микропроцессорных систем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843810582A SU1269028A1 (ru) 1984-11-05 1984-11-05 Цифровой измеритель скорости дл микропроцессорных систем

Publications (1)

Publication Number Publication Date
SU1269028A1 true SU1269028A1 (ru) 1986-11-07

Family

ID=21146063

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843810582A SU1269028A1 (ru) 1984-11-05 1984-11-05 Цифровой измеритель скорости дл микропроцессорных систем

Country Status (1)

Country Link
SU (1) SU1269028A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 538297, кл. G 01 Р 3/48, 1976. . Авторское свидетельство СССР № 670890, кл. С 01 Р 3/48, 1979. *

Similar Documents

Publication Publication Date Title
SU1269028A1 (ru) Цифровой измеритель скорости дл микропроцессорных систем
US4096471A (en) Method and apparatus for transfer of asynchronously changing data words
SU1461230A1 (ru) Устройство дл контрол параметров объекта
SU1444776A1 (ru) Сигнатурный анализатор
SU1290295A1 (ru) Устройство дл вычислени пор дковых статистик последовательности двоичных чисел
SU1229962A1 (ru) Преобразователь унитарного кода в сдвиг фазы импульсного сигнала
SU613501A1 (ru) Многоканальный преобразователь кода во временной интервал
SU789856A1 (ru) Измеритель разности временных интервалов
SU1613998A1 (ru) Устройство дл измерени суточного хода часов
SU1159061A2 (ru) Устройство цифровой магнитной записи
SU1298930A1 (ru) Устройство дл контрол дискретного канала
SU1622857A1 (ru) Устройство дл контрол электронных схем
SU1302306A1 (ru) Устройство дл контрол выполнени плана
SU1628067A1 (ru) Устройство дл определени знаковой коррел ционной функции
SU1269167A2 (ru) Устройство дл контрол и регистрации производительности оборудовани
SU1529230A1 (ru) Устройство дл сбора информации от многоразр дных дискретных датчиков
SU746182A1 (ru) Отсчетно-измерительное устройство
SU534859A1 (ru) Селектор импульсов дл устройства регистрации числа оборотов двигател
SU1354194A1 (ru) Сигнатурный анализатор
SU1387182A1 (ru) Программируемый многоканальный таймер
SU949672A2 (ru) Устройство дл контрол времени работы машин
SU1365103A1 (ru) Устройство дл программного счета изделий
SU898390A2 (ru) Устройство дл допускового контрол
SU892413A2 (ru) Измеритель интервалов между серединами импульсов
SU744482A1 (ru) Устройство дл контрол многоканальных систем синхронизации