SU1265854A1 - Элемент пам ти - Google Patents

Элемент пам ти Download PDF

Info

Publication number
SU1265854A1
SU1265854A1 SU843827162A SU3827162A SU1265854A1 SU 1265854 A1 SU1265854 A1 SU 1265854A1 SU 843827162 A SU843827162 A SU 843827162A SU 3827162 A SU3827162 A SU 3827162A SU 1265854 A1 SU1265854 A1 SU 1265854A1
Authority
SU
USSR - Soviet Union
Prior art keywords
memory element
output
amplifying transistor
winding
core
Prior art date
Application number
SU843827162A
Other languages
English (en)
Inventor
Алексей Иванович Яковлев
Юрий Владимирович Захаров
Original Assignee
Специальное Конструкторское Бюро Систем Промышленной Автоматики Чебоксарского Производственного Объединения "Промприбор"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторское Бюро Систем Промышленной Автоматики Чебоксарского Производственного Объединения "Промприбор" filed Critical Специальное Конструкторское Бюро Систем Промышленной Автоматики Чебоксарского Производственного Объединения "Промприбор"
Priority to SU843827162A priority Critical patent/SU1265854A1/ru
Application granted granted Critical
Publication of SU1265854A1 publication Critical patent/SU1265854A1/ru

Links

Abstract

Изобретение относитс  к области автоматики и может быть использовано в устройствах дл  сохранени .информации при перерывах напр жени  питани . Цель изобретени  состоит в расширении области применени  элемента пам ти за счет обеспечени  возможности записи информации сигналами меньшей мощности. Дл  достижени  этой цели в элемент пам ти, содержащий трансформатор, выполненный на сердечнике с пр 1«эугальной петлей гистерезиса, транзистор, согласукиций и нагрузочный резисторы, введен конденсатор , а вход записи через согласующий резистор соединен с базой транзистора. 1 ил.

Description

Изобретение относитс  к автоматике и может быть использовано в устройствах длд сохранени  информации при перерывах напр жени  питани .
Цель изобретени  - расширение области применени  элемента пам ти за счет возможности записи сигналами меньшей мощности.
На чертеже представлена принципиальна  схема элемента пам ти,
Элемент пам ти (ЭП) содержит трансформатор I, вьшалненный на сердечнике с пр моугольной петлей гистерезиса , с обмотками записи и считывани , усилительный транзистор 2, согласующий 3 и нагрузочный 4 резисторы и форсирующий конденсатор 5, Показаны также входы 6 записи и считывани  7 и выход 8 ЭП. Элемент пам ти работает в двух ре жимах: записи и считывани . В исходном состо нии сигнал на входе ЭП имеет высокий потенциал, а цепь обмотки считьшани  обесточена. В этом случае транзистор 2 закрыт и на выходе ЭП присутствует сигнал ло ического О. Режим записи. Запись логической I в ЭП осуществл етс  подачей на вход записи 6 отрицательного импульс который через резистор 3 поступает н . базу транзистора 2, открыва  его.Ток протек.ающий через обмотку записи трансформатора 1, транзистор 2 и резистор 4, перемагничивает сердечник трансформатора от значени  намагниченности -Вг до +Вг. После отключени  напр жени  питани  намагниченность сердечника сохран етс . Режим считывани . Считывание ин- формации из ЭП производитс  подачей пр моугольного импульса на обмотку 7 считывани . Если предварительно была произведена запись логической 1,то сердечник имеет намагниченность +Вг
под воздействием импульса тока, протекающего по обмотке считывани ,сердечник перемагничиваетс  от значени  +Вг до -Вг и на обмотке записи возникает импульс ЭДС, который через конденсатор 5 прикладываетс  между базой и на выходе В ЭП возникает единичный импульс.Если запись информации не производилась,то сердечник трансформатора имеет намагниченность -Bi и под воздействием импульса тока, протекающего по обмотке считывани , перемагничивани  сердечника не происходит, а значит и не возникает импульс на выходе элемента пам ти.

Claims (1)

  1. Формула изобретени  Элемент пам ти, содержащий трансформатор , вьтолненный на сердечнике с пр моугольной петлей гистерезиса с обмоткой считывани  и записи,.усилительный транзистор, согласующий и нагрузочный резисторы, причем один вывод согласующего резистора  вл етс  входом записи элемента пам ти, один вывод нагрузочного резистора соединен с шиной нулевого потенциала, а другой - с коллектором усилительного транзистора и  вл етс  выходом элемента пам ти, эмиттер усилительного транзистора соединен с одним выводом обмотки записи, другой вывод которого соединен с шиной питани , выводы обмотки считывани   вл ютс  входами считывани  элемента пам ти,о тличающийс  тем, что, с целью расширени  области применени  элемента пам ти за счет уменьшени  мощности сигналов записи, в него бведен форсирующий конденсатор, один вывод которого соединен с базой усилительного транзистора, а другой - с шиной питани , другой вывод согласующего резистора соединен с базой усилительного транзистора.
SU843827162A 1984-12-20 1984-12-20 Элемент пам ти SU1265854A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843827162A SU1265854A1 (ru) 1984-12-20 1984-12-20 Элемент пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843827162A SU1265854A1 (ru) 1984-12-20 1984-12-20 Элемент пам ти

Publications (1)

Publication Number Publication Date
SU1265854A1 true SU1265854A1 (ru) 1986-10-23

Family

ID=21152266

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843827162A SU1265854A1 (ru) 1984-12-20 1984-12-20 Элемент пам ти

Country Status (1)

Country Link
SU (1) SU1265854A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1106021, кл. Н 03 К 19/088,1983. Интегратор импульсов гЕ5.107,016 ЭЗ. М., МЗТА, 1984. *

Similar Documents

Publication Publication Date Title
US5592097A (en) Load open state detection using H-bridge driving circuit
US5534818A (en) Preamplifier noise filtering circuit
FR2647940B1 (fr) Circuit de commande de modulation du champ magnetique pour l'enregistrement d'une memoire magneto-optique
KR880010435A (ko) Ic카드
SU1265854A1 (ru) Элемент пам ти
JPS63108505A (ja) 磁気デイスク装置のデ−タ読み出し及び書き込み回路
JP2595806B2 (ja) 磁気ディスク装置のリード・ライトアンプ回路
GB1019996A (en) Magnetic memory system
JPS6276012A (ja) フロッピーディスク装置
SU1672528A1 (ru) Элемент пам ти
SU1381600A1 (ru) Аналоговое запоминающее устройство
Younker A transistor-driven magnetic-core memory
RU2034397C1 (ru) Энергонезависимая ячейка памяти
SU510744A1 (ru) Запоминающий элемент
JP2518931B2 (ja) フロッピ―ディスク装置の書込回路
KR0182968B1 (ko) 하드디스크 드라이버의 플립플롭 버퍼회로
RU2030094C1 (ru) Энергонезависимая ячейка памяти
RU2038693C1 (ru) Троичный триггер
SU360692A1 (ru) Устройство перезаписи информации для ферритового сердечника
SU756631A1 (ru) Преобразователь напряжение код цифровой i
RU1770986C (ru) Блок считывани информации дл запоминающего устройства на цилиндрических магнитных доменах
SU376804A1 (ru) Элемент памяти
SU781897A1 (ru) Устройство дл защиты однотактного усилител воспроизведени аппарата магнитной записи
JPS59194113U (ja) テ−プレコ−ダの自動利得制御回路
JPS56143512A (en) Magnetic head