SU1264092A1 - Устройство дл сравнени частот - Google Patents

Устройство дл сравнени частот Download PDF

Info

Publication number
SU1264092A1
SU1264092A1 SU853912169A SU3912169A SU1264092A1 SU 1264092 A1 SU1264092 A1 SU 1264092A1 SU 853912169 A SU853912169 A SU 853912169A SU 3912169 A SU3912169 A SU 3912169A SU 1264092 A1 SU1264092 A1 SU 1264092A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
flip
flop
input
trigger
Prior art date
Application number
SU853912169A
Other languages
English (en)
Inventor
Арнольд Иванович Осядовский
Виктор Михайлович Кузнецов
Original Assignee
Предприятие П/Я А-7677
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7677 filed Critical Предприятие П/Я А-7677
Priority to SU853912169A priority Critical patent/SU1264092A1/ru
Application granted granted Critical
Publication of SU1264092A1 publication Critical patent/SU1264092A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к области электроизмерительной техники. Может быть использовано дл  контрол  частоты электрических сигналов. Цель изобретени  - расширение функциональных возможностей, достигаетс  за счет обеспечени  возможности вы вл ть : равенство входных частот. Дл  достижени  поставленной цели в устройство дополнительно введены второй 5, третий 8 и четвертый 14 RS-триггеры, элементы ИЛИ 11, 12 и 13, Т-триггер 6 и элементы И 7, 9 и 10. Устройство также содержит 1К-триггер 1, первьй и второй D-триггеры 2 и 3, первьй RS-триггер 4. Устройство позвол ет вы вл ть равенство входных частот . Обеспечивает повышение надежности и достоверности контрол  частоты . Исключает необходимость отс страиватьс  от ложного сигнала с (О выхода устройства сравнени  частот. (Л 2 lui.

Description

tsD
С 4 О СО ГчЭ
fpus.i
Изобретение относитс  к области электроизмерительной техники и может быть использовано дл  контрол  частоты электрических сигналов.
Цель изобретени  - расширение функциональных возможностей устройства путем вы влени  равенства входных частот.
На фиг.1 изображена функциональна  схема предлагаемого устройства, на фиг.2 - временные диаграммы, по сн ющие его работу.
Устройство дл  сравнени  частот содержит 1К-триггер 1, первый 2 и второй 3 D-триггеры, первый 4 и второй 5 RS-триггеры, Т-триггер 6, первый элемент И 7, третий RS-триггер 8, второй 9 и третий 10 элементы И, первый 11, второй 12 и третий 13 элементы 1-ШИ и четвертый Е.5-триггер 14.
1-вход и К-вход 1К-триггера 1  вл ютс  входами устройства и соединены СдС-входами соответственно первого 2 и второго 3 D-тйиггepoв В входы которых соединены соответственно с пр мым и инверсным выходами 1К-триггера 1, а пр мые выходы соединены с входами соответственно первого 4 и второго 5 RS-триггеров , пр мые выходы которых  вл ютс  соответственно первым и вторым выходами устройства. К-вход 1К-триггера 1 соединен со счетным входом Т-триггера 6, пр мой и инверсный выходы которого соединены с первыми входами соответственно первого 7 и второго 9 элементов И, вторые выход которых соединены между собой с 1-входом 1К-триг1ера 1. Выход первого элемента И 7 соединен с S-входом третьего КЕ -триггера 8, которого соединен с выходом первого элемента ИЛИ 11 и с R-входом четвертого RS-триггера 14, пр мой выход которого  вл етс  третьим входом устройства. Пр мой выход третьего RS-триггера 8 соединен с первым входом третьего элемента И 10, второй вход которого соединен с выходом второго элемента И 9, а выход соединен с S-входом четвертого RSтриггера 14. Пр мой выход второго RS-триггера 5 соединен с первыми входами первого 11 и второго 12 элементов ИЛИ. Пр мой выход четвертого RS-триггера 14 соединен со вторым входом второго элемента ИЛИ 12
и первым входом трет1 его элемента ИЛИ 13. Пр мой выход первого RS-триггера 4 соединен со вторыми входами первого 11 и третьего 13 элементотз ШШ. Выходы второго 12 и третьего 13 элементов ШИ соединены с R-входами соответственно первого 4 и второго 5 RS-триггеров.
Устройство дл  сравнени  частот работает следующи образом.
Перед началом работы все RS-триггеры 4,5,8 и 14 установлены в О на пр мых выходах (фиг. 2п, 2р, 2с соответствуют точкам П,Р,С на фиг.1). 1К-триггер 1 установлен на пр мом выходе в 1 (фиг.2к соответствует точке К на фиг.1), на инверсном в О (фиг,2л соответствует точке Л на фиг.1). Остальные триггеры наход тс  в произвольном состо нии на выходах.
Пусть первым на один из входов устройства (К-вход триггера 1) приходит импульс частоты f. (Фиг.2б соответствует точке Б на фиг.1), вторым - импульс частоты f,: (фиг.2а соответствует точке А на фиг.1).
Устройство дл  сравнени  частей работает в трех характернгз1х. режимах: режим , режим С f , режим fj f и дл  нагл дности вновь режим .
Режим fj f2 (участок OP на фиг.2). Импульс f2 , поступа  на С-вход D-триггера 3, переписывает вначале О с инверсного выхода IKтрнггера 1 (фиг. 2л) на выход D . триггера 3 (фиг.2н соответствует
точке Н на фиг.О, а затем переключает 1К-триггер 1 в О на пр мом выходе (фиг. 2 к) и в 1 на инверсном (фиг. 2л). Состо ние RS-триггера 5 не мен етс  (фиг. 2с).
На выходе устройства f, f2 , т.е. сигнала нет.
Поступа  на счетный вход Т-триггера 6, импульс f переключает его в 1 на пр мом выходе (фиг.2в) и О на инверсном (фиг.2г). Состо ние остальных триггеров 2,4,8 и 14 не мен етс . Следуюгцим приходит импульс fj (фиг. 2а), Вначале он пере . писывает О -с пр мого выхода IKтриггера 1 (фиг.2к) на вы-ход D-триггера 2 (фиг, .2м соответствует точке М на фиг.1), а затем переключает 1К-триггер 1 в 1 на пр мом выходе (фиг.2к) и в О на инверсном
.
(.2л). Состо ние RS-триггера А не мен етс  (фиг.2р). На выходе ycTpot iства f, fJ, т.е. сигнала нет.
Импульс f проходит тнкже через элемент И 7 (фиг.2д), поскольку на первом входе элемента И 7 есть разрешающий импульс с пр мого выхода Т-триггера б (фиг;2в), и переключает КЗ-триггер 8 в 1 на пр мом выходе (фиг. 2ж соо тветствует точке Ж ю на фиг.1).
Следующим приходит импульс f (фиг. 26). Поступа  на С-вход Dтриггера 3, он вновь подтверждает О на выходе D-триггера 3 (фиг. 2н) 5
О
на выходе RS-треггера 5
(фиг. 2с), переключает 1К-триггер 1 в О на пр мом выходе (фиг. 2к) и 1 на инверсном (фиг. 2л), переключает Т-триггер 6 в О на пр мом выходе (фиг. 2п) и 1 на инверсном (фиг.2г).
Далее приходит импульс fj (фиг. 2а) .Поступа  на С-вход D-триггера 2, он вновь подтверждает О на выходе D-триггера 2 (фиг. 2м) и О на выходе RS-триггера 4 (фиг. 2р), переключает Т-триггер 6 в 1 на пр мом выходе (фиг.2к) и О на инверсном (фиг. 2л) и, проход  через элемент И 9, поскольку на первом входе элемента И 9 есть разрешающий импульс с выхода Т-триггера 6 (фиг.2г) и далее через элемент И 10 (фиг.2и соответствует точке И на фиг.2), поскольку на первом входе элемента И 10 есть разрешакщий импульс с RS-триггера 8 (фиг.2ж), устанавливают RS-триггер 14 в t (фиг.2п) На выходе устройства , т.е. есть сигнал о равенстве частот.
С приходом последующих чередующих импульсов fj и fj работа устройства аналогична выше описанной со следующими уточнени ми: RS-триггеры 8 и 14 не переключаютс , поскольку на R-входе RS-триггера 8 нет сигнала с выхода RS-триггеров 4 и 5 через элемент 11ГО1 11, устанавливающего его в исходное состо ние.
Режим fj fj (участок PR на фиг.2) Первым приходит импульс fj (фиг.2б) и переключает 1К-триггер 1 в О на пр мом выходе (фиг.2к) и 1 на инверсном (фиг.2л), предварительно переписав О с инверсного выхода 1К-триггера 1 (фиг.2л) на выход Dтриггера 3 (фиг.2н) и подтвердив О на выходе RS-триггера5 (фиг.2с),
092
поступа  на счет(ый Т-триггера 6, переключает его и 1 ii;i пр мом выходе (фиг.2в) и О на инверсном (фиг.2г). Состо ние остальных триперов не мен етс .
Далее приходит импульс fj (фиг.2а) и переключает 1К-триггер 1 в i на пр мом выходе (фиг.2к) и О на инверсном (фиг.2л), предварительно переписав О с пр мого выхода 1К-триггера 1 па вход триггера 2 (фиг.2м) и подтвердив О на выходе RS-триггера 4 (фиг.2р). Состо ние остальных триггеров не мен етс .
Следующим приходит вновь импульс fj (фиг.2а). Поступа  на С-вход Dтриггера 2, он переписывает 1 с пр мого выхода 1К-триггера 1 (фиг.2к) на выход Б-триггера 2 (фиг.2м).Передним фронтом этот импульс устанавливает RS-триггер 4 в 1 на пр мом выходе (фиг.2р). На выходе устройства f,f2, т.е. есть сигнал.Этот сигнал, пройд  через элементы 1ШП 13 и 11 па R-входы RS-триггсров 5 и 14, подверждает О на выходе RSтриггера 5 (фиг.2с) и устанавливает RS-триггер 14 в О. Исчезает сигнал из выходе устройства. Этим же сигналом RS-триггер 8 устанавливаетс  в О на пр мом выходе (фиг.2ж) .
Два подр д мпульса f,прошедшие через элемент И 7 (фиг. 2д), поскольку на первом входе элемента И 7 есть разрешающий сигнал с выхода Т-триггера б (фиг.2в), не вли ют на состо ние RS-триггера 8 (фиг.2ж).
Далее приходит импульс fj (фиг. 2б) . Он переключает 1К-трг1ггер 1 в О на пр мом выходе (фиг.2к) и 1 на инверсном (фиг.2л), предварительно подтвердив О на выходе D-триггера 3 (фиг. 2н) и О на выходе RS-триггера 5 (фиг.2с), переключает Т-триггер 6 в О на пp мo выходе (фиг. 2в) и 1 на инверсном (фиг.2г). Состо ние остальных триггеров не мен етс .
Следующий импульс f переключает 1К-триггер 1 в 1 на пр мом выходе (фиг.2к) и О на инверсном (фиг.2л), предварительно установив в О Dтриггер 2 (фиг.2м), т.е. переписав на его выход О с выхода 1К-триггера 1, Состо ние остальных триггеров не мен етс .
Следующим вновь приходит импульс f и переписывает 1 с пр мого вы-, хода IK-трнггсра 1 (фиг.2к) на пмход D-трнггера 2 (гЬит.2м). (Состо ние остальных триггеров не мйн етс . Два подр д импульса fi, пройд  через элемент И 9 (фиг. 2е) , Г осколь ку на втором входе элемента И 9 есть разретакший сигнал с выхода Т-триггера 6(фиг.2г), через элемент И 10 не проход т (фиг.2и), пос кольку на первом входе элемента И 1 нет разрешающего сигнала с выхода RS-триггера 8 (рис, 2ж). Действие следующих двух подр д и пульсов f) (фиг.2а) аналогично действию первой пары этих импульсов на участке PR. Режим f « fj (участок RS на фиг. 2) Первый импульс (фиг.26) переключает 1К-триггер 1 в О на пр мом выходе (фиг.2к) и 1 на инверсном (фиг,2л) предварительно подтвердив О на выходе D-триггера 3 (фиг.2н) и О на выходе RS-триггера 5 (фиг,2с), переключает Т-триггер 6 в О на пр мом выходе (фиг,2в) и 1 на инверсном (фиг.2г). Состо ние остальных триггеров не мен етс . Следу|ш им приходит вновь импульс Е (фиг.26). Поступа  на С-вход Dтриггера 3, переписывает 1 с его D-входа (с инверсного вьгхйде IK-триггера 1 фиг,2л) на выход D-трнг гера 3 (фиг. 2н). Импульс с выхода 1К-триггера 1 передним фронтом пере ключает RS-триггер 5 в 1 на пр мом выходе (фиг,2с), На выходе устройства f, fа,т.е. есть сигнал. Этот сигнал, пройд  через элементы ИЖ; . и 12 на R-входы RS-триггеров 4 и 14 подтверждает О на выходе RS-триггера 14 (фиг.2п) и переключает в О RS-триггер 4 (фиг,2р). Исчезает сигнал f J f2 с выхода устройства. Этим же импульсом fj RS-тpИI- гер 8 устанавливаетс  в О (фиг,2ж Импульсом fj переключаетс  также Т-триггер 6 в 1 на пр мом выходе (фиг.2в) и О на инверсном (фиг.2г) Далее приходит импульс fj (фиг,2а Проход  через элемент И 7 (фиг,2д), поскольку на первом входе элемента И 7 есть разрешающий сигнал с пр мого выхода Т-триггера 6 (фиг,2в) устанавливает RS-триггер 8 в 1 на пр мом выходе (фиг.2ж), устанавливает 1К-триггер 1. в 1 на пр мом выходе (фиг.2к) и О на инверсном 926 ( фиг. 2.ч), пррлп.-эритрльн ) переписав О с пыхода 1К-трИ1тера 1 (фиг.2к) нл выход D-триггера 2 (фиг, 2м), Сог.то ние остальных триггеров не мен етс . Следующим вновь приход т два подр д импульса частоты f (фиг,2б). Работа устройства аналогична вьш1еописанной (в случае прихода двух подр д импульсов fj) за тем исключением , что D-триггер 2 переключаетс  в О на пр мом выходе (фиг.2м). Следующий импульс f (фиг.2а) переключает 1К-триггер 1 в 1 на пр мом выходе (фиг.2к) и О на инверсном (фиг,2л), предварительно подтвердив О на выходе D-триггера 2 (фиг.2м) и О на выходе RSтриггера 4 (фиг.2р). Пройд  через элемент И 7 (фиг.2д), поскольку на , первом входе элемента И 7 есть разрешающий импульс с выхода Т-триггера 6 (фиг.2в), он не мен ет состо ни  RS-триггера 8 (фиг.2ж), ранее установленного в 1. Состо ние остальных триггеров не мен етс . Режим (участок ST на фиг,2). Работа устройства аналогична вышеописанной на участке ОР с тем отличием , что RS-триггер 8 переключаетс  не первым на этом участке импульсом fj ,а уже переключен ранее пришедшим импульсом f, (фиг,2ж). Таким образом предлагаемое устройство позвол ет однозначно определ ть соотношение входных частот и обладает способностью вы вл ть равенство входных частот, что расшир ет его функциональные возможнос™Формула изобретени  Устройство дл  сравнени  частот, содержащее 1К-триггер, 1-вход и К-вход которого  вл ютс  входами устройства, а пр мой и инверсный Выходы соединены с D-входами соответственно первого и второго D-триггеров , С-входы которых соединены соответственно с 1-входом и К-входом 1К-триггера, и первый RS-триггер , S-вxdд которого соединен с пр мым выходом первого D-триггера, а пр мой выход  вл етс  первым выходом устройства, отлич ающе .е с   тем, что, с целью расширени  функциональных возможтюстей, в него введены второй, третий и четвертый RS-трнггеры, три элемента ИЛИ, три элемента И и Т-триггер счетиьй вход которого соединен с К-входом ХК-триггера, а пр мой и ин вареный выходы соедннены с первь ш входами соответственно первого и второго элементов И, вторые входы которых соединены между собой и с 1-входом 1К-триггера, при этом пр мой выход второго D-триггера сое динен с S-входом второго RS-триггера , пр мой выход которого  вл етс  вторым выходом устройства и соединен с первыми входами первого и второго элементов ИЛИ, а,выход первого элемента ИЛИ соединен с R-BXOдом третьего RS-триггера, S-вход которого соединен с выходом первого элемента И, а пр мой выход соединен с первым входом третьего элемента И, второй вход которого соединен с выходом второго элемента И, а выход соединен с S-входом четвертого RS-триггера, R-вход которого соединен с выходом первого элемента ИЛИ, а выход  вл етс  третьим вькодом устройства и соединен с вторым входом второго элемента ИЛИ и с первым входом третьего элемента ИЛИ выход которого соединен с R-входом второго RS-триггера, причем пр мой выход первого RS-триггера соединен с вторыми входами первого и третьего элементов ИЛИ, а R-вход соединен с выходом второго элемента ИЛИ.

Claims (1)

  1. Формула изобретения
    Устройство для сравнения частот, содержащее IK-триггер, 1-вход и К-вход которого являются входами устройства, а прямой и инверсный выходы соединены с D-входами соответственно первого и второго D-триггеров, С-входы которых соединены соответственно с 1-входом и К-входом IK-триггера, и первый RS-триггер, S-вход которого соединен с прямым выходом первого D-триггера, а прямой выход является первым выходом устройства, отлич ающее с я тем, что, с целью расширения функциональных возможностей, в него введены второй, третий и чет1264092 вертый RS-триггеры, три элемента ИЛИ, три элемента И и Т-триггер, счетный вход которого соединен с К-входом IK-триггера, а прямой и инверсный выходы соединены с первыми входами соответственно первого и второго элементов И, вторые входы которых соединены между собой и с 1-входом IK-триггера, при этом прямой выход второго D-триггера соединен с S-входом второго RS-триггера, прямой выход которого является вторым выходом устройства и соединен с первыми входами первого и второго элементов ИЛИ, а.выход первого элемента ИЛИ соединен с R-bxoдом третьего RS-триггера, S-вход которого соединен с выходом первого элемента И, а прямой выход соединен* с первым входом третьего элемента И, второй вход которого соединен с выходом второго элемента И, 5 а выход соединен с S-входом четвертого RS-триггера, R-вход которого соединен с выходом первого элемента ИЛИ, а выход является третьим выходом устройства и соединен с вто10 рым входом второго элемента ИЛИ и с первым входом третьего элемента ИЛИ, выход которого соединен с R-входом второго RS-триггера, причем прямой выход первого RS-триггера соединен 15 с вторыми входами первого и третьего элементов ИЛИ, а R-вход соединен с выходом второго элемента ИЛИ.
SU853912169A 1985-06-17 1985-06-17 Устройство дл сравнени частот SU1264092A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853912169A SU1264092A1 (ru) 1985-06-17 1985-06-17 Устройство дл сравнени частот

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853912169A SU1264092A1 (ru) 1985-06-17 1985-06-17 Устройство дл сравнени частот

Publications (1)

Publication Number Publication Date
SU1264092A1 true SU1264092A1 (ru) 1986-10-15

Family

ID=21183184

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853912169A SU1264092A1 (ru) 1985-06-17 1985-06-17 Устройство дл сравнени частот

Country Status (1)

Country Link
SU (1) SU1264092A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 953805, кл. G 01 R 23/00, 1982. Авторское свидетельство СССР № 842610, кл. G 01 R 23/00, 1981. *

Similar Documents

Publication Publication Date Title
SU1264092A1 (ru) Устройство дл сравнени частот
SU684710A1 (ru) Фазоимпульсный преобразователь
SU1023645A1 (ru) Устройство дл получени суммы и разности частот двух импульсных последовательностей
SU822339A1 (ru) Селектор импульсов по длительности
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1256199A2 (ru) Делитель частоты на три
SU1304039A1 (ru) Функциональный генератор
SU1264093A1 (ru) Устройство дл сравнени частот
SU1177879A1 (ru) Частотно-фазовый компаратор
SU1425823A1 (ru) Импульсно-фазовый детектор
SU1670768A1 (ru) Фазовый дискриминатор
SU1256173A1 (ru) Формирователь одиночных импульсов
SU1213540A1 (ru) Делитель частоты с нечетным коэффициентом делени
SU1667257A1 (ru) Устройство дл преобразовани кодов
SU1737700A1 (ru) Фазовый детектор
SU1718368A1 (ru) Формирователь импульсов
SU1698992A2 (ru) Преобразователь длительности импульсов в цифровой код
SU1176446A2 (ru) Устройство контрол импульсов
SU1714630A1 (ru) Устройство дл формировани тестовых воздействий
SU1277385A1 (ru) Г-триггер
SU1721530A1 (ru) Частотный дискриминатор
SU1713093A1 (ru) Устройство дл задержки импульсов
SU1383473A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU1734199A1 (ru) Устройство синхронизации импульсов
SU1040591A1 (ru) Частотно-фазовый детектор