SU1254933A1 - Analog memory - Google Patents
Analog memoryInfo
- Publication number
- SU1254933A1 SU1254933A1 SU843821170A SU3821170A SU1254933A1 SU 1254933 A1 SU1254933 A1 SU 1254933A1 SU 843821170 A SU843821170 A SU 843821170A SU 3821170 A SU3821170 A SU 3821170A SU 1254933 A1 SU1254933 A1 SU 1254933A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- key
- keys
- capacitor
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
(21)3821170/24-24(21) 3821170 / 24-24
(22)29.11.84(22) 11/29/84
.(46) 15.01.88. Бюл. № 2. (46) 01/15/88. Bul № 2
(72) Ю.Б.Дубасов и В.А.Кренделев(72) Yu.B.Dubasov and V.A.Krendelev
(53)681.327.66 (088.8)(53) 681.327.66 (088.8)
(56)Авторское свидетельство СССР № 752492, кл. G 11 С 27/00, 1978.(56) USSR Author's Certificate No. 752492, cl. G 11 C 27/00, 1978.
Ведерникова Г.А. и др, О целесообразности использовани двухтактных устройств выборки-хранени . - Автометри , 1973, № 3.Vedernikova G.A. et al., On the advisability of using push-pull sampling-storage devices. - Avtometri, 1973, No. 3.
(54)АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО(54) ANALOG STORAGE DEVICE
(57)Изобретение относитс к области вычислительной и контрольно-измерительной техники. Предназначено дл запоминани выборочных значений аналоговых сигналов. Целью изобретени вл етс повьшение то|зности устройства . В режимах выборки и хранени поочередно участвуют конденсаторы 9 и 10. Одновременно с размыканием ключей 3 и 5 в момент времени t и переходом в режим хранени накопительного элемента на конденсаторе 10 замыкаютс ключи 4 и 6, что обеспечивает перевод накопительного элемента на конденсаторе 9 в режим подготовки к выборке. При этом операционный усилитель 1 работает в режиме повторител напр жени и зар жает конденсатор 9 до напр жени на входе устройства В момент времени t заканчиваетс режим хранени у конденсатора 10 и начинаетс режим выборки у конденсатора 9. Причем на выходе повторител напр жени 2 устанавливаетс входное напр жение устройства и его статические погрешности подавл ютс за счет охвата отрицательной обратной св зью через операционный усилитель 1. Режим выборки имеет малую длительность, так конденсатор 9 .бьш уже зар жен до входного напр жени в предьщущем такте. Таким образом, предложенное устройство , лишь незначительно уступа в быстродействии известным двухтактным аналоговым запоминающим устройством , превосходит их по точности за счет компенсации статических погрешностей повторител напр жени 2. 2 ил.(57) The invention relates to the field of computing and instrumentation technology. Designed to store sample values of analog signals. The aim of the invention is to increase the device's strength. In the modes of sampling and storage, capacitors 9 and 10 alternately take part. Simultaneously with opening the keys 3 and 5 at time t and switching to the storage mode of the storage element on the capacitor 10, the keys 4 and 6 are closed, which ensures that the storage element on the condenser 9 is in preparation to the sample. At the same time, the operational amplifier 1 operates in the voltage follower mode and charges the capacitor 9 until the input voltage of the device. At the time t, the storage mode of the capacitor 10 ends and the sampling mode of the capacitor 9 begins. And the input voltage is set at the output of the voltage follower The device and its static errors are suppressed due to negative feedback coverage through the operational amplifier 1. The sampling mode is short, so the capacitor 9 has already been charged to the input tension in the previous tact. Thus, the proposed device, only slightly inferior in speed with the known push-pull analog storage device, surpasses them in accuracy by compensating for the static errors of the voltage follower 2. 2 Il.
Изобретение относитс к области вычислительной и контрольно-измерительной техники и может быть использовано дл запоминани выборочных значений аналогового сигнала, в частности в аналоговых вычислительных машинах,.The invention relates to the field of computing and instrumentation technology and can be used to store sample values of an analog signal, in particular in analog computers.
Целью изобретени вл етс повышение точности аналогового запоминающего устройства.The aim of the invention is to improve the accuracy of the analog storage device.
Структурна схема устройства приведена на фиг,1; на фиг,2 - временна диаграмма работы ключей, где выг сокий уровень сигнала соответствует разомкнутому состо нию ключа.The block diagram of the device is shown in FIG. 1; FIG. 2 is a time diagram of the operation of the keys, where a high signal level corresponds to an open key state.
Аналоговое запоминаклцее устройство содержит операционный усилитель 1, повторитель напр жени 2, ключи , накопительные элементы на конденсаторах 9 и 10,The analog storage device contains an operational amplifier 1, a voltage follower 2, keys, storage cells on capacitors 9 and 10,
Аналоговое запоминающее устройство работает следующим образом, ; В режимах выборки и хранени поочередно участвуют конденсаторы 9 и 10, Дл определенности положим, что в момент времени (см,) устройство находитс в режиме выбор ,ки с участием конденсатора 10, и .ключи 3,5,7 - замкнуты, а ключи А, р,8 - разомкнуты, В момент времени t устройство переходит в режим хранени : ключ 5 размыкаетс , и выбранное напр жение хранитс на конденсаторе 10, Одновременно с этим размыкаетс ключ 3 и замыкаютс ключи 4 И 6,- Начинаетс зар д конденсатора 9, и через некоторое врем на нем уже отслеживаетс входное напр жение . Так как операционньй усилитель работает в режиме неинвертирующего повторител напр жени . Дл аналоговых запоминак дих устройств врем хранени превьппает всегда врем выборки , поэтому к моменту перехода устройства в режим выборки (t, на tjHir,2) на конденсаторе 9 уровень напр жени соответствует входному. Очередна выборка характеризуетс размыканием ключей 4,7 и замыканием )отючей 3,8, Теперь в выборке участвует уже конденсатор 9, Врем , необходимое на выборку 3начени входного сигнала, определ етс временем установлени на входе повторител Analog storage device works as follows,; In the modes of sampling and storage, capacitors 9 and 10 are alternately involved. For definiteness, we assume that at time (cm,) the device is in select mode, ki with the participation of capacitor 10, and the keys 3,5,7 are closed, and keys A , p, 8 - open, At time t, the device goes into storage mode: key 5 opens, and the selected voltage is stored on capacitor 10, at the same time key 3 opens and keys 4 and 6 close, - the charge of capacitor 9 starts, and after some time the input voltage is already being monitored. Since the op amp operates in a non-inverting voltage follower mode. For analog memories of storage devices, the storage time always exceeds the sampling time, so by the time the device switches to sampling mode (t, tjHir, 2) on the capacitor 9, the voltage level corresponds to the input voltage. The next sample is characterized by the opening of the keys 4.7 and the closing) of the computer 3.8. Now the capacitor 9 participates in the sample. The time required for sampling 3 values of the input signal is determined by the settling time at the input of the repeater
напр жени 2напр жени на входе устройства компенсацией его статических погрешностей, поскольку повторитель напр жени 2 охвачен цепью глубокой отрицательной обратной св зи через операционный усилитель 1, В момент времени t, устройство снова переходит в режим хранени : ключиvoltage 2 at the input of the device to compensate for its static errors, since voltage follower 2 is covered by a circuit of deep negative feedback through operational amplifier 1, At time t, the device again goes into storage mode: keys
- размыкаютс , а 4,5 замыкаютс , В то врем как на конденсаторе 9 хранитс выбранное напр жение, конденсатор 10 участвует в выборке очередного .нового значени входного- open, and 4.5 close, While the selected voltage is stored at capacitor 9, capacitor 10 participates in the selection of the next new input value
сигнала, и к концу обработки предыдущей выборки уже фактически готово значение следующего выборочного значени входного сигнала.signal, and by the end of processing the previous sample, the value of the next sample value of the input signal is actually ready.
Таким образом, предложенное устройство ,лишь незначительно уступа в быстродействии известным двухтакт-. ным аналоговым запоминающим устройствам , превосходит их по точности за счет компенсации статических погрешностей выходного повторител напр жени ,Thus, the proposed device, only slightly offset the speed of the known two-stroke. analog analog storage devices, surpasses them in accuracy by compensating for the static errors of the output voltage repeater,
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843821170A SU1254933A1 (en) | 1984-11-29 | 1984-11-29 | Analog memory |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843821170A SU1254933A1 (en) | 1984-11-29 | 1984-11-29 | Analog memory |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1254933A1 true SU1254933A1 (en) | 1988-01-15 |
Family
ID=21150028
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843821170A SU1254933A1 (en) | 1984-11-29 | 1984-11-29 | Analog memory |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1254933A1 (en) |
-
1984
- 1984-11-29 SU SU843821170A patent/SU1254933A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1455565A (en) | Anaologue to digital converters | |
SU1254933A1 (en) | Analog memory | |
GB2157108A (en) | Eliminating input offset | |
US4616145A (en) | Adjustable CMOS hysteresis limiter | |
SU635513A1 (en) | Analogue storage | |
SU881871A1 (en) | Analogue storage device | |
SU682951A1 (en) | Analog memory | |
SU1309085A1 (en) | Analog storage | |
SU834769A1 (en) | Analogue storage | |
SU858113A1 (en) | Analogue storage device | |
SU1241290A1 (en) | Analog storage | |
SU938319A1 (en) | Analog storage | |
SU1709241A1 (en) | Device for prestarting checking of capacitor capacitance | |
SU1295454A1 (en) | Readout device | |
SU1430989A1 (en) | Sampling and storing device | |
SU734813A1 (en) | Analogue storage device | |
SU1203659A1 (en) | Stabilized converter of d.c.voltage with variable polarity | |
SU1115230A1 (en) | Digital-analog delay line | |
SU645207A1 (en) | Analogue storage | |
SU1596353A1 (en) | Integrator | |
SU841058A1 (en) | Device for storing and retrieval of information | |
SU1244723A1 (en) | Analog storage | |
SU712951A1 (en) | Current-to-frequency converter | |
JPH06334483A (en) | Switched capacitor sample-and-hold circuit | |
SU873279A1 (en) | Analog memory |