SU1251321A1 - Умножитель числа импульсов - Google Patents

Умножитель числа импульсов Download PDF

Info

Publication number
SU1251321A1
SU1251321A1 SU843812492A SU3812492A SU1251321A1 SU 1251321 A1 SU1251321 A1 SU 1251321A1 SU 843812492 A SU843812492 A SU 843812492A SU 3812492 A SU3812492 A SU 3812492A SU 1251321 A1 SU1251321 A1 SU 1251321A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
inputs
input
outputs
decades
Prior art date
Application number
SU843812492A
Other languages
English (en)
Inventor
Ремир Владимирович Коровин
Иван Иванович Ковтун
Сергей Петрович Бондарь
Original Assignee
Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И. filed Critical Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И.
Priority to SU843812492A priority Critical patent/SU1251321A1/ru
Application granted granted Critical
Publication of SU1251321A1 publication Critical patent/SU1251321A1/ru

Links

Landscapes

  • Measuring Pulse, Heart Rate, Blood Pressure Or Blood Flow (AREA)

Abstract

Изобретение относитс  к импульсной технике. Может быть использовано в устройствах вычислительной и измерительной техники дл  образовани  умноженных на целочисленный коэффициент суммы входных импульсов Цель изобретени  - увеличение верхней границы частотного диапазона, В устройст

Description

во, содержащее первую - шестую счетные декады (СД), 2, 1-3 1-4,, 1-55 1-6, элементы ИЛИ 2-}, 2-2S 2-3, 2-4, 2-5 декады 3 переноса , коммутатор 4, блок 5 элементов ИЛИ, линию 6 задержки (ЛЗ), входную шину 7, дл  достижени  цели введены п ть- элементов И 8-1, 8-2, 8-3, 8-4,8-5,п ть триггеров 9-1 ,9-2,9-3, 9-4, 9-5, а ЛЗ 6 вьшолнена с дев тью отводами. Блок 5 элементов ИЛИ содержит восемь элементов 0-, ос о, 10-8 ИЛИ. Лини  6 задержки
1
Изобретение относитс  к импульсной технике и может быть использовано в устройствах ., вычислительной и измерительной техники дл  образовани  умноженных на целочисленный коэффициент суммы входных импульсов.
Цель изобретени  - увеличение верхней границы частотного диапазона ,,
На чертеже приведена электрическа  структурна  схема умножител  числа импульсов.
Умножитель числа импульсов содержит первую - (5тую счетные декады l-l,ooj 1-6, входы которых, начина  со второй, соединены с выходами первого п того элементов ИЛИ 2-1 , 00., 2-5, выход шестой счетной дека- ды 1-6 соединен с входом последовательно соединенных декад 3 (на чертеже изображена одна из декад) переноса , каждьш ИЗ восьми входов коммутатора 4 соединен с соответствующим вьгходом блока 5 элементов ИЛИ, первые восемь входов которого соединены с соответствующими отводами линии 6 задержки, вход которой соединен с дев тым входом блока 5 элементов ИЛИ, с дев тым входом коммутатора 4 и с входной шиной 7, дев тый отвод - с первыми входами первого п того элементов И 8-1 ,„,,, , 8-5, вторые входы которых соединены с выходами соответственно первого - п того триггеров ,.о.,9-5, первые входы которых соединены с выходами соответ- .ствующих счетных декад 1-1,..,, 1-5,
содержит дев ть элементов задержки с одинаковым временем задержки tj у каждого, Коммутатор 4 служит дл . установки выбранного коэффициента умножени . Может быть выполнен в виде электромеханических переключателей или в виде электронных мультиплексоров . Использование вместо счетных декад реверсивных СД с еди- нич1л,1М входом счетных импульсов позвол ет реализовать не только положительный , но и отрицательный коэффициент умножени ,, 1 з.По ф-лы, 1 нл
|Вход первой счетной декады 1-1 соединен с первым выходом коммутатора 4, второй - шестой выходы которого соединены соответственно с первыми входами первого п того элементов
ИЛИ 22-5 , вторые входы кото
рых соединены с вторыми входами соответствующих триггеров 9-1 ) . о . , 9-5 и с выходами соответствующих элементов И 8-1, 8-5, Блок 5 элементов ИЛИ содержит восемь последовательно соединенных элементов ИЛИ 10-1, 10-2,..о,10-8, выходы которых соединены с соответствующими выходами блока 5, соответствующие входы которого соединены с первым входом первого (10-1) и вторыми входами остальных (10-2, „,з, 10-8) элементов ИЛИ, второй вход первого элемента Р1ПИ 10-1 сое- динен с дев тым входом блока 5 элементов ИЛИ.
Лини  6 задержки представл ет сом бой последовательное соединение из
дев ти элементов задержки с одинаковым временем задержки t у каждого На каждый входной импульс лини  6 задержки вырабатывает на своих отводах последовательность импульсов, каждый из которых задержан во времени относительно соседнего на вели- чину t,.
Коммутатор 4 служит дл  установки выбранного коэффициента умножени  и может быть выполнен в виде электромеханических переключателей
или в виде электронных мультиплексоров
Устройство работает следующим образомо
В исходном состо нии все декады 1-1, 1-2,000, 1-6 и 3 и триггеры 9-1, 9-2,..., 9-5 наход тс  в нулевом состо нии (цепи начальной установки на чертеже не показаны).
Блок 5 совместно с линией 6 слу- ,жит дл  размножени  входных импульсов : после по влени  каждого входного импульса на шине 7 на первом выходе блока 5 по вл ютс  два импульса, на втором - три и т.д.
Работу умножител  числа импульсов рассмотрим на примере устройства с коэффициентом умножени  989764 Дл  этого коммутатор 4 должен обеспечить соединение между собой следующих выходов и входов соответственно: 1-3, 2-5, 3-6, 4-8, 5-7 и 6-8„
Первый импульс на шине 7 установит декады 1-1, 1-2,..., 1-6, соответственно в состо ни  4, 6, 7, 9, 8 и 9. При этом не возникает сигнала на выходе декад (из-за отсутстви  переполнени  и все триггеры остаютс  в исходном состо нии,
Второй импульс на шине 7 добавит непосредственно) в каждую декаду по единице, при этом возникающий на выходе декады 1-6 импульс переполнени  будет сосчитан декадами 3, а возникающий на выходе декады 1-4 импульс переполнени  приведен к переключению триггера 9-4, выходным сигналом которого открьгоаетс  элемент 8-4с Остальные декады к этому моменту переход т в следующие состо ни : декада 1-1 в состо ние 5, декада 1-2 в состо ние 7, декада 1-3 в состо ние 8 и декада 1-5 в состо ние Через врем  t после по влени  импульса на шине 7 на всех выходах коммутатора по витс  .импульс, который поступает (дл  выбранного случа ) на входы всех декад устанавлива  их в следующие состо ни : декаду 1-1 в состо ние 6, декаду 1-2 в состо ние 8, декаду 1-3 в состо ние 9, декаду 1-4 в состо ние 1, декаду 1-5 в состо ние О (сигналом переполнени  с выхода этой декады триггер 9-i5 переключитс , и его выходным сигналом
25132 4
открываетс  элемент 9-5), декаду 1-6 в состо ние 1. В дальнейшем работа устройства происходит аналогично и, когда через t после 5 по влени  второго импульса на шине 7 блок 5 выработает свой последний (дев тый) импульс, состо ние декад будет следующим: декада 1-1 находитс  в состо нии 8, декада 1-2 - 2
О декада 1-3 - 4, декада 1-5 - 6 и декады и 1-6 наход тс  в состо нии Кроме того, триггер 9-1 осталс  в исходном состо нии, а триггеры 9-2,а.., 9-5 переключилисьо
5 Через tj после этого на дев том отводе линии 6 по вл етс  импульс, пос- тупающий на первые входы всех элементов И. Этот импульс проходит через открытые элементы 8-2,..,, 8-5,
20 увеличива  код декад 1-3,...,1-6 на- единицу и устанавлива  триггеры 8-2, .....8-5 в исходное состо ние. Таким образом, декады 1-1,...1-6 оказываютс  в состо нии, соответствующем за5 писанному в устройство коду 1979528- 989764x2.
I
Устройство готово к приему третьего счетного импульса.
д Использование вместо счетных декад реверсивных счетных декад с еди- ным счетным импульсом позвол ет реализовать не только положительный, но и отрицательный коэффициент умножени  Построение устройства с
другим основанием счислени  приводит к соответствующему изменению элементов.
ло

Claims (1)

  1. Формула изобретени 
    I. Умножитель числа импульсов, содержащий первую, вторую, третью , четвертую, п тую и шестую счетные декады, входы которых, начина  со
    второй соединены с выходами соответственно первого, второго, третьего, четвертого и п того элементов ИЛИ, а выход шестой счетной декады соединен с входом последовательно соединенных декад переноса, коммутатор, каждый из восьми входов которого соединен с соответствующим выходом блока элементов ИЛИ, входы которого кроме дев того, соединены с соответствующими отводами линии задержки,- вход которой соединен с дев тым вхо- дом блока элементов ИЛИ и с входной шиной, отличающийс  тем.
    S1251
    что, с целью увеличени  верхней границы частотного диапазона, в него введены первый, второй, третий, четвертый у п тый элементы И, первыйj второй, третий, четвертый и п тый 5 триггеры, а лини  задержки вьтолнена с дев тью отводами, причем отвод линии задержки соединен с первыми входами всех элементов И, вторые входы которых соединены с выхода- 10 ми соответствующих триггеров, первые входы которых соединены с выходами соответствующих счетных декад, вход первой из которых соединен с первым выходом коммутатора, второй и пос- 15 ледующие выходы которого соединены с первыми входами соответственно первого и последующих элементов
    3216
    ИЛИ, вторые входы которых соедине- ны с вторы ш входами соответствующих триггеров и с выходами соот ветствующих элементов И, при этом дев тый вход коммутатора соединен с входной шиной
    2„ Умножитель по По1, о т л и - чающийс  тем, что, блок элементов ИЛИ содержит восемь последовательно соединенных элементов ИЛИ, в.ыходы которых соединены с соответствующими выходами блока элементов ИЛИ, соответствующие входы которого, кроме дев того, соединены с первым входом первого и вторыми входами остальных элементов ИЛИ, дев тый вход - с вторым входом первого элемента ИЛИ.
SU843812492A 1984-11-11 1984-11-11 Умножитель числа импульсов SU1251321A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843812492A SU1251321A1 (ru) 1984-11-11 1984-11-11 Умножитель числа импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843812492A SU1251321A1 (ru) 1984-11-11 1984-11-11 Умножитель числа импульсов

Publications (1)

Publication Number Publication Date
SU1251321A1 true SU1251321A1 (ru) 1986-08-15

Family

ID=21146758

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843812492A SU1251321A1 (ru) 1984-11-11 1984-11-11 Умножитель числа импульсов

Country Status (1)

Country Link
SU (1) SU1251321A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 615609, кл„ Н 03 К 23/04, 1975. Авторское свидетельство СССР № 351325, кл. Н 03 К 23/00, 1970. *

Similar Documents

Publication Publication Date Title
ATE84165T1 (de) Logische schaltung mit zusammengeschalteten mehrtorflip-flops.
SU1251321A1 (ru) Умножитель числа импульсов
EP0257843A3 (en) A median filter
DE3881220D1 (de) Kommunikationsvermittlungselement.
JPS54120541A (en) Input circuit of shift register
SU1368985A1 (ru) Декадный счетчик дл семисегментных индикаторов
SU966920A1 (ru) Дес тичный счетчик
SU1499458A1 (ru) Умножитель числа импульсов
SU680172A1 (ru) Распределитель импульсов
SU1045233A1 (ru) Цифровой коррел тор
SU1298909A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1385291A1 (ru) Синхронный делитель частоты
SU1416940A1 (ru) Линейный интерпол тор
SU1651375A1 (ru) Пересчетное устройство в коде Фибоначчи
SU951711A1 (ru) Цифровой делитель частоты следовани импульсов
SU1739495A1 (ru) Устройство дл определени канала с наибольшим выходным напр жением
SU1221747A1 (ru) Синхронный делитель частоты на 12
SU738177A1 (ru) Счетчик на кольцевом регистре
SU763887A1 (ru) Преобразователь дес тичных чисел в двоичные числа
SU1691957A1 (ru) Делитель частоты
SU1432751A1 (ru) Фазовый синхронизатор
SU517164A1 (ru) Счетчик импульсов с управл емым коэффициентом пересчета
SU1292176A1 (ru) Умножитель импульсов
SU1056469A1 (ru) Делитель частоты следовани импульсов
SU1734208A1 (ru) Многовходовый счетчик