SU1246362A1 - Многоканальный коммутатор - Google Patents

Многоканальный коммутатор Download PDF

Info

Publication number
SU1246362A1
SU1246362A1 SU853843236A SU3843236A SU1246362A1 SU 1246362 A1 SU1246362 A1 SU 1246362A1 SU 853843236 A SU853843236 A SU 853843236A SU 3843236 A SU3843236 A SU 3843236A SU 1246362 A1 SU1246362 A1 SU 1246362A1
Authority
SU
USSR - Soviet Union
Prior art keywords
type
switch
output
transistors
analog
Prior art date
Application number
SU853843236A
Other languages
English (en)
Inventor
Константин Владиленович Егоров
Зоя Мстиславовна Поварницына
Владимир Николаевич Богатырев
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU853843236A priority Critical patent/SU1246362A1/ru
Application granted granted Critical
Publication of SU1246362A1 publication Critical patent/SU1246362A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

Изобретение относитс  к электронной коммутационной технике и может быть использовано в устройствах автоматики , электросв зи, в системах 27 сбора и передачи информации. Целью изобретени   вл етс  осуществление температурной стабилизации сопротивлени  аналоговых ключей в каналах коммутатора при коммутации аналоговых сигналов. Дл  этого в устройство, содержащее в каждом канале КМДП-ин- верторы 1,2, аналоговый ключ 3 на ВДП-транзисторах и-типа 4 ир-типа 5, введено устройстйо смещени  6. Уст- , ройство 6 содержит дополнительный аналоговый ключ, состо щий из двух ЩП-транзисторов: 8 Р-типа и 9 н-типа, операционные усилители (ОУ) 10, 11 с отрицательной обратной св зью, резисторы . На чертеже также обо (Л с to 4 О СО О)

Description

значены: 1.9- вход управлени  каждо- гр канала, 20, 21 - вход, выход первого КВДП-инвертора, 22, 23 - второго КЩП-инвертора, 24 - входна  шина канала, 25 - выходна  шина коммутатора , 29, 30 - выходы ОУ 11 и 10, 27 - положительные полюсы питани  КМДП-инверторов 1,2; 26, 31 - клеммы питани  устройства положительной
1246362
и отрицательной пол рности. Цель достигаетс  зА счет того, что схема смещени  при измерении температуры вырабатывает сигналы, которые, воздейству  на элементы каналов коммутатора , компенсируют температурный дрейф пар аметров аналоговых ключей в каналах передачи. 1 ил.
1
Изобретение относитс  к электронной коммутационной технике и может быть использовано в устройствах автоматики , электросв зи, в системах сбора и передачи информации.
Цель изобретени  - осуществление температурной стабилизации сопротивлени  аналоговых ключей в каналах коммутатора при коммутации аналоговых сигналов. При введении в коммутатор устройства смещени , реализованного на мостовой резистивной схе- |ме и двух операционных усилител х, схема смещени  при изменении температуры вырабатьгоает сигналы, которые , воздейству  на элементы каналов коммутатора, компенсируют температурный дрейф параметров аналоговьк ключей в каналах передачи.
На чертеже приведена принципиаль- на  схема многоканального коммутатора .
Коммутатор содержит в каждом канале первый 1 и второй 2 -КИДЛ-инвер- торы, аналоговый ключ 3 на МДП-тран- зисторах 4.h-типа и 5, р-типа и, кроме того, устройство 6 смещени , дополнительный аналоговый ключ 7 на ЬЩП-транзисторах 8 с -типа и 9 h-типа первый 10 и второй 11 операционные усилители, например, на ЩЦП-тран- зисторах, резисторы 12-18.
Вход 19 управлени  каждого канала соединен с входом 20 первого КВДП-инвертора 1 того же канала, выход 21 которого подключен к входу 22 второ- го КМДП-инвертора 2 к затвору МДП- транзистора 5 Р -типа аналогового ключа 3, выход 23 второго КМДП-инвертора соединен с затвором МДП-транзис- тора 4 п -типа аналогового ключа 3.
Входна  шина 24 канала подключена к объединенным стоку и истоку соответ- -ственно МДП-транзисторов 5 р -типа и 4 h-типа аналогового ключа 3, а исток и сток соответственно тех жеВДП-тран- зисторов аналоговых ключей 3 всех каналов объединены и подключены к выходной шине 25 коммутатора. Подложки МДП-транзисторов 5 Р-типа всех аналоговых ключей подключены к клемме 26 питани  устройства положительной пол рности , к которой подключены также положительные полюсы 27 питани  КМДП-инверторов 1 и 2 всех каналов.
Отрицательные полюсы 28 питани  КМДП-инверторов 1 и 2 всех каналов подключены к выходу 29 второго операционного усилител  11 устройства 6 смещени . Выход 30 первого операционного усилител  10 соединен с подложками МДП-транзисторов 4ь -типа аналоговых ключей 3. Исток и сток соответственно МДП-транзисторов 8 Р - типа и 9и - типа дополнительного аналогового ключа 7 устройства смещени  6, затвор МДП-транзистора 8Р - типа и подложка КЦП-транзистора 9 h-типа того же ключа, а также первый вывод третьего резистора 14 устройства смещени  6 объединены и подключены к отрицательной клемме 31 источника питани  устройства. Затвор и подложка соответственно ВДП-тран- зисторов 9 ь-типа и 8 Р -типа допол- нитепьного аналогового ключа 7 сое- .динены с объединенными между собой неинвертирукщим входом второго операционного усилител  11, вторым выводом третьего 14 и первыми выводами четвертого 15 и п того 16 резисторов устройства 6 смещени . Сток и исток соответственно МДП-транзисто- ров 8 Р-типа и 9 h-типа дополнительного аналогового ключа 7 соединены с неинвертирующим входом первого операционного усилител  10 и первыми выводами первого 12 и второго 13 резисторов устройства 6 смещени . Вторые выводы второго 13 и п того 16 резисторов подключены к клемме 26 питани  устройства положительной пол рности. Инвертирующий вход первого операционного усилител  10 подключен к второму выводу четвертого резистора 15 и через шестой резистор 17 к выходу 30 того же операционного усилител , а инвертирующий вход второго операционного усилител  11 соединен с вторым выводом
10
15
чены по мостовой схеме, а в диаЬона- ли моста включены операционные уси- ители 10 и 11, ЩП-транзисторы 8 и9 дополнительного аналогового ключа 7 открыты и имеют эквивалентное суммарное сопротивление, равное сопротивлени м резисторов 13, 14 и 16. Така  балансировка моста осуществл етс  при наибольшей температуре работы устройства. При этом на обоих выходах 29 и 30 операционных усилителей 10 и 11 формируетс  нулевой потенциал , который подаетс   а отри- дательный полюс 28 питани  КМДП-ин- верторов 1 и 2 и подложки МДГГ-тран- зисторов 4 h-типа аналоговых ключей 3.
При уменьшении температуры до рабочей сопротивление дополнитель-
первого резистора 12 и через седьмой кого аналогового клкзча 7 уменьшаетс .
резистор 18 с выходом 29 того же операционного усилител  11.
Устройство работает следующим образом.
В исходном состо нии на входы 19 управлени  каналов поданы нулевые сигналы. МДП-транзисторы 4 и 5 ана- логовых-ключей закрыты и аналоговые сигналы с входных шин 24 каналов не поступают на выход 25 коммутатора. При поступлении на вход 19 управлегш какого-либо канала положительного сигнала, равного потенциалу источника 26 питани  положительной пол рности , на выходе первого 1 и второго 2 ЩЦП-инверторов формируютс  сигналы соответственно низкого и высокого уровней, которые поступают на затворы МДП-транзисторов соответственно 5 Р -типа и 4 h-типа. МДП-транзисторы открываютс , и входной сигна с шины 24 через сопротивление открытого аналогового ключа 3 поступает на выход 25 коммутатора.
Таким образом, последовательно может быть выбран любой канал коммутатора .
При увеличении температуры проводимость МДП-транзисторов уменьшаетс  и сопротивление открытого аналого вого ключа увеличиваетс , что приводит к изменению передаточной характеристики коммутатора.
Дл  компенсации изменени  сопротивлени  аналоговых ключей служит устройство 6 смещени . Дополнительный аналоговый ключ 7 и. второй 13, третий 14 и п тый 16 резисторы вклю
чены по мостовой схеме, а в диаЬона- ли моста включены операционные уси- ители 10 и 11, ЩП-транзисторы 8 и9 дополнительного аналогового ключа 7 открыты и имеют эквивалентное суммарное сопротивление, равное сопротивлени м резисторов 13, 14 и 16. Така  балансировка моста осуществл етс  при наибольшей температуре работы устройства. При этом на обоих выходах 29 и 30 операционных усилителей 10 и 11 формируетс  нулевой потенциал , который подаетс   а отри- дательный полюс 28 питани  КМДП-ин- верторов 1 и 2 и подложки МДГГ-тран- зисторов 4 h-типа аналоговых ключей 3.
При уменьшении температуры до рабочей сопротивление дополнитель-
25
30
5
iO
0
5
5
ЧТО вызывает разбаланс мостовой схемы и приводит к по влению на выходе 30 первого операционного усилител  10 отрицательного потенциала, а на выходе 29 второго операционного усилител  11 - положительного потенциала . В результате подложка МДП- транзистора 4 и-типа аналогового ключа 3 смещаетс  в обратном направлении , уменьша  проводимость ВДП- транзнстора н -типа.
Подача более положительного напр жени  на отрицательный полюс 28 питани  КМДП-инверторов 1 и 2 вызывает уменьшение величины низкого уровн  напр жени  на выходе первого Щ1П- инвертора 1, которое подаетс  на затвор ВДП-транзистора 5 Р -типа аналогового ключа 3. В результате проводимость этого транзистора также уменьшаетс .
Уменьшение проводимости транзисторов аналогового ключа 3 за счет напр жений, подаваемых с выходов операционных усилителей 10 и 11, компенсирует увеличение проводимости этих трайзисторов за счет уменьшени  температуры. В результате сопротивление аналогового ключа в открытом состо нии может быть стабилизировано.

Claims (1)

  1. Формула изобретени 
    Многоканальный коммзтатор, содержащий в каждом канале два КВДП-ин- вертора и аналоговый ключ, состо щий из ЩП-транзистора п -типа и МДП-тран- зистораР -типа, затвор которого сое
    динен с объединенными между собой выходом первогои входом второгоКЩП- ийверторов, вход первого КМДП-инвер- тора соединен с входом управлени  соответствующего канала, выход второго ЩЦП-инвертора соединен с затвором МДП-транзистора ь -типа аналого вого клича, пололонтельный полюс питани  КМДП-инверторов и подложка ЩП- транзистора Р -типа аналогового ключа соединены с клеммой питани  устройства положительной пол рности, сток и исток соответственно МДП-тран зисторов р - и h-типа аналогового ключа объединены и подключены к входной шине соответствующего канала, а исток и сток соответственно тех же МДП-транзисторов аналоговых ключей всех каналов объединены и подключены к вьпсоДйой шине коммутатора,, отличающийс  тем, что, с целью температурной стабилизации сопротивлений аналоговых ключей в откры том состо нии, в коммутатор введено устройство смещени , содержащее до- полнительный аналоговый ключ, состо щий из двух МДП-транзисторов р - и h-типа, два операционных усилител  с отрицательной обратной св зью и семь резисторов, сток и исток соответственно МДП-транзисторов Р - и п-типа дополнительного аналогового ключа соединены с неинвертирующим входом первого операционного усилител  и Первыми выводами первого и в,то- рого резисторов, исток и сток соот- .ветственйо МДП-транзисторов р-  
    Редактор В.Петраш
    Составитель В.Лементуев
    Техред Л.рлейник Корректор И. Эрдейи
    Заказ 4021/55 Тираж 816 .. . Подписное ВНИИПИ Государственного комитета СССР
    по делам изобретений - открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г.Ужгород, ул. Проектна , 4
    h-типа дополнительного аналогового ключа соединены с объединенными между собой затвором МДП-транзистора Р-типа и подложкой МДП-транзистора h-типа дополнительного аналогового ключа, первым вьшодом третьего резистора и с клеммой питани  устройства отрицательной пол рности, затвор и подложка соответственно 1-ЩП-тран- зисторов 1-1 и р -типа дополнительного аналогового ключа соединены с объединенными между собой неинвертирующим входом второго операционного усилител , вторым вьюодом третьего резистора и первыми вьшодами четвертого и п того резисторов, вторые вьюоды второго и п того резисторов подключены к клемме питани  устройства положительной пол рности, инвертирующий вход первого операционного усилител  подключен к второму выводу четвертого резистора и к первому вьюоду шестого резистора, второй вьгоод которого соединен с подложками МДП-транзисторов п-типа аналоговых ключей каналов коммутатора и с выходом первого операционного усилител , инвертирукнций вход операционного усилител  соединен с вторым выводом первого резистора и с первым вьшодом caflibMoro резистора, второй вьшод которогъ подключен к отрицательным полюсам питани  первого и второго КМДП-инверторов каналов коммутатора и к выходу второго операционного усилител .
SU853843236A 1985-01-16 1985-01-16 Многоканальный коммутатор SU1246362A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853843236A SU1246362A1 (ru) 1985-01-16 1985-01-16 Многоканальный коммутатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853843236A SU1246362A1 (ru) 1985-01-16 1985-01-16 Многоканальный коммутатор

Publications (1)

Publication Number Publication Date
SU1246362A1 true SU1246362A1 (ru) 1986-07-23

Family

ID=21158384

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853843236A SU1246362A1 (ru) 1985-01-16 1985-01-16 Многоканальный коммутатор

Country Status (1)

Country Link
SU (1) SU1246362A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2738346C1 (ru) * 2020-02-11 2020-12-11 Федеральное государственное унитарное предприятие "Научно-производственный центр автоматики и приборостроения имени академика Н.А. Пилюгина" (ФГУП "НПЦАП") Коммутатор двухполярного источника эталонного напряжения с температурной компенсацией

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 738168, кл. Н 03 К:17/60,13.12,77, Патент US № 3720848, кл.307-251, 13.03.73. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2738346C1 (ru) * 2020-02-11 2020-12-11 Федеральное государственное унитарное предприятие "Научно-производственный центр автоматики и приборостроения имени академика Н.А. Пилюгина" (ФГУП "НПЦАП") Коммутатор двухполярного источника эталонного напряжения с температурной компенсацией

Similar Documents

Publication Publication Date Title
US4578600A (en) CMOS buffer circuit
EP0327608B1 (en) Cmos threshold circuit
KR860008652A (ko) 평형 차동 증폭기
US3937982A (en) Gate circuit
US4581545A (en) Schmitt trigger circuit
KR950022092A (ko) 비교기 회로
JPS5915216B2 (ja) 電圧レベルシフタ
KR880001109A (ko) 집적논리회로
KR860007783A (ko) 개선된 출력특성을 갖는 비교기 회로
EP1100200B1 (en) Analog switch including two complementary MOS field-effect transistors
KR940017217A (ko) 티티엘(ttl) 레벨의 입력 신호를 수신하는 입력 회로
SU1246362A1 (ru) Многоканальный коммутатор
US4603264A (en) Schmitt trigger circuit with stable operation
US4641046A (en) NOR gate with logical low output clamp
KR940003086B1 (ko) D/a 컨버터
US4195266A (en) Commutating signal level translator
KR960027331A (ko) 버퍼회로 및 바이어스회로
SU1157677A1 (ru) Амплитудно-импульсный модул тор
SU1208601A1 (ru) Аналоговый ключ
JP2543852B2 (ja) 論理低出力をクランプするノアゲ−ト
KR870006661A (ko) 집적 회로 및 집적 기준 소스
SU1305829A1 (ru) Дифференциальный усилитель на МДП-транзисторах
SU1438028A1 (ru) Двунаправленный аналоговый ключ
SU1378045A1 (ru) Переключатель аналоговых сигналов
SU536598A1 (ru) Многоканальный коммутатор аналоговых сигналов