SU1241486A1 - Цифровой асинхронный регенератор дискретных сигналов - Google Patents

Цифровой асинхронный регенератор дискретных сигналов Download PDF

Info

Publication number
SU1241486A1
SU1241486A1 SU853839878A SU3839878A SU1241486A1 SU 1241486 A1 SU1241486 A1 SU 1241486A1 SU 853839878 A SU853839878 A SU 853839878A SU 3839878 A SU3839878 A SU 3839878A SU 1241486 A1 SU1241486 A1 SU 1241486A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
elements
level detector
outputs
Prior art date
Application number
SU853839878A
Other languages
English (en)
Inventor
Иван Иванович Родькин
Виктор Анатольевич Романов
Александр Николаевич Завьялов
Владимир Алексеевич Ефимов
Original Assignee
Предприятие П/Я Р-6120
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6120 filed Critical Предприятие П/Я Р-6120
Priority to SU853839878A priority Critical patent/SU1241486A1/ru
Application granted granted Critical
Publication of SU1241486A1 publication Critical patent/SU1241486A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

Изобретение относитс  к технике передачи сигналов. Исключаютс  искажени  длительности принимаемых посылок сигнала. Устройство содержит выходной триггер 1, генератор импульсов 2, делитель частоты 3, элементы И 4, 5, реверсивный счетчик 6, дешифратор 7, инвертор 8, детектор уровн  9, RS-триггер управлени  10, одновибратор П, элементы И 12, 13, дополнительный инвертор 14, элементы ИЖ 15, 16, датчик тактовых интервалов 17. По п. 2 формулы детектор уровн  9 состоит из последовательно соедине ных интегратор 20, элемента И 19, RS-триггера 18. 1 з.п ф-лы, 1 ил. 4 )и 00 о

Description

Изобретение относитс  к технике передачи сигналов и может использоватьс  в устройствах приема дискретных сигналов с неизвестным временем их прихода, работающих в услови х сильных импульсных помех.
Цель изобретени  - исключение ис- кажений длительности принимаемых посылок сигнала.
На чертеже изображена структурна  электрическа  схема предлагаемого .цифрового асинхронного регенератора. Цифровой асинхронный регенератор дискретных сигналов содержит выходной триггер 1, генератор 2 импульсов, делитель 3 частоты, элементы И 4 и 5, реверсивный счетчик 6, дешифратор 7, инвертор 8, детектор 9 уровн , RS- триггер 10 управлени , од новибра- тор 11, элементы И 12 и 13, дополнительный инвертор 14, элементы ИЛИ 15 и 16, датчик 17 тактовых импульсов. Детектор 9 уровн  состоит из RS-триг- гера 18, э.лемента И 19 и интеграто ра 20.
Цифровой асинхронный регенератор дискретных сигналов работает следующим образом.
При отсутствии сигнала на входе регенератора на выходе детектора 9 уровн  присутствует сигнал, который образуетс  путем установки RS-триг- гера 18 в нулевое состо ние по R- входу сигналом с выхода элемента И 19 Сигнал на выходе элемента И 19 образуетс  за счет поступающих с выхода инвертора 8 и интегратора 20 сигналов . Посто нна  времени интегратора 20, например, интегрирующей RS-цепоч- ки, устанавливаетс  больше максимального возможного времени существовани  во входном сигнале подр д идущих пауз (сигнала логического О), что обеспечивает надежное детектирование поступающих на вход регенератора сигналов . Сигналом с выхода детектора 9 удерживаютс  в исходном состо нии делитель 3 частоты по установочному входу, RS-триггер 10 по R-входу и выходной триггер 1 по входу установки нул  через элемент ИЛИ 16. Сигналом с -инверсного выхода RS-триггера 10 удерживаетс  в исходном состо нии датчик 17 тактовых интервалов по установочному входу. В качестве датчика 17 может быть использован делитель частоты, построенньй, например, на интегральных микросхемах счетчи
. 10
15
20
25
414862
ков с программируемым,модулем, на- . пример, 564 ИЕ 19..
При поступлении на вход регенератора сигнала логической 1 сигнал на выходе детектора 9 уровн  принимает нулевое значение и тем самым разрешаетс  работа делител  3 частоты RS-триггера 10 и выходного триггера 1,. Датчик 17 тактовых интервалов остаетс  в не рабочем состо нии , так как на S-вход RS-триггера 10 еще не поступил сигнал. Поскольку только на одном выходе дешифратора 7 присутствует сигнал, то импульсы с первого выхода делител  3 частоты, образованные путем делени  частоты следо1зани  импульсов генератора 2, поступают через элемент И 4 на суммирующий вход реверсивного счетчика 6. При поступлении числа импульсов, достаточного дл  заполнени  ревер;г. сивного счетчика 6, дешифратор 7 формирует на выходе сигнал заполнени , который прекращает поступление через элемент И 4 на суммирующий вход реверсивного счетчика 6 импульсов и устанавливает по S-входу RS-триггер 10 управлени  регенерацией. Инверси  по S-входу RS-триггера 10 позвол ет использовать в пр мом виде сигнал с первого выхода дешифратора 7. Пере- ключе.ние RS-триггера 10 обеспечивает начало « юрмировани  тактового интервала в датчике 17 и по вление одиночного импульсного сигнала на выходе одновибратора 11, который поступает через первый элемент ИЛИ 15 на вход установки единицы выходного триггера 1. Таким образом на выходе регенератора устанавливаетс  сигнал единичного уровн . Если сигнал логической 1 на входе регенератора сохран етс  на прот жении тактового интервала , то датчик 17 тактовых интервалов формирует импульсный сигнал, который: через элемент И 12 и элемент ИЛИ 15 дублирует ранее произведенную одновибратором 11 установку выходного триггера 1 в единичное состо ние. Прохождение импульса тактового интервала через элемент И 12 обеспечивает сигнал с другого выхода дешифратора 7, который, поступа  через дополни- тельньй инвертор 14 на элемент И 13, запрещает поступление того же импуль- 55 са на вход установки нул  выходного триггера 1. Процесс поступлени  импульсов тактовых интервалов на вход установки единицы выходного триггера
30
35
40
45
50
3
протекает до тех пор, пока на входе
регенератора не происходит изменени значени  сигнала с логической 1 н логический О.
Входной сигнал логическгго О,, постзша  через инвертор 8 на третий вход элемента И 5, разрешает поступление импульсов с второго выхода делител  3 частоты на вычитающий вход реверсивного счетчика 6. Заполнение последнего уменьшаетс  и при достижении нулевого состо ни  прекращаетс  вследствие поступлени  сигнала с второго выхода дешифратора 7 на вход элемента И 5. Изменение сигнала на втором выходе дешифратора 7, вызванное обнулением реверсивного счетчика 6, обеспечивает прохождение импульса тактового интервала с датчика 17 тактовых интервалов через элемент И 13 и на вход установки нул  выходного триггера 1. Таким образом, завершаетс  регенераци  входного сигнала логической 1. Импульсы тактовых интервалов поступают на вход установки нул  выходного триггера 1 до тех пор, пока на входе регенератора не происходит смена значени  сигнала.
Из описани  процессов регенерации единичных и нулевых посьшок входного сигнала следует, что изменение значени  сигнала на выходе регенератора происходит только в моменты окончани  тактовых интервалов, формируемых датчиком 1 7 по сигналам генера . тора 2 импульсов, причем значени  выходного сигнала определ ютс  по результатам интегрировани  единичных и нулевых посылок входного сигнала. Помехоустойчивое определение значени  выходного сигнала достигаетс  в результате установлени  различных значений посто нной времени интегрировани  дл  единичных и нулевых посылок входного сигнала путем подачи на суммирующий и вычитающий входы реверсивного счетчика 6 импульсов с различной частотой следовани , соответствующим выбором объема счетчика 6 и соответствующей настройки дешифратора 7. Чтобы исключить вли ние импульсных помех, как наиболее веро тных , посто нна  времени интегрировани  единичных посылок устанавливаетс  больше посто нной интегрировани  нулевых посылок входного сигнала, что достигаетс  подачей на суммирующий вход реверсивно414864
го счетчика 6 импульсов с выхода делител  3 частоты, дающего большой коэффициент делени , на вычитающий вход счетчика 6 с выхода делител  3 частоты, дающего меньший коэффициент делени  частоты следовани  импульсов генератора 2.
При регенерации входного сигнала, имеющего дроблени  посылок, на длительности каждого тактового интерto
15
20
вала происходит чередование указанных процессов. Если суммарна  длительность единичных отрезков больше суммар11ой длительности нулевых отрезков на величину посто нной интегрировани  единичных посьшок, то дл  такого тактового интервала регенерируетс  единична  посыпка, в противном случае регенерируетс  нулева  посылка.

Claims (2)

1. Цифровой асинхронный регенератор дискретных сигналов, содержащий выходной триггер, генератор импульсов , выход которого соединен с одним входом делител  частоты, выходы которого соединены с первыми входами первого и второго элементов И, выходы которых через реверсивный счетчик соединены с входами дешифратора, выходы которого соединены соответственно с вторыми входами первого и второго элементов И, третий вход
первого элемента И объединен с входом инвертора и  вл етс  входом цифрового асинхронного регенератора, выход инвертора соединен с третьим входом второго элемента И, о т л и чающийс  тем, что, с целью исключени  искажений длительности принимаемых посьшок сигнала, в него введены детектор уровн , RS-триггер управлени , одновибратор, датчик
тактовых интерваловJ третий и четвертый элементы И, два элемента ИЛИ и дополнительный инвертор, причем выход генератора импульсов соединен с первым входом датчика тактовых
интервалов, второй вход которого соединен с инверсным выходом RS- триггера управлени , S-вход которого , соединен с одним из выходов дешифратора , R-вход - с выходом детектора
уровн , первый вход которого объединен с входом инвертора, выход которого соединен с вторым входом детектора уровн , пр мой выход RS-трнггера
управлени  через одновибратор соединен с объединенными первыми входами третьего элемента И и первого элемента ИЛИ, выход датчика тактовых интервалов , соединен с первым входом четвертого элемента И, другой выход дешифратора соединен с вторым входом, третьего элемента И и через дополнительный инвертор с вторым входом четвертого элемента И, выход детектора уровн  соединен с другим входом делител  частоты и первым входом второ го элемента ИЛИ, выходы третьего и четвертого элементов И соединены со- ответственно с вторыми входами обоих
Редактор С. Лисина
Заказ 3614/56Тираж 624Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
элементов ИЛИ, выходы которых соединены с соответствующими входами выходного триггера.
2. Регенератор по п. 1, отличающийс  тем, что детектор уровн  состоит из последовательно соединенных интегратора, элемента И,
0 RS-триггера, причем S-вход КЗ-триггера  вл етс  первым входом детектора уровн , вход интегратора объединен с другим входом элемента И и  вл етс  вторым входом детектора уровн ,
5 выходом которого  вл етс  выход RS-триггера.
Составитель Н. Лазарева
Техред О.Гортвай Корректор Г. Решетник
SU853839878A 1985-01-11 1985-01-11 Цифровой асинхронный регенератор дискретных сигналов SU1241486A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853839878A SU1241486A1 (ru) 1985-01-11 1985-01-11 Цифровой асинхронный регенератор дискретных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853839878A SU1241486A1 (ru) 1985-01-11 1985-01-11 Цифровой асинхронный регенератор дискретных сигналов

Publications (1)

Publication Number Publication Date
SU1241486A1 true SU1241486A1 (ru) 1986-06-30

Family

ID=21157118

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853839878A SU1241486A1 (ru) 1985-01-11 1985-01-11 Цифровой асинхронный регенератор дискретных сигналов

Country Status (1)

Country Link
SU (1) SU1241486A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Г042190, кл. Н 04 В 1/10, 1981. *

Similar Documents

Publication Publication Date Title
SU1241486A1 (ru) Цифровой асинхронный регенератор дискретных сигналов
US3546585A (en) Short duration signal burst frequency meter
SU1067610A2 (ru) Детектор частотно-манипулированных сигналов
SU1363501A1 (ru) Цифровой частотный демодул тор
SU1363432A1 (ru) Частотно-фазовый дискриминатор
SU886234A1 (ru) Цифровой фазовый детектор
SU1707734A1 (ru) Умножитель частоты следовани импульсов
SU1185644A1 (ru) Устройство дл обнаружени ошибок
SU1219982A1 (ru) Цифровой усредн ющий фазометр
SU1264093A1 (ru) Устройство дл сравнени частот
SU1758846A1 (ru) Генератор опорной частоты
SU1022162A1 (ru) Генератор случайных временных интервалов
SU399999A1 (ru) УСТРОЙСТВО дл ДЕМОДУЛЯЦИИ ЧАСТОТНО- МАНИПУЛИРОВАННЫХ СИГНАЛОВ
SU1691938A1 (ru) Селектор импульсной последовательности
SU1457160A1 (ru) Управл емый делитель частоты
SU1104436A1 (ru) Измеритель дифференциальной фазы
SU1449961A1 (ru) Устройство синхронизации электроразведочных приемников
SU1008893A1 (ru) Генератор последовательностей импульсов
SU1085005A2 (ru) Устройство дл цикловой синхронизации
SU1058081A1 (ru) Устройство синхронизации последовательности импульсов
SU1725149A1 (ru) Устройство дл измерени отношени частот последовательностей импульсов
SU1758848A1 (ru) Стохастический преобразователь случайных импульсов
SU1042190A1 (ru) Цифровой асинхронный регенератор импульсных сигналов
SU1176262A1 (ru) Цифровой фазометр
RU1798900C (ru) Формирователь импульсных сигналов