SU1241475A1 - Устройство автоматического переключени диапазонов - Google Patents
Устройство автоматического переключени диапазонов Download PDFInfo
- Publication number
- SU1241475A1 SU1241475A1 SU853839265A SU3839265A SU1241475A1 SU 1241475 A1 SU1241475 A1 SU 1241475A1 SU 853839265 A SU853839265 A SU 853839265A SU 3839265 A SU3839265 A SU 3839265A SU 1241475 A1 SU1241475 A1 SU 1241475A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- block
- output
- input
- trigger
- signal
- Prior art date
Links
Landscapes
- Testing Electric Properties And Detecting Electric Faults (AREA)
Abstract
Изобретение относитс к импульсной технике. Может бь1ть использовано при проектировании многопредельных электронных цифровых приборов и узлов измерительных информационных систем. Цель изобретени - повышение надежности и помехозащищенности. Дл этого в устройство, содержщее входную 1 и выходную 2 шины, блок 4 триггеров, дешифратор 5, состо щий из п-1 зле- ментов ИЛИ, блок 6 ключей , делитель 7 напр жени , введены блок 3 усилителей , состо щий из п последовательно включенных усилителей. При достижении максимального допустимого значени сигнала на выходе усилител п блока 3 срабатывает триггер п блока 4 и выдает сигнал на размыкание ключа п блока 6. На выходной шине 2 сигналы отсутствуют. 1 ил. о S W 1C 4 Н СП
Description
Изобретение относитс к импульсной технике и Может быть использовано при проектировании многопредельных алектронных цифровых приборов и узлов измерительных информационных систем. Цель изобретени - повьшение надежности и помехозащищенности.
На чертеже представлена функцио- нальна схема автоматического переключател диапазонов измерений,
Устройство содержит входную 1 и выходную 2 шины, блок 3 усилени , состо щий из п последовательно включенных усилителей, блок 4 триггеров, дешифратор 5, состо щий из п-1 элементов ИЛИ, и блок 6 ключей, состо щий из п элементов управлени ключами и ключей, причем выходы усилителей блока 3 подключены к соответст- вующим сигнальным входам ключей блока 6 , а через делитель 7 напр жени - к информационным входам триггеров блока 4, пр мой выход первато из которых подключен непосредственно к управл ющему входу первого нормально замкнутого ключа блока 6, а инверсные выходы триггеров подключены к первым входам элементов ИЛИ дещйф- ратора 5, вторые входы которых соединены с пр мыми выходами второго, третьего , п-го триггеров блока 4, а выходы подключены к управл ющим входам второго, третьего,...п-го нормально разомкйутых ключей блока 6, сигнальные выходы которого соединены и подключены к выходной шине 2.
Перед началом работы подачей импульса Сброс на установочные входы R триггеров блока 4 устройство приводитс в исходное состо ние, при котором первый ключ блока 6 замыкаетс и к выходной шине 2 подключаетс выход первого усилител блока 3, что соответствует передаче сигнала с шины 1 на шину 2 с максимальным коэффициентом усилени . Остальные ключи блока 6 разомкнуты.
Устройство работает следующим образом . ,
При подаче сигнала на входную шину 1- он усиливаетс в блоке 3 усилени в К раз, гд$ п - количество усилителей, а К - коэффициент усилени усилител . Здесь.имеетс в виду, что усиление всех усилителей одинаково , в противном случае общее усиление будет равно К К1 К2 .. . К.
Усиленный сигнал поступает через замкнутый первый ключ блока 6 на вых в
. , , 10
20
2414752
ходную шину 2. Одновременно этот сигнал поступает на информационный вход первого триггера блоки 4 через делитель 7, с помощью которого устанавливаетс порог срабатывани первого триггера блока 4. На информационные входы остальных триггеров блока 4 поступает сигнал как минимум в К. раз меньшей амплитуды, чем на первый триггер. Если, например, коэффициент усилени каждого усилител равен 10, то на информационный вход второго триггера блока 4 поступает сигнал в 10 раз меньшей амплитуды,чем на ин- 15 формационный вход первого триггера, а на третий триггер в 100 раз меньше и т.д. При достижении максимально допустимого напр жени на выходе первого усилител блока 3 срабатывает третий триггер блока 4, в результате чего на управл ющий вход первого ключа блока 6 будет подан сигнал на его размыкание. Одновременно измен етс логический уровень на первом входе элемента ИЛИ, св занного с инверсным выходом первого триггера блока 4. При использовании элементов ИЛИ, как показано на чертеже, подаче на входы логических нулей от инверсного выхода первого триггера блока 4 и пр мого выхода второго триггера соответствует логический нуль на его выходе. Поэтому при срабатывании первого триггера происходит размыкание первого ключа блока 6, а второй ключ замыкаетс логическим нулем от первого элемента ШШ дешифратора 5 и к выходной шине 2 подключаетс выход второго усилител блока 3, а выход первого усилител отключаетс логической единицей с инверсного выхода первого триггера. Если на выходе второго усилител сигнал достигает своего максимально допустимого значени , то сработает второй триггер блока 4,
25
30
35
40
50
который даст разреше ие на размыкание второго ключа блока 6 и замыкание третьего, т.е. на выходную шину 2 подключитс третий усилитель блока 3, а второй усилитель отключитс и т.д.
При достижении максимально допустимого значеш сигнала на выходе усилител п блока 3 срабатывает триггер п блока 4 и вьщает сигнал на раз- мыкайие ключа п блока 6. Таким . зом, все ключи оказываютс разомкнутыми . При этом на выходной шине 2 сигналы отсутствуют.
Claims (1)
- Формула изобретениУстройство автоматического перё- клйочени диапазонов измерений, содержащее входную и выходную шины, блок триггеров, выходы которого, кроме первого,подключены, через дешифратор к управл ющим входам блока ключей, кроме первого входа, делитель напр жени , отличающеес тем, что, с целью повьшени надежности и помехозащищенности, в него введеныблок усилени , состо щий из последовательно включенных усилителей, выходы блока усилени подключены через делитель напр жени и информационным входам блока триггеров и сигнальным входам блока ключей, первый вход которого соединен с первым выходом блока триггеров, причем входна шина подключена к входу блока усилени , а выходна шина подключена к выходу блока ключей.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853839265A SU1241475A1 (ru) | 1985-01-07 | 1985-01-07 | Устройство автоматического переключени диапазонов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853839265A SU1241475A1 (ru) | 1985-01-07 | 1985-01-07 | Устройство автоматического переключени диапазонов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1241475A1 true SU1241475A1 (ru) | 1986-06-30 |
Family
ID=21156868
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853839265A SU1241475A1 (ru) | 1985-01-07 | 1985-01-07 | Устройство автоматического переключени диапазонов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1241475A1 (ru) |
-
1985
- 1985-01-07 SU SU853839265A patent/SU1241475A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 767963. кл. Н 03 М 1/50, 1978. Авторское свидетельство СССР 834891, кл. Н 03 М 1/50, 1977. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3828258A (en) | Signal duration sensing circuit | |
SU1241475A1 (ru) | Устройство автоматического переключени диапазонов | |
RU2036556C1 (ru) | Кольцевой счетчик | |
SU1171847A2 (ru) | Устройство дл записи информации | |
SU656203A1 (ru) | Многоканальный преобразователь напр жени в код | |
SU1619333A1 (ru) | Устройство дл индикации | |
RU2095939C1 (ru) | Однофазный d-триггер | |
SU1183969A1 (ru) | Устройство для контроля логических блоков | |
SU1525962A1 (ru) | Резервированный счетчик импульсов | |
SU1198507A2 (ru) | Устройство дл сравнени числа единиц в двоичных кодах | |
SU1493998A1 (ru) | Устройство дл ввода информации | |
SU788378A1 (ru) | Устройство контрол кода "1 из | |
SU1208547A2 (ru) | Устройство дл ввода информации | |
SU945812A2 (ru) | Измеритель уровн высокочастотного напр жени | |
SU1674005A2 (ru) | Устройство дл определени момента наступлени экстремума электрического сигнала | |
SU1624530A1 (ru) | Параллельный асинхронный регистр | |
SU1022149A2 (ru) | Устройство дл сравнени чисел | |
RU2040113C1 (ru) | Счетное устройство | |
SU1190357A1 (ru) | Измеритель временных интервалов | |
SU766053A1 (ru) | Мажоритарно-резервированный триггер | |
SU1589405A1 (ru) | Устройство дл автоматизированного контрол радиоэлектронной аппаратуры | |
SU1269254A1 (ru) | Счетчик с накоплением | |
SU1374282A1 (ru) | Аналоговое запоминающее устройство | |
GB1473021A (en) | Safety timing circuits for burner control devices | |
RU2028642C1 (ru) | Имитатор провалов напряжения сети |