SU1222836A1 - Устройство избирани секций механизированных крепей - Google Patents

Устройство избирани секций механизированных крепей Download PDF

Info

Publication number
SU1222836A1
SU1222836A1 SU843800879A SU3800879A SU1222836A1 SU 1222836 A1 SU1222836 A1 SU 1222836A1 SU 843800879 A SU843800879 A SU 843800879A SU 3800879 A SU3800879 A SU 3800879A SU 1222836 A1 SU1222836 A1 SU 1222836A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
adder
modulo
registers
arrangement
Prior art date
Application number
SU843800879A
Other languages
English (en)
Inventor
Яков Маркович Верховский
Владимир Александрович Сидяк
Анатолий Васильевич Ильюша
Original Assignee
Научно-производственное объединение по созданию и выпуску средств автоматизации горных машин "Автоматгормаш"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-производственное объединение по созданию и выпуску средств автоматизации горных машин "Автоматгормаш" filed Critical Научно-производственное объединение по созданию и выпуску средств автоматизации горных машин "Автоматгормаш"
Priority to SU843800879A priority Critical patent/SU1222836A1/ru
Application granted granted Critical
Publication of SU1222836A1 publication Critical patent/SU1222836A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

Изобретение относитс  к горной автоматике , а именно к системам автоматизации механизированных крепей добычных комплексов и агрегатов.
Цель изобретени  - расширение функцио- нальных возможностей устройства.
На фиг. 1 приведена функциональна  схема устройства избирани  секций; на фиг. 2 - временные диаграммы, по сн ющие работу устройства.
Предлагаемое устройство содержит п ре- гистров 1,1 -1.П сдвига длиной 1, блок 2 выделени  тактовой частоты, включающий первый сумматор 3 по модулю два, элемент 4 задержки, второй сумматор 5 по модулю два, инвертор 6. Кроме того, уст- ройство содержит блок 7 задани  адреса и элемент И 8.
Первые входы регистров 1.1 - 1.п сдвига подключены к входам 9.1-9.п устройства и к входам блока 2 выделени  тактовой частоты, выход которого подключен к вторым входам регистров 1.1 - l.n сдвига, выходы которых через блок 7 задани  адреса подключены к входам элемента И 8, выход которого  вл етс  выходом устройства.
Цифрами 9-22 (фиг. 2) обозначены диаграммы сигналов в различных точках устройства .
Работу устройства рассмотрим на примере декодировани  кода ППК 2/4 ( ) Допустим в линию св зи (по двум жилам) передаетс  кольцева  кодова  последователь ность длиной 32;
011111010110
00101000001 1 1 2 3 4 5 6 7 8 9 10 11 12
101 1 100010010
1110110111000 13 14 15 16 17 18 19 20 21 22 23 24 25
0110000
1100101 26 27 28 29 30 31 32
Первые (верхние) разр ды поступают с первой шины на первые входы 9.1 регистров 1.1, а вторые (нижние) разр ды - с второй шины на первые входы 9.2 регистров 1.2. Кроме того, эти же сигналы поступают на вход сумматора 3 блока 2. Так как на каждом такте последова- тельности изменение происходит только в одном разр де, на выходе сумматора 3 фор
0
5
5
0
0
мируютс  пр моугольные импульсы 10 с частотой следовани , равной половине тактовой частоты, поступающие на первый вход сумматора 5 и через элемент 4 задержки (диаграмма 11) - на второй вход сумматора 5, формирующего на выходе импульсную последовательность 12 с частотой, равной тактовой. Инвертор 6 (диаграмма 13) обеспечивает исключение сост заний в регистрах , так как положительный фронт считывающей последовательности 13 поступает на вторые входы регистров 1.1 и 1.2 несколько позже смены сигналов на первых их входах .
Таким образом, блок 2 осуществл ет выделение сигналов тактовой частоты, необходимых дл  работы регистров 1, непосредственно из прин того кодового сигнала без использовани  дополнительных каналов (шин), что сокращает объем передаваемой по линии св зи служебной информации.
На диаграммах 14-17 и 18-21 (фиг. 2) показаны напр жени  на первом, втором, третьем и четвертом пр мых выходах регистров 1.1 и 1.2, подключенных к блоку 7 задани  адреса, который может быть выполнен , например, в виде тумблеров (число их равно пХО либо в виде наборного пол , либо в виде специально распа нного дл  каждой секции разъема и т.д. Положение тумблеров задает адрес секции. Так, например , если тумблеры 7.1.1, 7.2.1, 7.2.2 и 7.2.4 наход тс  в нижнем (по фиг. 1) положении, а тумблеры 7.1.2, 7.1.3, 7.1.4 и 7.2.3 - в верхнем , то элемент И 8 формирует с некоторым запаздыванием, определ емым элементом 4, единичный импульс на седьмой временной позиции (диаграмма 22).
Таким образом, если секции присвоен номер 7, тумблеры в блоке задани  адреса ее должны быть установлены в указанном положении.
Предлагаемое устройство выполн ет свои функции при любых значени х п и 1 (измен етс  только число регистров п, их длина 1 и объем блока задани  адреса (пХ1) тумблеров, распаек или перемычек). Дополнительных расчетов и проектировани  при изменении количества секций и соответствующем изменении разр дности п и длины I кодовых слоев не требуетс , и такие устройства могут выполн тьс  унифицированными и набиратьс  из отдельных блоков. Таким образом, по сравнению с известными устройствами, рассчитанными дл  одного определенного вида кода, предлагаемое устройство обладает расширенными функциональными возможност ми.
Фиг. 1
W 11
Фиг.2

Claims (1)

  1. УСТРОЙСТВО ИЗБИРАНИЯ СЕКЦИЙ МЕХАНИЗИРОВАННЫХ КРЕПЕЙ, содержащее блок задания адреса и элемент И, отличающееся тем, что, с целью расширения функциональных возможностей устройства, оно снабжено η регистрами сдвига длиной 1 и блоком выделения тактовой частоты, состоящим из первого и второго сумматоров по модулю два, элемента задержки и инвертора, причем первые входы регистров сдвига соединены с входами первого сумматора по модулю два, выход которого соединен непосредственно с первым входом второго сумматора по модулю два, а через элемент задержки — с вторым входом второго сумматора по модулю два, выход которого через инвертор подключен к § вторым входам регистров сдвига, выходы которых подключены к входам блока задания адреса, выходы которого подключены к входам элемента И.
    SU <„> 1222836 >
SU843800879A 1984-10-09 1984-10-09 Устройство избирани секций механизированных крепей SU1222836A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843800879A SU1222836A1 (ru) 1984-10-09 1984-10-09 Устройство избирани секций механизированных крепей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843800879A SU1222836A1 (ru) 1984-10-09 1984-10-09 Устройство избирани секций механизированных крепей

Publications (1)

Publication Number Publication Date
SU1222836A1 true SU1222836A1 (ru) 1986-04-07

Family

ID=21142352

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843800879A SU1222836A1 (ru) 1984-10-09 1984-10-09 Устройство избирани секций механизированных крепей

Country Status (1)

Country Link
SU (1) SU1222836A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Исследовани по горной механике и вопросы создани новых горных машин; Научные сообщени института горного дела им. А. А. Скочинского. Вып. 122, М, 1974, с. 154-164. Совершенствовани и повышение надежности горных машин и средств автоматизации: Научные сообщени института горного дела им. А. А. Скочинского. Вып. 184, М., 1980, с. 85-91. *

Similar Documents

Publication Publication Date Title
SU1222836A1 (ru) Устройство избирани секций механизированных крепей
US4192008A (en) Wave digital filter with multiplexed arithmetic hardware
KR860006884A (ko) 파형 정형회로
US4231023A (en) Binary to ternary converter
SU1668996A1 (ru) Посто нное запоминающее устройство
SU1272334A1 (ru) Устройство дл шифрации крайней единицы
SU1095397A1 (ru) Преобразователь двоичного сигнала в балансный п тиуровневый сигнал
SU1170449A1 (ru) Последовательный сумматор кодов с иррациональными основани ми
SU1660193A1 (ru) Устройство блочной синхронизации
SU1396255A1 (ru) Устройство дл формировани относительного биимпульсного сигнала
SU1741268A1 (ru) Устройство дл декодировани последовательного двоичного кода с интервалами ограниченной длины формата (2,7)
JPS62272367A (ja) 多ビツト表現構造を有する論理回路図
SU1374426A1 (ru) Цифровой накопитель с дробной переменной емкостью
SU972500A1 (ru) Программируемое логическое устройство
SU1478219A1 (ru) Многовходовой сигнатурный анализатор
SU1444962A1 (ru) Преобразователь последовательно-параллельного кода в параллельный
ATE28544T1 (de) Schnittstellenanordnung fuer ein fernsprechsystem oder aehnliches.
SU1064468A1 (ru) Трехзначный элемент коньюнкции
SU1127089A1 (ru) Декодирующее устройство
SU1180871A1 (ru) Генератор функций Уолша
SU1396139A1 (ru) Суммирующее устройство
KR960027475A (ko) 동기 및 루프스위칭회로
SU1354191A1 (ru) Микропрограммное устройство управлени
SU496550A1 (ru) Устройство многоканального ввода
SU1160589A1 (ru) Частотный модул тор