SU1220013A1 - Тестер дл запоминающих устройств на магнитных дисках - Google Patents
Тестер дл запоминающих устройств на магнитных дисках Download PDFInfo
- Publication number
- SU1220013A1 SU1220013A1 SU817772139A SU7772139A SU1220013A1 SU 1220013 A1 SU1220013 A1 SU 1220013A1 SU 817772139 A SU817772139 A SU 817772139A SU 7772139 A SU7772139 A SU 7772139A SU 1220013 A1 SU1220013 A1 SU 1220013A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- outputs
- counter
- inputs
- Prior art date
Links
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
- Securing Of Glass Panes Or The Like (AREA)
Description
чика, подключенного выходами к мультиплексору , инверсньй выход которого подсоединен к входу данных формировател кода, соединенного с вторым входом первого элемента ИЛИ, выход первого элемента И подключен к тактовому входу второго счетчика и к первым входам первого и второго дополнительных элементов задержки , выход команды записи второго счетчика соединен с вторым входом первого дополнительного элемента задержки и с разрешающим входом формировател кода, подсоединенного входом разрешени кодировани к первому выходу формировател управл ющих сигналов, а выход команды воспроизведени второго счетчика соединен с вторым входом второго дополнительного элемента задержки и с разрешающим входом блока сравнени , подсоединенного nepBbnvi и вторым информационными входами соответственно к выходу регистра и к пр мому выходу мультиплексора и подключенного выходом к блоку индикации .
2, Тестер по п, 1, отличающийс тем, что в него введены дополнительный регистр, вход которого подсоединен к выходу блока сравнени , а выходы - к блоку индикации, и трехпозиционный переключатель останова при ощибке, соединенный с входом блока пуска- останова, причем выходы дополнительного регистра подключены к трехпози220013
ционному переключателю останова при ошибке.
3. Тестер по п. 1, отличающийс тем, что формирователь управл ющих сигналов состоит из первого и второго триггеров, из второго , третьего и четвертого элементов НПИ и из второго элемента И, причем первые входы второго и четвертого элементов ИЛИ подсоединены к формирователю кода, первый вход третьего элемента ИЛИ соединен с выходом первого дополнительного элемента задержки , второй вход второго элемента ИЛИ подсоединен к входной шине воспроизведенных данных, второй вход третьего элемента ИЛИ соединен с выходом второго дополнительного элемента задержки, подключенньм к установочному входу второго триггера, подключенного инверсным выходом к мультиплексору и к первому входу второго элемента И, выход которого подсоединен к входам гашени регистра и первого счетчика, четвертый элемент ИЛИ подсоединен вторым входом к входной шин.е воспроизведенных синхроимпульсов и подключен выходом к тактовому входу второго триггера, а выход третьего элемента ИЛИ соединен с информационным входом и установочным входом первого триггера, подсоединенного тактовым входом к выходу второго элемента ИЛИ и подключенного пр мым выходом к информационному входу второго триггера и к второму входу второго элемента ИЛИ.
1
Изобретение относитс к области накоплени информации, а именно к тестерам дл запоминающих устройств на магнитных дисках.
Известен тестер дл запоминающих устройств на магнитных дисках, содержащий генератор и блок управлени позиционированием и имеющий относительно простую конструкцию (патент Японии № 52-8169, кл. 102 Е 23, опублик. 1977) .
Недостаток состоит в значительной аогрещности результата проверки запоминающих устройств на магнитных дисках.
Известен также тестер дл запоминающих устройств на магнитных дискак , содержащий генератор, подключенный выходом к входу делител частоты , блок управлени позиционированием , выполненньгй с выходом адреса цилиндра, соединенный через элемент
задержки с выходной щнной сигнала пуска позиционировани и подсоединенный к выходам переключател режима позиционировани , переключатели адреса
цилиндра и блока пуска-останова, который соединен с входными шинами индекса и внимани , переключатели головок , переключатель режима работы, блок индикации и формирователь управл ющих сигналов. Известный тестер позвол ет обеспечить относительно высокую точность результата проверки запоминающих устройств на магнитных дисках (патент Японии № 52-11564 кл. 102 Е 23, опублик. 1977).
Недостаток его состоит в усложнении процесса проверки.
Цель изобретени - упрощение процесса проверки запоминающих устройст на магнитных дисках.
Поставленна цель достигаетс тем что в тестер дл запоминающих устройств на магнитных дисках, содержащий генератор, подключенный выходом к входу делител частоты, блок управлени позиционированием, выпол- ненньш с выходом адреса цилиндра, соединенный через элемент задержки с выходной щиной сигнала пуска позиционировани и подсоединенный к выходам переключател режима позиционировани , переключателей адреса цилиндра и блока пуска-останова, который соединен с входными щинами индекса и внимани , переключатели головок, переключатель режима работы , блок индикации и формирователь управл ющих сигналов, введены регистр , выполненный с подключенной к его информационному входу входной шиной воспроизведенных данных и с подключенной к его тактовому входу входной щиной воспроиз- .веденных синхроимпульсов и соединенный входом гашени с первым входом формировател управл ющих сигналов, первый счетчик, второй счетчик, подсоединенный управл ющими входами к переключател м головок и к переключателю режима обмена и выполненный с выходами выбора головок, с выходом команды записи и с выходом- команды воспроизведени , соединенными с блоком индикации, подсоединенным к выходу адреса цилиндра блока управлени позиционированием, мультиплексор , соединенный с выходами переключателей адреса цилиндра и с вторым выходом формировател управл ющих сигналов, первый элемент И, подсоединенный входами к выходам блока пуска-останова, соединенного с выходами переключател режима ра200134
боты, первый и второй дополнительные элементы задержки, подключенные выходами соответственно к первому и второму входам формировател управл ющих сигналов, формирователь кода, подсоединенный к выходам генератора и делител частоты и к третьему входу формировател управл ющих сигналов и выполненный с
Q выходом записи данных, соединенным с входом блока индикации, блок сравнени и первый элемент ИЛИ, причем входна шина воспроизведенных данных подключена к четвертому входу
, формировател управл ющих сигналов, соединенного п тым входом с входной шиной воспроизведенных синхроимпульсов , подсоединенной к тактовому входу блока сравнени и к первому
2Q входу первого элемента ИЛИ, выход которого соединен с тактовым входом первого счетчика, подключенного выходами к мультиплексору, инверсный выход которого подсоединен к входу
25 данных формировател кода, соединенного с вторьм входом первого элемента ИЛИ, выход первого элемента И подключен к тактовому входу второго счетчика и к первым входам первого . и второго дополнительных элементов задержки, выход команды записи второго счетчика соединен с вторым входом первого дополнительного элемента задержки и с разрещающим входом формировател кода, подсоединенного входом разрешени кодировани к первому выходу формировател управл ющих сигналов , а выход команды воспроизведени второго счетчика соединен с
. вторым входом второго дополнительно- лп го элемента задержки и с разрешающим
входом блока сравнени , подсоединенного первым и вторым информационными входами соответственно к выходу регистра и к пр мому выходу мультиплек сора и подключенного выходом к блоку индикации.
Кроме того, в тестер введены дополнительный регистр, вход которого подсоединен к выходу блока сравнени ,
50 а выходы - к блоку индикации, и трех- позиционный переключатель останова при ошибке, соединенный с входом блока пуска-останова, причем выходы дополнительного регистра подключены к
55 трехпозиционному переключателю останова при ощибке.
Помимо этого, формирователь управ-, л ющих сигналов состоит из первого и
30
35
второго триггеров, из второго, третьего и четвертого элементов ИЛИ и из второго элемента И, причем первые входы второго и четвертого элементов ИЛИ подсоединены к формирователю кода , первый вход третьего элемента ИЛ соединен с выходом первого дополнительного элемента задержки, второй вход второго элемента ИЛИ подсоединен к входной шине воспроизведенных данных, второй вход третьего элемента ИЛИ соединен с выходом второго дополнительного элемента задержки , подключенным к установочному входу второго триггера, подключенного инверсным выходом к мультиплексору и к первому входу второго эл емен- та И, выход которого подсоединен к входам гашени регистра и первого счетчика, четвертый элемент ИЛИ подсоединен вторым входом к входной шине воспроизведенных синхроимпульсов и подключен выходом к тактовому входу второго триггера, а выход третьего элемента ИЛИ соединен с информационным входом и установочным входом первого триггера, подсоединенного тактовым входом к выходу второго элемента ИЛИ и подключенного пр мым выходом к информационному вхо ду второго триггера и к второму входу второго элемента ИЛИ.
На чертеже изображена схема предлагаемого тестера дл запоминающих устройств на магнитных дисках.
Устройство содержит блок 1 пуска-останова , блок 2 управлени пози- ционированием, переключатель 3 режим позиционировани , переключатели 4 адреса цилиндра, переключатель 5 ре жима работы, входные шины 6 и 7 индекса и внимащ , элемент 8 задержки , блок 9 индикации, мультиплексор 10, первый счетчик II, формирователь 12 управл ющих сигналов, первый элемент ИЛИ 13, входную шину 14 воспроизведенных синхроимпульсов, формирователь 15 кода, делитель 16 частоты, генератор 17, блок 18 сравнени , регистр 19, выход 20 команды воспроизведени второго счетчика 21, переключатель 22 режима обмени, переключатель 23 головок, выходы 24 выбора головок и выход 25 команды записи второго счетчика 21, первый и второй дополнительные элементы 26 и 27 задержки, входную шину 28 воспроизведенных данньпс, первый элемент И
i-
to
15
20
25
- 30 . 1220013 6
29, дополнительный регистр 30 и трехпозиционный переключатель 31 ос- танова при ошибке, а формирователь 12 управл ющих сигналов состоит из первого и второго триггеров 32 и 33, из второго, третьего и четвертого элементов ИЛИ 34, 35 и 36 и из второго элемента И 37.
Генератор 17 подключен выходом к входу делител 16 частоты, а блок 2 управлени позиционированием выполнен с выходом адреса цилиндра, соединен через элемент 8 задержки с выходной шиной сигнала пуска позиционировани и подсоединен к выходам переключател 3 режима позиционировани , переключателей 4 адреса цилиндра и блока 1 пуска-останова, соединенного с входными шинами 6 и 7 индекса и внимани ;
Регистр 19 выполнен с подключенной к его информационному входу входной шиной 28 воспроизведенных данных и с подключенной к его тактовому входу входной шиной 14 воспроизведенных синхроимпульсов и соединен входом гашени с первым входом формировател 12 управл ющих сигналов. Второй счетчик 21 подсоединен управл ющими входами к переключател м 23 головок и к переключателю 22 режима обмена и выполнен с выходами 24 выбора головок , с выходом 25 команды записи и с выходом 20 команды-воспроизведени , соединенными с блоком 9 индикации . Блок 9 индикации подсоединен к выходу адреса цилиндра блока 2 управлени позиционированием. Мультиплексор 10 соединен с выходами переключателей 4 адреса цилиндра и с вторым выходом формировател 12 управл ющих сигналов.
Первый элемент И 29 подсоединен входами к выходам блока 1 пуска- останова, соединенного с выходами переключател 5 режима работы. Первый и второй дополнительные элементы 26 и 27 задержки подключены выходами соответственно к первому и второму входам формировател 12 управл ющих сигналов. Формирователь 15 кода подсоединен к выходам генератора 17 и делител 16 частоты и к третьему входу формировател 12 управл ющих сигналов и выполнен с выходом записи данных, соединенным с входом блока 9 индикации. Входна шина 28 воспроизведенных данных
35
40
45
50
7
подключена к четвертому входу формировател 12 управл ющих сигналов, соединенного п тым входом с входной шиной 14 воспроизведенных синхроимпульсов , подсоединенной к тактовому входу блока 18 сравнени и к первому входу первого элемента ИЛИ 13, выход которого соединен с тактовым входом первого счетчика 11, подключенного выходами к мультиплексору 10, инверсный выход которого подсоединен к входу данных формировател 15 кода. Формирователь 15 кода соединен с вторым входом первого элемента ИЛИ 13. Выход первого элемента И 29 подключен к тактовому входу второго счетчика 21 и к. первым входам первого и второго дополнительных элементов 26 и 27 задержки. Выход 25 команды записи второго счетчика 21 соединен с вторым входом первого дополнительного элемента 26 задержки и с разрешающим входом формировател 15 кода, подсоединенного входом разрешени кодировани к первому выходу формировател 12 управл ющих сигналов. Выход 20 комалды воспроизведени соединен с вторым входом второго дополнительного элемента 27 задержки и с разрешающим входом блока 18 сравнени , подсоединенного первым и вторым информационными входами соответственно к выходу регистра 19 и к пр мому выходу мультиплексора 10 и подключенного выходом к блоку 9 индикации.
Вход дополнительного регистра 30 подсоединен к выходу блока 18 сравнени . Выходы дополнительного регистра 30 подсоединены к блоку 9 индикации и подключены к трехпози- ционному переключателю 31 останова при ошибке, соединенного с входом блока 1 пуска-останова.
Первые входы второго и четвертого элементов ИЖ 34 и 36 подсоединены к формирователю 15 кода. Первый вход третьего элемента ИЛИ 35 соединен с выходом первого дополнительного элемента 26 задержки. Второй вход второго элемента ИЛИ 34 подсоединен к входной шине 28 воспроизведенных данных.Второй вход третьего элемента ИЛИ 35 соединен с вькодом второго дополнительного элемента 27 задержки, подключенным к установочному входу второго триггера 33, подключенного инверсным выходом к мультиплексору 10 и к первому вхо200138
ду второго элемента И 37, выход которого подсоединен к входам гашени регистра 19 и первого счетчика 11. Четвертый элемент ИЛИ 36 подсоединен
J вторым входом к входной шине 14 воспроизведенных синхроимпульсов и подключен выходом к тактовому входу второго триггера 33. Выход третьего элемента ИЛИ 35 соединен с ин10 формационным входом и установочным входом первого триггера 32, подсоединенного тактовым входом к выходу второго элемента ИЛИ 34 и подключенного пр мым выходом к информаци 5 онному входу второго триггера 33 и к второму входу второго элемента ИЛИ 37.
Тестер дл запоминающих устройств на магнитных дисках работает сле20 дующим образом.
В режиме записи код данных определ етс положением переключателей 4 адреса цилиндра. При по влении команды записи на выходе 25 команды
25 записи второго счетчика 21 разрешаетс работа формировател 15 кода и запускаетс первый дополнительный элемент 26 задержки, выходной сигнал которого подаетс на формирова ,- тель 12 управл ющих сигналов. Формирователь I2 управл ющих сигналов запрещает работу мультиплексора 10, с инверсного выхода которого на вход данных формировател 15 кода подаетс уровень логической еди ницы. При этом с выхода записи данных формировател 15 кода поступает последовательность сигналов логического нул .
Б режиме обмена записи формирова тель 12 управл ющих сигналов и пер- вьй счетчик I1 синхронизируютр формирователем 15 кода. После выходного сигнала первого дополнительного элемента 26 задержки формирователь
5 2 управл ющих сигналов подает на первый счетчик I1 и формирователь 15 кода сигнал, имеющий продолжительность одного периода синхронизирующего сигнала. Сигнал формировател
50 12 управл ющих сигналов устанавливает в состо ние нул первый счетчик 11 и воздействует на формирователь 15 кода, на выходе которого по вл етс синхронизирующа последова55 тельность сигналов логической единицы . После установки нулевого состо ни первого счетчика 11 формирователь 12 управл ющих сигналов раз9
решает работу мультиплексора 10. Фомирователь 12 управл ющих сигналов через элемент ИЛИ 3 воздействует на первый счетчик 11, благодар чему мультиплексор 10 пропускает на формирователь 15 кода сигналы переключателей 4 адреса цилиндра в послдовательном виде. Формирователь 15 кода под воздействием генератора
17и делител 16 частоты формирует код, поступающий на его выход записи данных.
В режиме воспроизведени и проверки достоверности воспроизведени положение переключателей 4 адреса цилиндра остаетс таким же, как и в режиме записи. При по влении Команды воспроизведени на выходе 20 команды воспроизведени второго счетчика 21 разрешаетс работа блока 18 сравнени и запускаетс второ дополнительный элемент 27 задержки, выходной сигнал которого подаетс на формирователь 12 управл ющих сигналов , запрещающий работу мультиплексора 10. При воспроизведении синхронизирующего сигнала логической единицы формирователь 12 управл ющих сигналов подает обнул ющий сигнал на первый счетчик 11 и ре- г истр 19. Первьй воспроизведенный синхроимпульс за синхронизирующим сигналом логической единицы разрешает работу мультиплексора 10 и прекращает подачу обнул ющего сигнала- на первый счетчик 11 и регистр 19. Воспроизведенные синхроимпульсы через элемент ИЛИ 13 воздействуют на первый счетчик 1I, благодар чему мультиплексор 10 пропускает на блок 18 сравнени сигналы переключателей 4 адреса цилиндра. С выхода регистра 19 на блок 18 сравнени подаетс информаци о результате воспроизведени . С выхода блока
18сравнени на бпок 9 индикации поступает сигнал ошибки.
Работа мультиплексора 10, первог счетчика 11, формировател 12 уп2001310
равл ющих сигналов, элемента ИЛИ 13, формировател 15 кода и регистра 19 управл етс блоком 1 пуска-останова и вторым счетчиком 2. Второй счет5 чик 21 в зависимости от положени переключател 22 режима обмена определ ет режим записи, воспроизведени или записи и воспроизведени . Команды второго счетчика 21 по его
10 выходам 25 и 20 команд записи и .; воспроизведени подаютс на запоминающее устройство на магнитных дисках и на блок 9 индикации. Второй счетчик 21 в зависимости от положе15 ,ни переключателей 23 головок определ ет число поверхностей магнитных дисков, с которыми должен осуществл тьс обмен информацией. Сигналы с выходов 24 выбора головок
20 второго счетчика 21 поступают на запоминающее устройство на магнитных дисках и на блок .9 индикации.
Работа второго счетчика 21 уп- 25 равл етс через элемент И 29 блоком 1 пуска-останова в зависимости от сигналов, поступающих по входным щинам 6 и 7 индекса и внимани и с переключател 5 режима работы. 3Q Когда переключатель 5 режима работы установлен в положение позиционировани , на запоминающее устройство на магнитных дисках подаютс TojibKO сигналы, определ ющие адрес цилиндра, и сигнал о пуске поиска с блока 2 управлени позиционированием и с элемента 8 задержки. Когда переключатель 5 режима работы установлен в положение обмена, обеспечиваетс обмен информацией с запоми35
40
45
нающим устройством на магнитных дисках, а с элемента 8 задержки не подаетс сигнал о пуске поиска. Когда переключатель 5 режима работы установлен в среднее положение, сначала обеспечиваетс обмен информацией с запоминающим устройством на магнитных дисках, а затем подаетс сигнал о пуске поиска.
Составитель Ю, Розенкранц Редактор Н. Тупица Техред Л.Олейник Корректор Е.Сирохман
. - -.- - - }- - ----- - - - - -
Заказ 1323/54 Тираж 543Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5
;1
Филиал ГШП Патент, г. Ужгород, ул. Проектна , 4
Claims (3)
1. ТЕСТЕР ДЛЯ ЗАПОМИНАЮЩИХ УСТРОЙСТВ НА МАГНИТНЫХ ДИСКАХ, содержащий генератор, подключенный выходом к входу делителя частоты, блок управления позиционированием, выполненный с выходом адреса цилиндра, соединенный через элемент задержки с выходной шиной сигнала пуска позиционирования и подсоединенный к выходам переключателя режима позиционирования, переключателей адреса цилиндра и блока пуска-останова, который соединен с . входными шинами индекса и внимания’, переключатели головок, переключатель режима работы, блок индикации и формирователь управляющих сигналов, отличающийся тем, что, с целью упрощения процесса проверки запоминающих устройств, в него введены регистр, выполненный с подключенной к его информационному входу входной шиной воспроизведенных данных и с подключенной к его тактовому входу входной шиной воспроизведенных синхроимпульсов и соединенный входом гашения с первым входом формирователя управляющих сигналов, первый счетчик, второй счетчик, подсоединенный управляющими входами к переключателям головок и к переключателю режима обмена и выполненный с выходами выбора головок, с выходом команды записи и с выходом команды воспроизведения, соединенными с блоком индикации, подсоединенным к выходу адреса цилиндра блока управления позиционированием, мультиплексор, соединенный с выходами переключателей адреса цилиндра и с вторым выходом формирователя управляющих сигналов, первый.элемент И, подсоединенный входами к выходам блока пуска-останова, соединенного с выходами переключателя режима работы, первый и второй дополнительные элементы задержки, подключенные выходами соответственно к первому и второму входам формирователя управляющих сигналов, формирователь кода, подсоединенный к выходам генератора и делителя частоты и к третьему входу формирователя управляющих сигналов и выполненный с выходом записи данных, соединенным с входом блока индикации, блок сравнения и первый элемент ИЛИ, причем входная шина воспроизведенных данных подключена к четвертому входу формирователя управляющих сигналов, соединенного пятым входом с входной шиной воспроизведенных синхроимпульсов, подсоединенной к тактовому входу блока сравнения и к первому входу первого элемента ИЛИ, выход которого соединен с тактовым входом первого счет
SU„„ 1220013 чика, подключенного выходами к мультиплексору, инверсный выход которого подсоединен к входу данных формирователя кода, соединенного с вторым входом первого элемента ИЛИ, выход первого элемента И подключен к тактовому входу второго счетчика и к первым входам первого и второго дополнительных элементов задержки, выход команды записи второго счетчика соединен с вторым входом первого дополнительного элемента задержки и с разрешающим входом формирователя кода, подсоединенного входом разрешения кодирования к первому выходу формирователя управляющих сигналов, а выход команды воспроизведения второго счетчика соединен с вторым входом второго дополнительного элемента задержки и с разрешающим входом блока сравнения, подсоединенного первым и вторым информационными входами соответственно к выходу регистра и к прямому выходу мультиплексора и подключенного выходом к блоку индикации.
2. Тестер по π. 1, отличающийся тем, что в него введены дополнительный регистр, вход которого подсоединен к выходу блока сравнения, а выходы - к блоку индикации, и трехпозиционный переключатель останова при ошибке, соединенный с входом блока пускаостанова, причем выходы дополнительного регистра подключены к трехпози1220013 ционному переключателю останова при ошибке.
3. Тестер по п. 1, отличающийся тем, что формирователь управляющих сигналов состоит из первого и второго триггеров, из второго, третьего и четвертого элементов ИЛИ и из второго элемента И, причем первые входы второго и четвертого элементов ИЛИ подсоединены к формирователю кода, первый вход третьего элемента ИЛИ соединен с выходом первого дополнительного элемента задерж ки, второй вход второго элемента ИЛИ подсоединен к входной шине воспроизведенных данных, второй вход третьего элемента ИЛИ соединен с выходом второго дополнительного элемента задержки, подключенным к установочному входу второго триггера, подключенного инверсным выходом к мультиплексору и к первому входу вто рого элемента И, выход которого подсоединен к входам гашения регистра и первого счетчика, четвертый элемент ИЛИ подсоединен вторым входом к входной шине воспроизведенных синхроимпульсов и подключен выходом к тактовому входу второго триггера,' а выход третьего элемента ИЛИ соединен с информационным входом и установочным входом первого триггера, подсоединенного тактовым входом к выходу второго элемента ИЛИ и подключенного прямым выходом к информационному входу второго триггера и к второму входу второго элемента ИЛИ.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
BG8049672A BG31338A1 (en) | 1980-11-14 | 1980-11-14 | A tester for memories of magnetic disks |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1220013A1 true SU1220013A1 (ru) | 1986-03-23 |
Family
ID=3908192
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU817772139A SU1220013A1 (ru) | 1980-11-14 | 1981-11-09 | Тестер дл запоминающих устройств на магнитных дисках |
Country Status (3)
Country | Link |
---|---|
BG (1) | BG31338A1 (ru) |
CS (1) | CS245016B1 (ru) |
SU (1) | SU1220013A1 (ru) |
-
1980
- 1980-11-14 BG BG8049672A patent/BG31338A1/xx unknown
-
1981
- 1981-11-09 SU SU817772139A patent/SU1220013A1/ru active
- 1981-11-11 CS CS830381A patent/CS245016B1/cs unknown
Also Published As
Publication number | Publication date |
---|---|
CS245016B1 (cs) | 1986-08-14 |
BG31338A1 (en) | 1982-12-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4053944A (en) | Microprocessor controlled signal pattern detector | |
KR100194023B1 (ko) | 서보 어드레스 마크 검출 미싱으로 인한 서보패턴 오버라이트 방지회로 | |
JPS61134964A (ja) | 光学式記録再生装置における重ね記録防止方式 | |
US4367499A (en) | Tape searching device in PCM recording and reproducing apparatus | |
US5280462A (en) | Disc playing and recording apparatus having a pair of heads controlled to prevent interruptions during play | |
SU1220013A1 (ru) | Тестер дл запоминающих устройств на магнитных дисках | |
CA1147993A (en) | Digital solid-state recording of signals characterising the playing of a musical instrument | |
JP2993048B2 (ja) | インデックス信号記録装置 | |
JPS5815874B2 (ja) | キロクバイタイノ タマダシシンゴウノ キロクホウホウ オヨビ ソノ サイセイソウチ | |
SU1231538A1 (ru) | Устройство дл контрол многоканальных магнитных накопителей | |
SU1304060A2 (ru) | Диктофонна система | |
SU781899A1 (ru) | Способ контрол многоканального цифрового магнитофона и устройство дл его осуществлени | |
SU553676A1 (ru) | Аппарат магнитной записи | |
SU1631587A1 (ru) | Устройство дл воспроизведени цифровой информации с магнитного носител | |
SU1137532A2 (ru) | Устройство дл контрол ошибок многоканальной магнитной записи | |
SU662959A1 (ru) | Устройство дл генерации сигнала начала отсчета в системах пам ти с замкнутым магнитным носителем | |
SU860130A1 (ru) | Устройство дл контрол магнитной записи | |
SU720808A1 (ru) | Устройство дл электронного монтажа видеофонограмм | |
JPS5942678A (ja) | 磁気記録再生装置における編集方法 | |
SU822255A1 (ru) | Устройство дл воспроизведени иНфОРМАции | |
SU397905A1 (ru) | Устройство для воспроизведения | |
SU1185379A1 (ru) | Устройство дл магнитной записи-воспроизведени цифровой информации | |
SU849250A1 (ru) | Устройство дл контрол и коррек-ТиРОВКи иНфОРМАции | |
SU470853A1 (ru) | Устройство записи управл ющих импульсов | |
SU1137535A1 (ru) | Устройство дл контрол магнитной записи |