SU1211729A1 - Приоритетное устройство (его варианты) - Google Patents

Приоритетное устройство (его варианты) Download PDF

Info

Publication number
SU1211729A1
SU1211729A1 SU843727713L SU3727713L SU1211729A1 SU 1211729 A1 SU1211729 A1 SU 1211729A1 SU 843727713 L SU843727713 L SU 843727713L SU 3727713 L SU3727713 L SU 3727713L SU 1211729 A1 SU1211729 A1 SU 1211729A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
inputs
elements
register
outputs
Prior art date
Application number
SU843727713L
Other languages
English (en)
Inventor
Виктор Иванович Сбытов
Владимир Михайлович Смирнов
Александр Феликсович Такса
Татьяна Викторовна Соина
Original Assignee
Предприятие П/Я А-1845
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1845 filed Critical Предприятие П/Я А-1845
Application granted granted Critical
Publication of SU1211729A1 publication Critical patent/SU1211729A1/ru

Links

Landscapes

  • Bus Control (AREA)
  • Multi Processors (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и предназначено дл  применени  в уст- ройс,твах, выполн ющих функцию прерывани . Цель изобретени  - расширение функциональных возможностей за счет работы как в режиме абсолютного , так и относительного приоритета Приоритетное устройство (вариант 1 и 2) содержит дна регистра , две группы злементов И, элемент НЕ, группу триггеров. Варианты отличаютс  функциональными св з ми между блоками,вход щими в устройство . 2 с.п.ф-лы, 2 ил. С/) С

Description

1
Изобретение относитс  к цифровой технике и может быть использовано в блоках управлени  общей пам тью вычислительных систем сбора и регистрации информации.
Цель изобретени  - расширение функциональных возможностей устройства за счет работы как в режиме абсолютного, так и относительного приоритета.
На фиг. 1 представлено приоритетное устройство по варианту 1; на фиг. 2 - приоритетное устройство по варианту 2,
Устройство по варианту 1 (фиг.1) содержит триггеры 1 - 4 первого регистра, триггеры 5-8 второго . регистра, группу элементов И 9-12, элемент НЕ 13, группу элементов И 14-16, группу триггеров 17-19, запросные входы 20-23 устройства, ответные входы 24-27 устройства, тактовый вход 28 устройства, выходы 29-32 устройства.
Устройство по варианту 2 (фиг.2) содержит триггеры 33-36 первого регистра , триггеры 37-40 второго регистра , группу элементов И 41-44j элемент НЕ 45, группу элементов И 46-48, группу триггеров 49-51, . запросные входы 52-55 устройства, ответные входы 56-59 устройства, вькоды 60-63 устройства, группу элементов НЕ 64-66, тактовый вход 67 устройства.
Устройство по варианту 1 работает следующим образом.
Перед началом работы устройство устанавливают в исходное состо ние подачей на шины 24-27 импульсов единичного уровн , которые поступают на нулевые входы триггеров 17-19 и 1-4 и устанавливают их в нулевое состо ние . Нулевой уровень с пр мых выходо триггеров 1-4 в первых трех каналах через элементы И 1, 15, 16, а в четвертом непосредственно поступает на единичные входы триггеров 5-8, и по заднему фронту синхроимпульса эти триггеры устанавливаютс  в нулевое состо ние, а следовательно, на выходных шинах 29-32 присутству- ют нулевые уровни.
При поступлении запросов, т.е. импульсов единичного уровн  на входах 20-23 устройства, триггеры 1-4 устанавливаютс  в единичное состо ние и с их пр мых выходов в первых
92
трех каналах через элементы И 14-16, которые открыты единичными уровн ми с инверсных выходов триггеров 17-19, поступающими на все их входы, кроме
первых, а в четвертом канале непос- редственно единичные уровни поступают на единичные входы триггеров 5-8 и по заднему фронту первого поступившего после этого на вход 28 синхроимпульса , который через элемент НЕ 13 поступает также на тактовые входы триггеров 5-8, триггеры 5-8 устанавливаютс  в единичное состо ние. На пр мых выходах триггеров 5-8 присутствуют единичные уровни, а на инверсных - нулевые. Нулевой уровень с инверсного выхода триггера 5 высшего по приоритету канала закрывает элементы И 10-12 более низких по
приоритету каналов. Следующий синхро импульс, поступивший на вход 28, проходит через элемент И 9 на выход 22, так как на второй вход этого элемента поступает единичный уровень
с пр мого выхода триггера 5.
После того, как обслуживание высшего по приоритету канала заканчиваетс , на вход 24 поступает импульс конца обслуживани  этого канала и триггер 1 устанавливаетс  в нулевое состо ние.
Если импульс конца обслуживани  перекрываетс  с синхроимпульсом, то триггер 5 обнул ть не требуетс ,
так как по заднему фронту последнего синхроимпульса, прощедшего через .элемент И 9 и элемент НЕ 13, поступившему на синхровход триггера 5 этот триггер устанавливаетс  в нуле
вое состо ние.
Обычно импульс конца обслуживани  перекрьшаетс  с синхроимпульсом в тех случа х, когда дл  стробиро- вани  каких-либо схем, например
схемы сравнени , используютс  синхроимпульсы , причем они проход т какое-то количество логических элементов , что незначительно задерживает их.
Б тех случа х, когда дл  строби- ровани  схем используетс  инверсна  относительно синхроимпульсов импульсна  последовательность, импульсы кон ца обслуживани  поступают в паузах между синхроимпульсами и триггеры 5-8 регистра необходимо обнул ть этими импульсами (необходимые в этом
3
случае св зи показаны на фиг, 1 пун тиром.) .
Устройством обслужиз.аютс  все запросы, записанные в регистре (три геры 1-4) , и только после этого-.в данный регистр записьтаютс  новые запросы. Во врем  обслуживани  запросов по каналам с высоким приоритетом запросы по каналам с низким приоритетом записываютс  во вспомо гательньй регистр, что позвол ет устройству лучше вь1кодить на обслуживание запросов по каналам с низким приоритетом, так как после обслуживани  запросов по каналам с высоким приоритетом устройство начинает обслуживать запросы по каналам с низким приоритетом, записанные в триггеры 5-8 во врем  обслуживани  запросов по каналам с высоким приоритетом .
После того, как триггер 5 установитс  в нулевое состо ние, на его пр мом выходе присутствует нулевой уровень, а на инверсном - единичный который поступает на третьи входы элементов И 10, 11,12. Устройство после этого переходит к обслужива - нию следующего по приоритету канала
Если во врем  обслуживани  запро са поступает запрос по каналу с более высоким приоритетом, то устройство заканчивает обслуживание того канала, обслуживание которого уже начато, за счет использовани  триггеров 17-19 и только после этого обслуживает запрос более высокого по приоритету канала, а затем заканчивает обслуживание запросов низших по приоритету каналов.
Устройство по варианту 2 работае следующим образом.
Перед началом работы устройство устанавливаетс  в исходное состо ние подачей на входы 56-59 импульсов единичного уровн , которые устанавливают триггеры 33-36, 49-51 и 37-40 в нулевое состо ние. На выходах 60-63 устройства после этого устанавливаютс  нулевые уровни.
Работа устройства по варианту 2 мало отличаетс  от работы устройства по варианту 1 в том случае, когда импульсы конца обслз живани  пе- рекрьюаютс  с синхроимпульсами (в устройстве по варианту 2 импульсы конца обслуживани  поступают в паузе между синхроимпульсами).
11729Л
При поступлении запросов, т.е. импульсов единичного уровн , на входы 52-55 устройства триггеры 33-36, ia затем по заднему фронту первого
5 поступившего после этого на вход 67 синхроимпульса триггеры 37-40 устанавливаютс  в единичное состо ние. Единичные уровни с пр мых выходов триггеров 37-40 в первых трех каналах
10 через элементы И 46-48, а в четвертом канале непосредственно поступают на входы элементов И . Если на выходах элементов И 46-48 устанавливаютс  единичные уровни, то на выхо15 дах элементов НЕ 64-66 - нулевые уровни. Нулевой уровень с выхода элемента НЕ 64 пб приоритету канала закрывает элементы И 42-44 более низких по приоритету каналов.
20 Следующий синхроимпульс проходит через элемент И 41 на выход 60. После окончани  обслуживани  высшего по приоритету канала.на вход 56 поступает единичный импульс конца об25 служивани , который устанавливает триггеры 33 и 37 первого канала в нулевое состо ние. Лулевой уровень с пр мого выхода триггера 37 закрывает элемент И 46, и на его выходе
30 устанавливаетс  также нулевой уровень , а на выходе элемента НЕ 64 - единичный. Единичный уровень с выхода элемента НЕ 64 открывает элемент И 42 второго по приоритету кана- ла, и начинает обслуживатьс  запрос по этому каналу.
Первый импульс d выхода элемента И 42, поступив иа выход 6 устанавливает триггер 49 в единичное состо ние. Нулевой уровень с инверсного выхода триггера 49 закрьшает элемент И 46 до окончани  обслуживани  второго по приоритету канала,

Claims (3)

  1. ;Формула изобретени 
    -
    . 1. Приоритетное устройство, содержащее два регистра и две группы элементов И, причем единичные входы первого регистра соединены с
    50 запросньми входами устройства,
    пр мые выходы разр дов первого ре- гистра, кроме последнего разр да, соединены с первыми входами элементов И первой группы, выходы эле55 ментов И второй группы  вл ютс  выходами устройства, пр мые выходы второго регистра соединены с первыми входами элементов И второй
    40
    группы, отличающеес  тем, что, с целью расширени  функциональных возможностей устройства за счет работы как в режиме абсолютного , так и относительного приоритета , устройство содержит элемент НЕ и группу триггеров, причем нулевые входы разр дов первого и второго регистров и нулевые входы триг- геров группы соединены с группой от- ветных входов устройства, такт.овый вход устройства соединен с вторыми входами элементов И второй группы и через элемент НЕ с тактовыми входами второго регистра, вьпсоды элементов И первой группы соединены с единйчньми входами одноименных разр дов второго регистра, выход последнего разр да первого регистра соединен, с единичным входом последнего разр да второго регистра, единичные входы триггеров группы соединены с выходами устройства, начина  с второго, нулевой выход каждого триггера группы, начина  с последнего, соединены с соответствующими входами всех предыдущих элементов И первой группы, нулевой выход каждого разр да второго регистра соединен с соответствующими входамИ)всех последующих элементов И второй группы.
  2. 2. Приоритетное устройство, содержащее два регистра и две группы элементов И, причем единичные входы первого регистра соединены с группой, запросных входов устройства, вьтходы элементов И второй группы  вл ютс 
    группой выходов устройства, отличающеес  тем, что, с целью расширени  функциональных возмож- 5 костей устройства за счет работы как в режиме абсолютного, так и относительного приоритета, устройство содержит элемент НЕ, группу элементов НЕ и группу триггеров, при10 чем единичные выходы первого регистра соединены с единичными входами вто рого регистра, группа ответных входов устройства соединена с нулевыми входами первого и второго регистров
    15 и с нулевыми входами триггеров группы единичные выходы разр дов второго регистра, кроме последнего, соединены с первыми входами одноименных элементов И первой группы, единичный
    20 выход последнего разр да второго регистра соединен с первым входом последнего , элемента И второй группы, выходы элементов И первой группы соединены с первыми входами однои25 менньк элементов И второй группы, тактовый вход устройства соединен с вторыми входами элементов И второй группы и через элемент НЕ с тактовыми входами первого регистра, выход
    30 каждого элемента И через одноименный элемент НЕ группы соединен с соответствующими входами всех последукицих элементов И второй группы, выход каждого триггера группы, начина  с пос35 леднего, соединен с сортветствзгкщими входами всех предыдущих элементов И первой группы, единичные входы триггеров группы соединены с выходами устройства, начина  с второго.
    ФигЛ
    Редактор Н.Швыдка 
    Составитель М.Кудр шев
    Техред
  3. 3.Палий Корректор Л.Пиллипенко
    Заказ 641/53Тираж 673Подписно(е
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д.4/5
    Филиал ШШ Патент, г. Ужгород, ул.Проектна ,4
    Фиг.2
SU843727713L 1984-04-06 1984-04-06 Приоритетное устройство (его варианты) SU1211729A1 (ru)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843727713A SU1211727A1 (ru) 1984-04-06 1984-04-06 Приоритетное устройство

Publications (1)

Publication Number Publication Date
SU1211729A1 true SU1211729A1 (ru) 1986-02-15

Family

ID=21114004

Family Applications (3)

Application Number Title Priority Date Filing Date
SU843727713L SU1211729A1 (ru) 1984-04-06 1984-04-06 Приоритетное устройство (его варианты)
SU843727713A SU1211727A1 (ru) 1984-04-06 1984-04-06 Приоритетное устройство
SU843727713K SU1211728A1 (ru) 1984-04-06 1984-04-06 Приоритетное устройство

Family Applications After (2)

Application Number Title Priority Date Filing Date
SU843727713A SU1211727A1 (ru) 1984-04-06 1984-04-06 Приоритетное устройство
SU843727713K SU1211728A1 (ru) 1984-04-06 1984-04-06 Приоритетное устройство

Country Status (1)

Country Link
SU (3) SU1211729A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 953070, кл. q 06 F 9/46, 1982. Авторское свидетельство СССР № 798840, кл. Q 06 F 9/46, 1981. *

Also Published As

Publication number Publication date
SU1211727A1 (ru) 1986-02-15
SU1211728A1 (ru) 1986-02-15

Similar Documents

Publication Publication Date Title
SU1211729A1 (ru) Приоритетное устройство (его варианты)
SU1481901A1 (ru) Преобразователь последовательного кода в параллельный
SU1173407A1 (ru) Устройство дл выбора экстремального числа
SU1084794A1 (ru) Устройство дл обслуживани запросов в пор дке поступлени
SU1361552A1 (ru) Многоканальное устройство приоритета
RU97119654A (ru) Способ и устройство для уменьшения времени ожидания на интерфейсе посредством наложения передаваемых пакетов
SU1434431A2 (ru) Устройство дл организации очереди
SU1494005A1 (ru) Многопроцессорна система
SU1290324A1 (ru) Устройство дл распределени заданий процессорам
SU1388863A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1188738A1 (ru) Устройство дл обслуживани запросов и пам ти пр мого доступа
SU1397925A1 (ru) Устройство дл сопр жени ЭВМ с внешним устройством
SU1481854A1 (ru) Динамическое запоминающее устройство
SU1705826A1 (ru) Устройство приоритета
SU1257646A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1695302A1 (ru) Устройство дл распределени за вок по процессорам
SU1596335A1 (ru) Устройство дл формировани контрольного кода по модулю два
SU1182534A1 (ru) Устройство для сопряжения процессора с внешними абонентами
SU913359A1 (ru) Устройство для сопряжения 1
SU798998A1 (ru) Ячейка пам ти дл буферного запо-МиНАющЕгО уСТРОйСТВА
SU1238088A1 (ru) Устройство дл сопр жени электронно-вычислительной машины с абонентом
SU1096645A1 (ru) Многоканальное устройство дл приоритетной селекции импульсов
SU1168942A1 (ru) Устройство дл приоритетного поключени источников информации
SU1013940A1 (ru) Устройство дл сопр жени измерительного прибора с цифровой вычислительной машиной
SU1120330A2 (ru) Устройство дл обслуживани запросов в пор дке поступлени