SU1211720A1 - Устройство дл вычитани - Google Patents

Устройство дл вычитани Download PDF

Info

Publication number
SU1211720A1
SU1211720A1 SU843771726A SU3771726A SU1211720A1 SU 1211720 A1 SU1211720 A1 SU 1211720A1 SU 843771726 A SU843771726 A SU 843771726A SU 3771726 A SU3771726 A SU 3771726A SU 1211720 A1 SU1211720 A1 SU 1211720A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
elements
group
Prior art date
Application number
SU843771726A
Other languages
English (en)
Inventor
Сергей Владимирович Галкин
Валерий Эдуардович Голубицкий
Евгений Александрович Даев
Игорь Николаевич Кучеров
Владимир Михайлович Лискин
Original Assignee
Предприятие П/Я В-8719
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8719 filed Critical Предприятие П/Я В-8719
Priority to SU843771726A priority Critical patent/SU1211720A1/ru
Application granted granted Critical
Publication of SU1211720A1 publication Critical patent/SU1211720A1/ru

Links

Landscapes

  • Executing Machine-Instructions (AREA)
  • Complex Calculations (AREA)

Description

первым входом третьего элемента ИЛИ и с первым информационным входом коммутатора, второй вход третьего элемента ИЛИ соединён с выходом второго элемента И, а выход подключен к первому входу первого элемента РАВНОЗНАЧНОСТЬ, второй вход которого соединен с выходом четвертого элемента ИЛИ-НЕ, а выход - с выходом знакового разр да устройства , третий вход первого элемента И соединен с первыми входами второго и третьего элементов И, четвертого элемента ИЛИ-НЕ, второго элемента РАВНОЗНАЧНОСТЬ и подключен к выходу третьего элемента РАВНОЗНАЧНОСТЬ, первый и второй входы которого соединены с входами знаковых разр дов первого и второго операндов устройства и с соответствующими управл ющими входами коммутатора,а также с первым и Bt opbM входами элемента И-НЕ, выход которого подключен к второму входу второго элемента И, второй вход третьего элемента И соединен с выходом компаратора, а выход третьего элемента И соединен с выходом
Изобретение относитс  к вычислительной технике и может быть использовано в устройствах обработки цифровой информации, например в устройсвах нормализации изображений.
Целью изобретени   вл етс  расширение функциональных возможностей устройства за счет осуществлени  операции вычитани  операндов со своими знаками, а также передачи one- рандов на вькод устройства со своими знаками.
На чертеже представлена функциог нальна  схема устройства дл  вычитани .
Устройство дл  вычитани  содержит сумматор 1, компаратор 2, коммутатор 3, группу элементов И 4, группу элементов ИЛИ-НЕ 5, группу элементов РАВНОЗНАЧНОСТЬ 6, входы 7 первого операнда, входы 8 второго операнда, вход 9 разрешени  выдачи результата в обратном коде, вход 10 задани  ре720
признака равенства операндов устройства , выход коммутатора-соединен с вторыми входами второго элемента РАВНОЗНАЧНОСТЬ, четвертого элемента ИЛИ-НЕ и с первым входом четвертого элемента И, выход которого подключен к входу переноса сумматора, выход второго элемента РАВНОЗНАЧНОСТЬ соединен с третьим входом второго элемента ИЛИ, второй вход четвертого элемента И подключен к входу задани  режима работы.устройства , к первому входу четвертого элемента ИЛИ и к входу первого элемента НЕ, второй вход четвертого элемента ИЛИ соединен с выходом третьего элемента ИЛИ-НЕ, выход четвертого элемента ИЛИ подключен к входу второго элемента НЕ и к второму информационному входу коммутатора , третий информационный вход которого Соединен с выходом второго элемента НЕ, четвертый информационный вход коммутатора соединен с первым информационным входом коммутатора , выход первого элемента НЕ подключен к третьему входу элемента И-НЕ.
жима работы, элементы ИЛИ-НЕ 11-14, элементы НЕ 15 и 16, элемент И-НЕ 17, элементы ИЛИ 18 и 19, элемент И 20, элемент ИЛИ 21, элементы РАВНОЗНАЧНОСТЬ 22-24, элементы И 25 и 27, элемент ИЛИ 26, выходы 28, выход 29 знака разности, выход 30 признака равенства операндов и элемент И 31.
Устройство работает следующим образом.
При наличии сигнала 1 на входе 10 устройство работает в режиме определени  разности двух чисел в пр мом коде. В этом режиме на выходах элементов ИЛИ-НЕ 12 и 13 присутству--.- ют сигналы О, на выходе элемента ИЛИ 21 - сигнал , который поступает на второй вход коммутатора 3 и через элемент НЕ I6 - иа третий вход коммутатора 3. Сигнал О с выхода элемента НЕ 15 блокирует элемент И-НЕ 17, сигнал 1 с выхода которо- го разрешает работу элемента И 20.
3
Сигнал О с элемента ИЛИ-НЕ -13 разрешает работу элемента ИЛИ-НЕ 12 и элементов ИЛИ 18 и 19. Сигнал О с выхода элемента ИЛИ-НЕ 12 разрешает работу элемента ИЛИ-НЕ 11.
Рассмотрим случай, когда опе ран- ды А и В положительны.
Если уменьшаемое больше вычитае- мого, то на выходе переноса сумматора 1 - сигнал 1, на выходе компаратора 2 - сигнал О. При этом на выходе элемента ИЛИ 18 и элемента ИЛИ-НЕ 11 образуютс  сигналы О и I соответственно, которые разрешают прохождение операндов с входов 7 и 8 через элементы И А и через элементы ИЛИ-НЕ 5 соответственно на входы сумматора,. Таким образом, на первую группу входов сумматора I поступает пр мой код первого операнда , на вторую группу входов сумматора 1 т инверсный код второго операнда , а на вход переноса сумматора 1 - сигнал 1, который проходит через коммутатор 3 с выхода переноса сумматора 1. Следовательно, на выходах сумматора 1 получаетс  разность операндов в пр мом коде. На вьрсоде 29 фиксируетс  знак разности 1, который поступает через элемент ИЛИ 19 на входы элементов РАВНОЗНАЧНОСТЬ 6. Таким образом, на выходах 28 разность двух операндов получаетс  в пр мом коде.
Если уменьшаемое меньше вычитаемого , то на выходе переноса сумматора 1 - сигнал О, который проходит через коммутатор 3 и поступает на вход переноса сумматора 1. Как и в предьщущем случае, элементы И 4 и элементы ИЛИ-НЕ 5 не блокированы, та как на выходе элемента И 25 образуетс  сигнал О. В этом случае на выходах сумматора 1 образуетс  разность операндов в инверсном коде. На выходе 29 фиксируетс  знак разности О. На выходах 28 разность операндов получаетс  в пр мом коде .
Если уменьшаемое равно вычитаемому , то на выходе компаратора 2 и элемента И 25 получаютс  сигналы 1 На выходе элемента ИЛИ 18 и элемента ИЛИ-НЕ 11 - сигналы 1 и О соответственно , которые блокируют прохождение операндов с входов 8 и 7. На входы элементов РАВНОЗНАЧНОСТЬ 6 поступает сигнал 1.
0
5
1720
На входы сумматора 1 поступают нулевые коды. На выходе переноса сум- матора 1 - сигнал О, который формирует на выходе 29 сигнал О. На 5 выходах сумматора 1 формируетс  нулевой код разности, который поступает на выход 2S. На выходе 30 фиксируетс  равенство операндов сигналом 1. I
Рассмотрим случай, когда операнды
А и В отрицательны.
Этот случай аналогичен случаю, когда А и В положительны. На выход элемента РАВНОЗНАЧНОСТЬ 22 поступает сигнал О.
Если уменьшаемое больше вычитаемого , то на выходе переноса сумматора 1 - сигнал 1, на выходе сумматора 1 и на выходах 28 получаетс  разность двух операндов в пр мом коде, на выходе 29 - сигнал 1.
Если уменьшаемое меньше вычитаемого , то на выходе переноса сумматора 1 формируетс  сигнал О, на выходах сумматора 1 получаетс  разность операндов в инверсном коде, на выходе устройства 28,- разность операндов в пр мом коде, на выходе 29 - сигнал О.
Если уменьшаемое равно вычитаемому , то на выходе компаратора 2 сигнал 1, на выходе устройства 28- нулевой код, на выходе 29 - сигнал
0
5
0
О
, на выходе 30 фиксируетс  равенство операндов в виде сигнала 1.
Рассмотрим случай, когда операнд А отрицательный, а операнд В положительный .
На выходе элемента РАВНОЗНАЧНОСТЬ 23 и на выходе 29 формируетс  сигнал О. Сигнал с выхода элемента РАВНОЗНАЧНОСТЬ 23 запрещает работу элемента И 20, который в свою редь разрешает работу элемента ИЛИ
26. На вторые входы элемента РАВНОЗНАЧНОСТЬ 22 и группы 6 элементов РАВНОЗНАЧНОСТЬ поступает сигнал О, на выходе 30 фиксируетс  сигнал О. На выходе элемента И 25 и элемента ИЛИ 18 формируетс  сигнал О, а на выходе элемента ИЛИ-НЕ 11 - сигнал . Эти сигналы поступают соответственно на группы А и 5 элементов И и ИЛИ-НЕ. Таким образом, на
первую группу входов сумматора 1 операнд А поступает в инверсном, коде, на вторую группу входов сумматора I операнд В постзтает также в инверсном коде. Таким образом, на выходах сумматора 1 образуетс  разность двух операндов в инверсном коде. На выходе переноса сумматора I может получитьс  сигнал как в виде О, так и в виде I. На выходе 28 устройства получаетс  разность операндов в .пр мом коде.
Аналогично работает устройство и при положительном А н отрицательном В операндах.
При наличии нулевого сигнала на входе 10 задани  режима работы устройство работает в режиме передачи на выход 28 лнбо уменьшаемого, либо вычитаемого (в зависимости от сигнала на входе 9 разрешени  выдачи результата в обратном коде). В этом режиме на выходе элемента И 25 получаетс  сигнал О, который поступает на входы элемента ИЛИ Г8 и элемента ИЛИ-НЕ 11, а также на вход элемента ИЛИ 19.
Если на входе 9 присутствует сигнал О, то на выходе элемента ИЛИ- НЕ 13 - сигнал 1, который через
элемент ИЛИ 21 поступает на второй вход коммутатора 3, на третий вход коммутатора 3 поступает сигнал О. Сигнал 1 с выхода элемента Ш1И-НЕ 13 поступает также через элемент ИЛИ 19 на вторые входы группы 6 элементов РАВНОЗНАЧНОСТЬ. На вторые входы группы 5 элементов ИЛИ-НЕ сигнал
} nocTynaet через элемент ИЛИ 18, . тем самым блокиру  их работу, на второй вход элемента ШШ-НЕ 12, а с него в виде логического О - на вход элемента ИЛИ-НЕ 11, с выхода которого в виде логической 1 на вторые входы элементов И группы 4, разреша  их работу.
Таким образом, на сумматор 1 (на первую группу входов) поступает операнд А, а на вторую - нулевой код. ли оба операнда положительны, сигнал с выхода переноса сумматора 1 в виде О поступает на вход переноса сумматора 1. На выходе устройства 28 фиксируетс  пр мой код операнда А, знаковый разр д которого сигналом О снимаетс  с элемента РАВНОЗНАЧНОСТЬ 22.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ВЫЧИТАНИЯ, содержащее η-разрядный сумматор, где И - разрядность операндов, М-разрядный компаратор, группу из П элементов РАВНОЗНАЧНОСТЬ , группу из И элементов И, группу из И элементов ИЛИ-HE, два элемента ИЛИ, три элемента ИЛИ-HE, первый элемент И, причем первые входы элементов И группы подключены к входам соответствующих разрядов первого операнда устройства й к первой группе входов компаратора, вторые входы элементов И группы соединены с выходом первого элемента ИЛИ-HE, первые входы элементов ИЛИ-HE группы соединены с входами соответствующих разрядов второго операнда устройства и с второй группой входов компаратора^вторые входы элементов ИЛИ-HE группы подключены к выходу первого элемента ИЛИ, выходы элементов И и ИЛИ-НЕ групп соединены соответственно с первой и второй группами входов сумматора, выходы которого соединены с первыми входами соответствующих элементов РАВНОЗНАЧНОСТЬ группы, вторые входы которых соединены с выходом второго элемента ИЛИ, первый вход которого соединен с первыми ' входами первого элемента ИЛИ, первого элемента ИЛИ-HE и с выходом первого элемента И, второй вход первого элемента ИЛИ соединен с вторым входом второго элемента ИЛИ, с первым входом второго элемента ИЛИ НЕ и с выходом третьего·элемента ИЛИ-HE, первый и второй входы которого соединены соответственно с вхо дами разрешения выдачи результата в обратном коде и с входом задания режима работы устройства, второй вход первого элемента ИЛИ-HE соеди-. нен с выходом второго элемента ИЛИ-HE, третий вход второго элемента ИЛИ соединен с выходом знака разности устройства, первый вход первого элемента И соединен с выходом компаратора, а второй вход - с входом задания режима работы устройства и с вторым входом второго элемента ИЛИ-HE, выходы элементов РАВНОЗНАЧНОСТЬ группы соединены с выходами » разрядов устройства, отличающееся тем, что, с целью расширения функциональных возможностей за счет осуществления операции вычитания операндов со своими знаками, а также передачи операндов на . выход устройства со своими знаками, оно дополнительно содержит коммутатор, элемент И-НЕ, четвертый элемент ИЛИ-HE, два элемента НЕ, три элемента РАВНОЗНАЧНОСТЬ, третий и четвертый элементы ИЛИ, второй, третий и четвертый элементы И, причем выход переноса сумматора соединен с первым входом третьего элемента ИЛИ и с первым информационным входом коммутатора, второй вход третьего элемента ИЛИ соединён с выходом второго элемента И, а выход подключен к первому входу первого элемента РАВНОЗНАЧНОСТЬ, второй вход которого соединен с выходом четвертого элемента ИЛИ-HE, а выход - с выходом знакового разряда устройства , третий вход первого элемента Й соединен с первыми входами второго и третьего элементов И, четвертого элемента ИЛИ-HE, второго элемента РАВНОЗНАЧНОСТЬ и подключен к выходу третьего элемента РАВНОЗНАЧНОСТЬ, первый и второй входы которого соединены с входами знаковых разрядов первого и второго операндов устройства с соответствующими управляющими входами коммутатора,а также с первым 'и вторым входами элемента И-НЕ, выход которого подключен к второму входу второго элемента И, второй вход третьего элемента И соединен с выходом компаратора, а выход'третьего элемента И соединен с выходом признака равенства операндов устройства, выход коммутатора·соединен с вторыми входами второго элемента РАВНОЗНАЧНОСТЬ, четвертого элемента ИЛИ-HE и с первым входом четвертого элемента И, выход которого подключен к входу переноса сумматора, выход второго элемента РАВНОЗНАЧНОСТЬ соединен с третьим входом второго элемента ИЛИ, второй вход четвертого элемента И подключен к входу задания режима работы.устройства, к первому входу четвертого элемента ИЛИ и к входу первого •элемента НЕ, второй вход четвертого элемента ИЛИ соединен с выходом третьего элемента ИЛИ—НЕ, выход четвертого элемента ИЛИ подключен к входу второго элемента НЕ и к второму информационному входу коммутатора, третий информационный вход которого Соединен с выходом второго элемента НЕ, четвертый информационный вход коммутатора соединен с первым информационным входом коммутатора, выход первого элемента НЕ подключен к третьему входу элемента И-НЕ.
SU843771726A 1984-07-18 1984-07-18 Устройство дл вычитани SU1211720A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843771726A SU1211720A1 (ru) 1984-07-18 1984-07-18 Устройство дл вычитани

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843771726A SU1211720A1 (ru) 1984-07-18 1984-07-18 Устройство дл вычитани

Publications (1)

Publication Number Publication Date
SU1211720A1 true SU1211720A1 (ru) 1986-02-15

Family

ID=21131113

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843771726A SU1211720A1 (ru) 1984-07-18 1984-07-18 Устройство дл вычитани

Country Status (1)

Country Link
SU (1) SU1211720A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Титца У., Шенк К. Полупроводникова схемотехника. М.: Мир, 1983, с. 337, рис. 19.35. Авторское свидетельство СССР № 1133592, кл. G 06 F 7/50, 1983. *

Similar Documents

Publication Publication Date Title
EP0239118A1 (en) Floating-point data rounding and normalizing circuit
JPH0650462B2 (ja) シフト数制御回路
US3932734A (en) Binary parallel adder employing high speed gating circuitry
US5111421A (en) System for performing addition and subtraction of signed magnitude floating point binary numbers
FI862883A0 (fi) Krets foer komplementering av binaera tal.
JPH0375900B2 (ru)
EP0234495A2 (en) Arithmetic circuit capable of executing floating point operations and fixed point operations
US4110831A (en) Method and means for tracking digit significance in arithmetic operations executed on decimal computers
US3976866A (en) Addition control system
SU1211720A1 (ru) Устройство дл вычитани
JPH0346024A (ja) 浮動小数点演算器
US4638300A (en) Central processing unit having built-in BCD operation
US5635858A (en) Zero-stopping incrementers
US6516332B1 (en) Floating point number data processing means
SU1277097A1 (ru) Устройство дл вычитани
JP3189552B2 (ja) 演算装置
SU392494A1 (ru) I ВСЕСОЮЗНАЯ|j;rn-:-fVi|O.TF)inHMFnMMАвторыЗа вительКиевска экспедици Украинского научно-исследовательскогогеологоразведоуного институтаSHSJiHOTEKA
JPS63115229A (ja) エレメントシフト方式
SU1465882A1 (ru) Устройство дл вычислени обратной величины
JP2856791B2 (ja) バレルシフタおよび浮動小数点演算器
GB1498400A (en) Pulse code modulation systems
SU441559A1 (ru) Устройство дл сравнени двоичных чисел
SU1030798A1 (ru) Устройство дл выравнивани пор дков чисел
JP2552028B2 (ja) 加算器
SU1465878A1 (ru) Устройство дл определени кода нормализации