SU1202018A1 - Adaptive frequency discriminator - Google Patents

Adaptive frequency discriminator Download PDF

Info

Publication number
SU1202018A1
SU1202018A1 SU843727016A SU3727016A SU1202018A1 SU 1202018 A1 SU1202018 A1 SU 1202018A1 SU 843727016 A SU843727016 A SU 843727016A SU 3727016 A SU3727016 A SU 3727016A SU 1202018 A1 SU1202018 A1 SU 1202018A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
phase shifter
inverter
phase
Prior art date
Application number
SU843727016A
Other languages
Russian (ru)
Inventor
Сергей Александрович Косарев
Анатолий Николаевич Дебальчук
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU843727016A priority Critical patent/SU1202018A1/en
Application granted granted Critical
Publication of SU1202018A1 publication Critical patent/SU1202018A1/en

Links

Landscapes

  • Superheterodyne Receivers (AREA)

Abstract

АДАПТИВНЫЙ ЧАСТОТНЫЙ ДЕТЕКТОР , содержащий последовательно соединенные первый фазовращатель, первый сумматор, первый амплитудный детектор и выходной блок вычитани , последовательно соединенные и включенные между выходом первого фазовращател  и вторым входом выходного блока вычитани  фазоинвертор, второй сумматор и второй амплитудный детектор, последовательно соединенные и включенные между выходом выходного блока вычитани  и входом управлени  первого фазовращател , фильтр нижних частот, усилитель и интегратор, между вьпсодом и входом сброса которого включены последовательно соединенные пороговый элемент и формирователь импульсов, лини  задержки, вход которой объединен с входом первого фазовращател  и  вл етс  входом адаптивного частотного детектора, а вторые входы первого и второго сумматора объединены между собой, о тлич ающийс   тем, что, с целью повьшгени  точности детектировани ,в него введены второй фазовращатель,включенный i между выходам линии задержки и вторысл ми входами первого и второго сумматоров , инвертор напр жени , включенный Между выходом интегратора и входом управлени  второго фазовращател , пороговый элемент выполнен двухпороговым и его второй вход соединен с выходом инвертора напр жени .ADAPTIVE FREQUENCY DETECTOR containing serially connected first phase shifter, first adder, first amplitude detector and output subtraction unit, connected in series and connected between the output of the first phase shifter and the second inverter of the output subtraction unit, phase inverter, second adder and second amplitude detector, sequentially connected the output of the subtraction unit and the control input of the first phase shifter, a low-pass filter, an amplifier and an integrator, between and the reset input of which includes a series-connected threshold element and a pulse shaper, a delay line whose input is combined with the input of the first phase shifter and is an input of the adaptive frequency detector, and the second inputs of the first and second adders are interconnected with each other, In order to improve the detection accuracy, a second phase shifter is inserted into it, connected i between the outputs of the delay line and the second input of the first and second adders, a voltage inverter, switched on between the output of the integrator and the input of the second control phase shifter, the threshold element is two-threshold and a second input connected to the inverter output voltage.

Description

Изобретение относитс  к радиоте нике и может быть использовано дл  демодул ции ЧМ-сигналов с нестабил ной несущей частотой. Цель изобретени  - повьшение точности детектировани . На фиг, 1 представлена структур на  электрическа  схема адаптивного частотного детектора; на фиг, 2 диаграммы его работы, : 1 Адаптивный частотный детектор содержит линию 1 задержки, первьгй второй фазовращатели 2 и 3, фазоиМвертор 4, первый и второй сумматоры 5 и 6, первьй и второй амплитудные детекторы 7 и 8, выходной блок 9 вычитани , фильтр 10 нижних частот, усилитель 11, интегратор 12, инвертор 13 напр жени , двухпороговый элемент I4 и формирователь 15 импульсов, Адаптивный частотный детектор работает следующим образом. Лини  I задержки, первый и второй фазовращатели 2 и 3, фазоинвер тор 4, первый и второй сумматоры 5 и 6, первый и второй амплитудные детекторы 7 и 8 и выходной блок 9 вычитани  образуют широкополосный частотный детектор, детекторна  характеристика которого  вл етс  периодической и содержит большое число.чередующихс  линейных участков с положительной и отрицательно крутизной ыС U(c.).A||co6|f.S .nl-y -5где А - амплитудный множитель; - врем  задержки сигнала лин ей 1 задержки; ,и q) - фазовые сдвиги, вносимые первым и вторым фазовращател ми 2 и 3. Зависимость U(co) приведена на фиг, 2, крива  I (дл  qi, (Q, В исходном состо нии напр жение на выходе интегратора 12, а следо вательно, и на входах управлени  первого и второго фазовращателей и 3 равно нулю, равны нулю и вноси мые ими фазовые сдвиги Ч, и При поступлении на вход адаптивно го частотного детектора ЧМ-сигнал с несущей частотой w на выходе выходного блока 9 вычитани  форми руетс  продетектированный сигнал 182 ЧМ с напр жением посто нной составл ющей (Jg (фиг, 2), Напр жение У, j определ ющее расстройку точек перехода через нуль-детекторной характеристики относительно частоты й вьщел етс  фильтром 10 нижних частот , усиливаетс  усилителем М и поступает на вход интегратора 12« Напр жение на его выходе начинает увеличиватьс , а следовательно, увеличиваетс  напр жение на входе управлени  первого фазовращател  2, а на входе управлени  второго фазовращател  3 - уменьшаетс  по абсолютной величине, так как он соединен с выходом интегратора 12 через инвертор 13 напр жени . Первый и второй фазовращатели 2 и 3 начинают вносить разные по знаку фазовые сдвиги, абсолютное значение которых возрастает по мере увеличени  напр жени  на выходе интегратора 12, В результате детекторна  характеристика начинает смещатьс  влево до совпадени  частоты cOf т, е, с ближайшей точкой перехода через ноль линейного участка детекторной характеристики, с крутизной определенного знака (положительной или отрицательной - определ етс  знаком крутизны управлени  фазовращателей управл ющим напр жением ), в данном случае - с отрицательной (фиг, 2|. При этом напр жение 1 на выходе выходного блока 9 вычитани , а следовательно, и на входе интегратора 12 становитс  равным нулю, процесс интегрировани  прекращаетс , а устройство оказываетс  точно настроенным на несущую частоту входного сигнала (фиг,2, крива  П), Так как частота со., совпадает с центром линейного участка детекторной характеристики, то осуществл етс  линейное детектирование входного ЧМ-сигнала, В дальнейшем при изменении несущей частоты входного сигнала в широких пределах предлагаемое устройство автоматически подстраиваетс  под новое значение частоты входного сигнала и осуществл етс  его линейное детектирование . Допустимые пределы изменени  несущей частоты Wj. входного сигнала определ ютс  диапазоном перестройки первого и второго фазовращателей 2 и 3, который реально ограничен.This invention relates to a radio receiver and can be used to demodulate FM signals with an unstable carrier frequency. The purpose of the invention is to increase the detection accuracy. Fig. 1 shows the structures on the electrical circuit of the adaptive frequency detector; FIG. 2 shows his operation diagrams: 1 The adaptive frequency detector contains a delay line 1, the first second phase shifters 2 and 3, the phase converter 4, the first and second adders 5 and 6, the first and second amplitude detectors 7 and 8, the output subtraction unit 9, a low-pass filter 10, an amplifier 11, an integrator 12, a voltage inverter 13, a two-threshold element I4, and a driver 15 pulses. The adaptive frequency detector works as follows. The delay line I, the first and second phase shifters 2 and 3, the phase inverter 4, the first and second adders 5 and 6, the first and second amplitude detectors 7 and 8, and the output block 9 of the subtraction form a broadband frequency detector, the detector characteristic of which is periodic and contains a large number of alternating linear sections with positive and negative slope s U (c.). A || co6 | fS .nl-y -5 where A is the amplitude factor; - time delay signal line 1 delay; , and q) are the phase shifts introduced by the first and second phase shifters 2 and 3. The dependence U (co) is shown in FIG. 2, curve I (for qi, (Q, In the initial state, the voltage at the output of the integrator 12, and consequently, the control inputs of the first and second phasers and 3 are equal to zero, and the phase shifts H introduced by them, and When the adaptive frequency detector arrives at the input, the FM signal with a carrier frequency w is outputted at the output of the subtraction unit 9 a detected 182 FM signal with a constant voltage (Jg (Fig 2), Voltage Y, j determining the detuning of the points of transition through the zero-detector characteristic relative to the frequency is provided by the low-pass filter 10, amplified by the amplifier M and fed to the input of the integrator 12 "The voltage at its output begins to increase, and consequently, the voltage at the first phase shifter increases 2, and at the control input of the second phase shifter 3 is reduced in absolute value, since it is connected to the output of the integrator 12 via the voltage inverter 13. The first and second phasers 2 and 3 begin to introduce phase shift of different sign, the absolute value of which increases as the voltage increases at the output of the integrator 12. As a result, the detector characteristic begins to shift to the left until the frequency coincides, e, with the nearest zero crossing point the linear portion of the detector characteristic, with a steepness of a certain sign (positive or negative, is determined by the steepness of the control of the phasers of the control voltage), in this case with a negative (Fig. 2). In this case, the voltage 1 at the output of the output block 9 of the subtraction, and therefore also at the input of the integrator 12, becomes zero, the integration process is stopped, and the device is precisely tuned to the input frequency of the input signal (Fig, 2, curve P). Since the frequency co. coincides with the center of the linear portion of the detector characteristic, the input FM signal is linearly detected. Subsequently, when the carrier frequency of the input signal varies widely, the proposed device automatically adjusts to the new value of the input signal frequency and performs its linear detection. The permissible limits of variation of the carrier frequency Wj. The input signal is determined by the tuning range of the first and second phase shifters 2 and 3, which is really limited.

Claims (1)

АДАПТИВНЫЙ ЧАСТОТНЫЙ ДЕТЕКТОР, содержащий последовательно соединенные первый фазовращатель, первый сумматор, первый амплитудный детектор и выходной блок вычитания, последовательно соединенные и включенные между выходом первого фазовращателя и вторым входом выходного блока вычитания фазоинвертор, второй сумматор и второй амплитудный детектор, последовательно соединенные и включенные между выходом выходного блока вычитания и входом управления первого фазовращателя, фильтр нижних частот, усилитель и интегратор, между выходом и входом сброса которого включены последовательно соединенные пороговый элемент и формирователь импульсов, линия задержки, вход которой объединен с входом первого фазовращателя и является входом адаптивного частотного детектора, а вторые входы первого и второго сумматора объединены между собой, отличающийс я тем, что, с целью повышения точности детектирования,в него введены второй фазовращатель,включенный между выходом линии задержки и вторыми входами первого и второго сумматоров, инвертор напряжения, включенный Между выходом интегратора и входом управления второго фазовращателя, пороговый элемент выполнен двухпороговым и его второй вход соединен с выходом инвертора напряжения.ADAPTIVE FREQUENCY DETECTOR, comprising a first phase shifter, a first adder, a first amplitude detector and a subtraction output unit connected in series and connected between the output of the first phase shifter and the second input of the subtraction output unit, a phase inverter, a second adder and a second amplitude detector connected in series and connected between the output subtraction output block and control input of the first phase shifter, low-pass filter, amplifier and integrator, between output and input m reset which includes a series-connected threshold element and a pulse shaper, a delay line whose input is combined with the input of the first phase shifter and is the input of the adaptive frequency detector, and the second inputs of the first and second adder are interconnected, characterized in that, in order to improve accuracy detection, it introduced a second phase shifter connected between the output of the delay line and the second inputs of the first and second adders, a voltage inverter connected between the output of the integrator and the control input of the second phase shifter, the threshold element is made two-threshold and its second input is connected to the output of the voltage inverter. . 10 , первый и 2 и 3, фазовторой сумма- . второй ампли8, выходной фильтр 10 нижних. 10, the first and 2 and 3, phase-second sum-. second amp 8, output filter 10 lower
SU843727016A 1984-04-12 1984-04-12 Adaptive frequency discriminator SU1202018A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843727016A SU1202018A1 (en) 1984-04-12 1984-04-12 Adaptive frequency discriminator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843727016A SU1202018A1 (en) 1984-04-12 1984-04-12 Adaptive frequency discriminator

Publications (1)

Publication Number Publication Date
SU1202018A1 true SU1202018A1 (en) 1985-12-30

Family

ID=21113742

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843727016A SU1202018A1 (en) 1984-04-12 1984-04-12 Adaptive frequency discriminator

Country Status (1)

Country Link
SU (1) SU1202018A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 154.898, кл. Н 03 D 3/02, 1962. Авторское свидетельство СССР № П13875, кл. Н 03 D 3/02, 1982. *

Similar Documents

Publication Publication Date Title
JPS57142051A (en) Clock pickup circuit
SU1202018A1 (en) Adaptive frequency discriminator
SU1113875A1 (en) Adaptive frequency discriminator
SU675585A1 (en) Angular modulation signal selector
US4213196A (en) Ultrasonic type motion detector
SU780153A1 (en) Digital frequency discriminator
GB2213026A (en) Control arrangement for a phase shift keying system
SU1111249A1 (en) Frequency discriminator
SU663116A1 (en) Device for automatic selection of communication channels
SU1261081A1 (en) Adaptive demodulator of frequency-modulated signals
SU819983A1 (en) Phase-manipulated signal demodulator
SU1317676A2 (en) Device for tracking delay of noise-like signals
SU1587658A1 (en) Device for receiving phase telegraphy signals
SU828424A1 (en) Device for processing broad-band frequency-modulated signals
SU686139A1 (en) Digital frequency detector
SU1392631A1 (en) Phase telegraphy signal demodulator
SU1197133A1 (en) Discrimination of phase-difference-shift keyed signals
SU1392630A1 (en) Duplex phase telegraphy signal demodulator
SU1338091A1 (en) Device for receiving pulse sequence with pseudorandom intervals between pulses
SU1197048A2 (en) Adaptive frequency discriminator
JPS60162304A (en) Digital demodulator
SU597985A1 (en) Arrangement for automatic phase tuning of measuring transducer intermediate frequency
SU1688390A1 (en) Phase shifter
SU1160595A1 (en) Demodulator for digital signals with phase-difference-shift keying
SU1166267A1 (en) Noise generator