SU1166267A1 - Noise generator - Google Patents

Noise generator Download PDF

Info

Publication number
SU1166267A1
SU1166267A1 SU823510733A SU3510733A SU1166267A1 SU 1166267 A1 SU1166267 A1 SU 1166267A1 SU 823510733 A SU823510733 A SU 823510733A SU 3510733 A SU3510733 A SU 3510733A SU 1166267 A1 SU1166267 A1 SU 1166267A1
Authority
SU
USSR - Soviet Union
Prior art keywords
frequency
output
input
controlled oscillator
frequency divider
Prior art date
Application number
SU823510733A
Other languages
Russian (ru)
Inventor
Сергей Дмитриевич Борисов
Юрий Андреевич Лада
Original Assignee
Предприятие П/Я В-8799
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8799 filed Critical Предприятие П/Я В-8799
Priority to SU823510733A priority Critical patent/SU1166267A1/en
Application granted granted Critical
Publication of SU1166267A1 publication Critical patent/SU1166267A1/en

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

ЧАСТОТНЫЙ МОДУЛЯТОР, содержащий последовательно соединенные опорный генератор, первьй делитель частоты, фазовый детектор, фильтр нижних частот, интегратор и управл емый генератор, выход которого через делитель частоты с переменным коэффигщентом делени  соединен с вторым входом фазового детектора, последовательно соединенные аналого-цифровой преобразователь, регистр пам ти и сумматор, выход которого соединен с управл ющим входом делител  частоты с переменным коэффициентом делени , а второй вход которого соединен с выходом задатчика кода, последовательно соединенные второй делитель частоты, вход которого соединен с выходом управл емого генератора, и фильтр, выход которого  вл етс  выходом частотного модул тора, о т -л и чающийс  тем, что, с целью расширени} полосы частот модулирующих сигналов в сторону верхних частот при снижении урбвн  паразитной фазовой(частотной) модул ции выходного сигнала, в него введен блок коррекции амплитудно-частотной характеристики , выход которого соединен с (Л входом аналого-цифрового преобразовател , а вход соединен с дополнительным управл ющим входом управл емого генератора, и точка их соединени   вл етс  входом модулирунщего сигнала частотного модул тора.A FREQUENCY MODULATOR containing a series-connected reference oscillator, a first frequency divider, a phase detector, a low-pass filter, an integrator, and a controlled oscillator, the output of which is connected to the second input of the phase detector through a frequency divider and connected in series to an analog-to-digital converter, register memory and adder, the output of which is connected to the control input of a frequency divider with a variable division factor, and the second input of which is connected to the output of A second serial frequency divider, the input of which is connected to the output of the controlled oscillator, and the filter, the output of which is the output of the frequency modulator, is about m – t and that, in order to expand} the frequency band of the modulating signals towards the upper frequencies when ubvn decrease the parasitic phase (frequency) modulation of the output signal, an amplitude-frequency characteristic correction block is inserted in it, the output of which is connected to (L input of analog-digital converter, and the input is connected to additional The control input of the controlled oscillator, and their connection point is the input of the modulating signal of the frequency modulator.

Description

Изобретение относитс  к радиотехнике и может быть использовано в радиотехнических установках различ ного назначени  дл  получени  частот номодулированных сигналов, например в радиопередающих устройствах систем многоканальной св зи с частотной модул цией. Цель изобретени  - расширение полосы частот гюдулирующих сигна лов в сторону верхних частот при снижении уровн  паразитной фазовой (частотной) модул ции выходного сигнала . На чертеже представлена структурна  электрическа  схема предлагаемог частотного модул тора. , Частотньй модул тор содержит опор ный генератор 1, первый делитель 2 частоты, регистр 3 пам ти, аналогоцифровой преобразователь -(АЦП) 4, фазовый детектор 5, делитель частоты с переменным коэффициентом делени  (ДПКД) 6, сумматор 7, задатчик 8 кода, блок 9 коррекции амплитудно-частотной характеристики (АЧХ), фильтр 10 нижних частот (ФНЧ), второй делитель 11 частоты, интегратор 12, управл емьй генератор 13, фильтр 14. Частотньй модул тор работает следующим образом. На первый вход фазового детектора 5 поступает сигнал с опорного генератора 1 через первьй делитель 2 частоты. На второй вход фазового детектора 5 поступают с ЛДКЦ 6 импульсы с частотой, равной, частоте управл емого генаратора 13, деленной на коэффициент делени  ДПКД 6. Выход фазового детектора 5 через ФНЧ 10 и интегратор 12 соединен с входом управл емого генератора 13, формирующего частотно-модулированный сигнал. За счет этого образуетс  петл  фазовой автоподстройки частоты, в которой частота выходного сигнала управл емого генератора 13 (усреднен на  на большом интервале времени) равна частоте сигнала, поступающего на первый вход фазового детектора 5, умноженной на коэффициент делени  ДПВД б .На дополнительньй (управл ющий) вход управл емого генератора 13 поступает также входной модулир5тош 1й сигнал. АЦП 4 сбрабатьгаает входной модулирующий сигнал, предварительно , ограниченньй по спектру блоком 9 коррекции АЧХ. Цифровой сигнал, образованный в АЦП 4, записываетс  в тактируемьй регистр 3 пам ти откуда через сумматор 7 поступает на ynpasл ющий вход ДПВД 6. На сумматор 7 также поступает код, соответствующий несущей частоте, от задатчика 8 кода, в котором закодирована несуща  частота. Выходным сигналом частотного модул тора  вл етс  сигнал с выхода управл емого генератора 13, прошедший через второй делитель 11 частоты и фильтр 14. В отсутствие модулирующего сигнала на входе частотного модyo  тopa в регистре 3 пам ти хранитс  код, соответствующий входному напр жению Ugj; 0. В задатчике 8 кода хранитс  код несущей частоты, которьй в сумме с кодом регистра 3 пам ти образует управл ющий код дл  ДПКД 6, причем при Ugj( 0 коэффициент делени  ДПКД 6 устанавливаетс  равным п. Если частота сигнала опорного генератора 1 а коэффициенты делени  первого 2 и второго 11 делителей частоты соответственно К и К, , то на первьй вход фазового/детектора 5 поступает сигнал с частотой ор/К а на второй его вход - сигнал с частотой fy / Пв, где fuj- - частота сигнала управл емого генератора 13. В режиме фазового синхронизма выполн етс  уравнение f о„ f откуда f где f(ff, частота сигнала управл емого генератора 13 в отсутствие модулирующего сигнала. При этом частота выходного сигнала fo.. определ етс  выражением В случае, если на вход частотного модул тора поступает модулирующий сигнал, нижн   частота спектра которого много вьше верхней границы про пускани  блока 9 коррекции АЧХ и частоты среза передаточной функции кольца, фазовой автоподстройки частоты ФАГГЧ, - выходной сигнал управл  емого генератора 13 подвергаетс  частотной.модул ции, так как коэффициент делени  ДПКД 6 сохран етс  равным п, а кольцо ФАПЧ не следит за быстрым изменением частоты. Девиаци  частоты и f определ ет с  в этом случае выражением где S - крутизна управлен управл емого гене ратора 13. Если модулирующий сигнал имеет посто нную составл ющую U-, то в этом случае на выходе. АЦП 4 по вл етс  код, который измен ет коэффици ент делени  ДПКД 6 таким образом, что на выходе управл емого генерато ра 13 устанавливаетс  средн   часто та f-, определ ема  вьфажением on f УО где SU- - отклонение частоты управл емого генератора 13 под действием посто ннойСоставл ющей модулирующего сигнала. Зависимость коэффициента делени  ДПКД 6 от посто нной составл ющей модулирующего сигнала, необходима  дл  осуществлени  линейного закона модул ции, определ етс  как п п где п -, коээфициент делени  .ЩПСЦ 6} и - значение посто нной составл юп ей напр жени  на входе частотного модул тора. Блок 9 коррекции АЧХ имеет частотную характеристику, обратную частотной характеристике кольца ФАПЧ, н служит дл  поддержани  посто нной д.виации частоты при воздействии модулирующего сигнала посто нной амплитуды в области частот одновременной работы кольца ФАПЧ и ДПКД 6 (область средних частот). При допущении некоторой неравномерности АЧХ частотного модул тора в области частот, в которой модулиРУЮ1ЦИЙ сигнал поступает одновременно на управл емый генератор 13 и на ДПКД 6, блок. 9 коррекции АЧХ может быть выполнен с коэффициентом передачи , не завис щим от уровн  модулирующего сигнала. В этом случае характеристика блока 9 коррекции АЧХ при шмает вид, близкий к характеристике фильтра нижних частот. В общем виде подобна  характерисTiiKa может быть реализована известньп-{ методом каскадного включени  звеньев аьшлитудных и фазовых детекторов .The invention relates to radio engineering and can be used in radio engineering installations of various purposes for obtaining frequencies of modulated signals, for example, in radio transmitting devices of multi-channel systems with frequency modulation. The purpose of the invention is to expand the frequency band of the bi-subductor signals in the direction of high frequencies while reducing the level of parasitic phase (frequency) modulation of the output signal. The drawing shows a structural electrical circuit of the proposed frequency modulator. Frequency modulator contains reference generator 1, first divider 2 frequencies, register 3 memory, analog-digital converter - (ADC) 4, phase detector 5, frequency divider with variable division factor (DDC) 6, adder 7, unit 8 code, block 9 of the amplitude-frequency characteristic correction (AFC), low-pass filter 10 (LPF), second frequency divider 11, integrator 12, control oscillator 13, filter 14. The frequency modulator operates as follows. The first input of the phase detector 5 receives a signal from the reference generator 1 through the first frequency divider 2. The second input of the phase detector 5 receives from LDKG 6 pulses with a frequency equal to the frequency of the controlled generator 13, divided by the division ratio of the DPCD 6. The output of the phase detector 5 through the LPF 10 and the integrator 12 is connected to the input of the controlled generator 13, which forms a frequency modulated signal. Due to this, a phase-locked loop is formed, in which the frequency of the output signal of the controlled oscillator 13 (averaged over a long time interval) is equal to the frequency of the signal fed to the first input of the phase detector 5 multiplied by the division factor of the high pressure airfoil B. An additional (control ) the input of the controlled oscillator 13 also receives the input modular 1st signal. The A / D converter clears the input modulating signal, previously limited in spectrum by the frequency-response correction unit 9. The digital signal generated in the ADC 4 is recorded in the clock register 3 of the memory from where via the adder 7 enters the power input of the high pressure air jet 6. The adder 7 also receives the code corresponding to the carrier frequency from the unit 8 of the code coded in the carrier frequency. The output signal of the frequency modulator is a signal from the output of the controlled oscillator 13, passing through the second frequency divider 11 and filter 14. In the absence of a modulating signal at the input of the frequency modo of the top, the memory register 3 stores the code corresponding to the input voltage Ugj; 0. In code unit 8, a carrier code is stored, which together with register 3 memory code forms a control code for PDDK 6, and when Ugj (0, the division ratio of PDD 6 is set to n. If the signal frequency of the reference oscillator 1 and division factors The first 2 and second 11 frequency dividers are K and K, respectively, then the first input of the phase / detector 5 receives a signal with a frequency o / K and its second input receives a signal with a frequency of fy / Pv, where fuj - is the frequency of the signal of the controlled oscillator 13. In phase synchronization mode, the equations f о „f whence f where f (ff, the frequency of the signal of the controlled oscillator 13 in the absence of a modulating signal. The frequency of the output signal fo .. is determined by the expression If the modulating signal arrives at the frequency modulator input, the lower frequency of which is much higher than the upper limit of running the frequency response correction unit 9 and the cutoff frequency of the transfer function of the ring, Phage frequency phase locked loop, the output signal of the controlled oscillator 13 undergoes frequency modulation, since the division ratio of the PDKD 6 is saved is equal to n, and the PLL ring does not follow the rapid frequency change. The frequency deviation and f defines with in this case the expression where S is the steepness of the control of the controlled generator 13. If the modulating signal has a constant component U-, then in this case it is output. ADC 4 appears a code that changes the division ratio of the PDCD 6 in such a way that the output of the controlled generator 13 sets the average frequency that f- determined by the output on f VO where SU- is the frequency deviation of the controlled generator 13 under action of the constant component of the modulating signal. The dependence of the DFDD division factor 6 on the dc component of the modulating signal, necessary to implement the linear modulation law, is defined as where n is the dividing coefficient. DSC 6} and is the value of the constant component of the frequency module Torah. The frequency response correction unit 9 has a frequency response inverse to the frequency response of the PLL, and serves to maintain a constant frequency response when a modulating signal of constant amplitude is applied in the frequency range of simultaneous operation of the PLL and DDCA 6 (mid-frequency region). Assuming some non-uniformity of the frequency response of the frequency modulator in the frequency domain, in which the modulation signal is fed simultaneously to the controlled oscillator 13 and to the PDKD 6, the unit. 9, the frequency response corrections can be made with a transmission coefficient independent of the level of the modulating signal. In this case, the characteristic of the frequency response correction unit 9 with a look that is close to the characteristic of the low-pass filter. In general, a similar characteristic can be implemented. TiiKa can be known by the method of cascade connection of links of phase detectors and phase detectors.

Claims (1)

ЧАСТОТНЫЙ МОДУЛЯТОР, содержащий последовательно соединенные опорный генератор, первый делитель частоты, фазовый детектор, фильтр нижних частот, интегратор и управляемый генератор, выход которого через делитель частоты с переменным коэффициентом деления соединен с вторым входом фазового детектора, последовательно соединенные аналого-цифровой преобразователь, регистр памяти и сумматор, выход которого соединен с управляющим входом делителя частоты с переменным коэффициентом деления, а второй вход которого соединен с выходом задатчика кода, последовательно соединенные второй делитель частоты, вход которого соединен с выходом управляемого генератора, и фильтр, выход которого является выходом частотного модулятора, о т л и чающийся тем, что, с целью расширений полосы частот модулирующих сигналов в сторону верхних частот при снижении уровня паразитной фазсвой(частотной) модуляции выходного сигнала, в него введен блок коррекции амплитудно-частотной характеристики, выход которого соединен с входом аналого-цифрового преобразователя, а вход соединен с дополнительным управляющим входом управляемого генератора, и точка их соединения является входом модулирующего сигнала частотного модулятора.A FREQUENCY MODULATOR comprising a reference oscillator, a first frequency divider, a phase detector, a low-pass filter, an integrator and a controlled oscillator, the output of which is connected to the second input of the phase detector through a frequency divider with a variable division coefficient, analog-to-digital converter connected in series, a memory register and an adder, the output of which is connected to the control input of the frequency divider with a variable division ratio, and the second input of which is connected to the output of the setter a code connected in series to a second frequency divider, the input of which is connected to the output of the controlled oscillator, and a filter, the output of which is the output of the frequency modulator, which consists in the fact that, in order to expand the frequency band of the modulating signals to the higher frequencies while reducing the parasitic phase-phase (frequency) modulation of the output signal, a correction block of the amplitude-frequency characteristic is introduced into it, the output of which is connected to the input of the analog-to-digital converter, and the input is connected to an additional control unit -governing input controlled oscillator, and their connection point is the input signal of the modulating frequency modulator. SU ,-1166267SU, -1166267
SU823510733A 1982-11-09 1982-11-09 Noise generator SU1166267A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823510733A SU1166267A1 (en) 1982-11-09 1982-11-09 Noise generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823510733A SU1166267A1 (en) 1982-11-09 1982-11-09 Noise generator

Publications (1)

Publication Number Publication Date
SU1166267A1 true SU1166267A1 (en) 1985-07-07

Family

ID=21035421

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823510733A SU1166267A1 (en) 1982-11-09 1982-11-09 Noise generator

Country Status (1)

Country Link
SU (1) SU1166267A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US № 4068198, кл. Н 03 С 3/00, опублик. 1978. Патент US № Д068199, кл. Н 03 С 3/00, опублик. 1978 (прототип). *

Similar Documents

Publication Publication Date Title
US4308508A (en) Phase locked loop frequency modulator
US4068199A (en) Digital phase-locked loop frequency modulator
GB859002A (en) Improvements in or relating to phase modulators for carrier communication systems
US4536718A (en) Jitter reduction circuit for frequency synthesizer
MY126348A (en) Arrangement in a communication system
US2400648A (en) Timing modulation
US4707670A (en) PLL stabilized frequency modulator with extended low frequency range
US4110707A (en) Indirect FM modulation scheme using phase locked loop
SU1166267A1 (en) Noise generator
EP0378190A3 (en) Digital phase locked loop
El-Ela High speed PLL frequency synthesizer with synchronous frequency sweep
SU603093A1 (en) Digital frequency synthesizer
SU451163A1 (en) Device for parallel filtering of frequency modulated radio pulses
SU663070A1 (en) Digital frequency synthesizer
US3596208A (en) Sawtooth frequency modulation system including a waveshaping frequency multiplier chain
SU698115A1 (en) Device for phase tuning of frequency
SU1259482A1 (en) Automatic frequensy control device
SU1679600A1 (en) Angle modulation signals shaper
SU1035776A1 (en) Digital frequency synthesizer with frequency modulation
SU1022312A1 (en) Frequency synthesizer
SU1427553A1 (en) Frequency synthesizer
SU661842A1 (en) Phase-manipulated pseudo-random signal receiver
SU1197138A1 (en) Device for demodulating phase-shift-keyed signals
SU1133647A1 (en) Digital frequency synthesizer with frequency modulation
SU1383498A1 (en) Phase locking device