SU1200299A1 - Устройство дл определени стационарности случайного процесса - Google Patents
Устройство дл определени стационарности случайного процесса Download PDFInfo
- Publication number
- SU1200299A1 SU1200299A1 SU843739208A SU3739208A SU1200299A1 SU 1200299 A1 SU1200299 A1 SU 1200299A1 SU 843739208 A SU843739208 A SU 843739208A SU 3739208 A SU3739208 A SU 3739208A SU 1200299 A1 SU1200299 A1 SU 1200299A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- control unit
- block
- inputs
- Prior art date
Links
Abstract
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ СТАЦИОНАРНОСТИ СЛУЧАЙНОГО ПРОЦЕССА, содержащее первый блок регистров, выход которого подключен к первому информационному входу первого блока сравнени , второй блок регистров,, первый и второй выходы которого соединены соотве-тственно с первыми информационными входами второго и третьего блоков сравнени , выходы которых подключены соответственно к первому и второму входам элемента ИЛИ, и блок управлени , отличающеес тем, что, с целью повышени точности, в него введены преобразователь напр жение-код, регистр сдвига, счетчик, элемент И, триггер и блок индикации, а блок управлени содержит генератор импульсов , первый и второй элементы И, первый и второй счетчики, первый, второй и третий элементы ИЛИ, RSтриггер , первый и второй элементы задержки, при этом информационный вход первого блока регистров объединен с вторым информационным входом первого блока сравнени и подключен к выходу преобразовател напр жение-код , управл юпщй вход которого объединен с первым входом первого элемента И блока управлени и соединен с единичным выходом RSтриггера , выход первбго блока сравнени подключен к информационному входу регистра сдвига, выход которого соединен со счетным входом счетчика, выход которого подключен к вторым входам второго и третьего блоков сравнени , выход элемента ИЛИ соединен с первым входом элемента И, выход которого подключен к входу установки в 1 триггера, выход которого соединен с информационным входом блока индикации, выход генератора импульсов подключен к второму входу первого элемента И блока управлени , выход котоi рого соединен с входом сдвига регистра сдвига и со счетным входом (Л первого счетчика блока управлени , выходы которого подключены к соответствующим входам второго элемента И блока управлени , выход которого соединен через первый элемент задержки с входом записи регистра N9 сдвига, с вторым входом элемента И и с входом второго элемента задержки , выход второго элемента задержки 1C подключен к входам перезаписи первого и второго блоков регистров и СО к первому входу первого элемента со ИЛИ блока управлени , второй вход которого вл етс запускающим входом устройства, выход первого элемента ИЛИ блока управлени соединен со счетным входом второго счетчика блока управлени и с входом установки О RS-триггера, вход установки в 1 которого подключен к выходу второго элемента ИЛИ блока управлени , первый вход которого соединен с выходом второго элемента И блока управлени , входы уста
Description
новки в о первого и второго счётчиков блока управлени объединены с вторым входс)м второго элемента ИЛИ блока управлени , с входом установки в О триггера, с входом установки в О счетчика, с входами установки в исходное состо ние регистра сдвига и первого блока регистров и подключены к входу установки в исходное состо ние устрой-
200299
ства, выходы второго счетчика блока управлени подключены к соответствующим входам третьего .элемента ИЛИ блока управлени , выход .которого соединен с управл ющим входом блока индикации и с третьим входом первого элемента И блока управлени , вход преобраэовател напр жение-код вл етс информационным входом устройства .
Изобретение относитс к вычислительной технике и может быть применено дл решени Задач технической и медицинской диагностики.
Цель изобретени - повьш1ение точности устройства.
На фиг. 1 показана блок-схема устройства; на фиг. 2 - принципиальна схема блокаг управлени .
Устройство содержит блок 1 управлени , преобразователь 2 напр жение-код , выход преобразовател 2 соединен с информационным входом первого блока 3 регистров и с.вторым информационным входом первого блока 4 сравнени , первый информа- ционный вход первого блока 4 сравнени подключен к выходу первого блока 3 регистров, а выход соединен с информационным входом регистра 5 сдвига, выход которого подключен к информационному входу счетчика 6, выходы второго блока 7 регистров подключены соответственно к первым информационным входам второго 8 и третьего 9 блоков сравнени , выходы блоков 8 и 9 сравнени подключены соответственно к первому и второму входам элемента ИЛИ 10, выход которого подключен к первому входу элемента И 11, выход элемента И I1 соединен с единичным входом триггера 12, выход которого подключен к информационному входу блока 13 индикации, информационный вход преобразовател 2 вл етс информационным входом 14 устройства вход блока 1 вл етс управл ющим входом 15 устройства, вход установки в О регистра 5 сдвига, счетчик
6, триггера 12 и вход установки в 1 первого блока 3 регистров вл ютс входом 16- установки в исходное состо ние устройства.
Блок 1 управлени содержит генератор 17 импульсов, выход которого подключен к второму входу первого элемента И 18, выход элемента И 18 соединен со счетным входом первого
счетчика 19, выходы счетчика 19
подключены к входам второго элемента И 20, выход которого через первый 21 и второй 22 элементы задержки соединен с первым входом перво-
го элемента ИЛИ 23, выход второго элемента И 20 подключен к одному из входов второго элемента ИЛИ 24, выход которого соединен с входом установки в 1 триггера 25, выход
первого элемента 23 подключен к счетному входу второго счетчика 26, выходы которого соединены с соответствующими входами третьего элемента ИЛИ 27.
Устройство работает следующим образом.
После подачи управл ющего импульса на вход 16 блоки устройства устанавливаютс в исходное состо ние. Блок 3 регистров устанавливаетс в единичное состо ние, регистр 5, счетчик 6, триггер 12 устанавливаютс в нулевое состо ние.
В регистры блока 7 записываютс верхние 1 нижние Тдуц.|, граничные значени числа инверсии (цепи предварительной записи информации в регистры блока 7 не показаны).
На Управл ющий вход 15 подаетс импульс запуска. По этому сигналу 3 на первом выходе блока 1 по вл етс единичный сигнал, который подаетсл на управл ющий вход преобразовател 2. Преобразователь 2 начинает цикл преобразовани непрерывной случай- ной величины в двоичный код. На втором выходе блока J по вл етс последовательность из п импульсов , котора поступает на вход управлени сдвигом регистра 5. Из регистра 5 на счетньй вход счетчик 6 поступает нулева последовательность сигналов. В результате счетч 6 остаетс в нулевом состо нии: . Число TO, записанное в счет- чик 6, сравниваетс , в блоках 8 и 9 со значени ми Tjj,p,c о ммно поступающими с выходов второго блока 7. регистров.. Результат сравнени - нулевой сигнал (так как Т д) поступает через элемент ИЛИ 10 на второй вход элемента И 1 За врем формировани последова тельности п импульсов на втором вы ходе блока I преобразователь 2 заканчивает преобразование непрерывной случайной величины в двоичный код X., . Это двоичное число поступает на вторые входы блока 4 и сравниваетс с двоичными числами, записанными в регистры блока 3 и поступающими на первые входы блока 4. На выходе блока 4 по вл етс ед ничный сигнал, если число Х больш числа, записанного в соответствующий регистр блока 3. Так как все разр ды регистров блока 3 в начале работы устройства установлены в единичное состо ние, то числа, записанные в регистрах блока 3, оказываютс не меньше числа X,. Поэтому на выходах блока 4 по вл ютс нулевые сигналы. Задержанный на один такт п-й импульс последовательности поступа с третьего выхода блока 1 на вход записи регистра 5. При этом в регистр 5 записываетс комбинаци сигналов О 0...О, а на единичный вход триггера I2 поступает сигнал сравнени содержимого счетчика 6 Т с граничными значени ми:Т д С(И мм С четвертого выхода блока 1 на управл ющие входы блоков 3 и 7 поступает п-й импульс, задержанный на два такта. По этому сигналу двоичное число Х с выходов преобразовател 2 записьгеаетс в первый 9 .4 регистр блока 3, а содержимое первого регистра блока 3 переписываете во второй регистр, второго - в третий и т.д. Таким образом, в регистрах блока 3 записаны числа X , I 1 1... 1, в регистрах блока 7 также происходит сдвиг информации и на выходы первой и второй групп блока 7 поступают сигналы, соот- ветствующие двоичным числам ,; и . На этом заканчиваетс первый цикл работы устройства. С началом второго цикла работы устройства на первый выход блока I снова поступает единичный сигнал, по которому в преобразователе 2 начинает с преобразование аналоговой случайной величины в двоичное число X.. Поступающа с второго выхода блока 1 на вход управлени сдвигом регистра 5 последовательность импульсов приводит к тому, что сигналы, о результатах сравнени предьщущего цикла поступают на счетный вход счетчика 6. После окончани п-го им пульса в счетчике записано число 0. По импульсу, поступающему с третьего выхода блока 1 на вход управлени записью регистра 5, сигналы А (Х2,Х,), А (X,,11...),..., А (X,, t 1 I ч I I ... I; о результатах сравнени числа Xj с числами Х, 11...1, записанными в регистрах блока 3, записываютс в регистр 5. По импульсу, поступающему с четвертого выхода блока 1, происходит сдвиг информации в регистрах блоков 3 и 7. В регистрах блока 3 записываютс числа Xj, X.,, 1I...1, а на выходах блока 7 формируютс сигнйлы , соответствующие числам ,цс i и После цикла работы устройства (k п+1) в регистрах блока 3 записываютс числа X.,, Х. , X.,.,., 1I...1. В регистре 5 записана комбинаци сигналов, соответствукмцих результатам сравнени числа Х с сигналами J л у А (Х, Xi), А (Xfc, Xf(.j), ..., (Xt, X,), А (Х., 1Г...1), де А (Х, П...1)0. В счетчике 6 записано число fc-Z V;-1 V, S5lA(x,.,X3-)i Ы (х, 4-2)А (Xfc.,, X,.,)-f...-t- A (Xfc.,, , /(., : |s jti+1 Сигналы, поступающие с выходов блока 7 на входы блоков 8 и 9 сравнени соответствуют граничным значени м инверсий (ии)И Т чксин) кото рые сравниваютс с числом Т/, поступающим на блоки 8 и 9 с выхода счетчика 6. При этом на выходах блоков 8 и 9 по вл ютс сигналы С и Cj -- rfl при Т|.-( 7Т„ кс(1с-1) при Т.1 (,., 1 при Т./ .1) при Т,. tV-1) 10 Триггер 12 переключаетс в единичное состо ние только в том случае , если значение Т. выходит за пределы граничных значений числа инверсий, т.е. когда.дл данной точки случайного процесса не выпол н етс условие стационарности ( - I 1 (k-1) На (п+1)-м цикле работы устройства с второго выхода блока I на вход управлени сдвигом регистра 5 поступает последовательность из п импуль сов, под действием которой записанна в регистре 5 комбинаци двоичных сигналов А (Х, Х,) , А (Х,, )... поступает на счетЛ . , ттлофлтпот 2 чик 6. в счетчике записываетс число rvMп-1 п Z/(X,X,)-.(X,,X), 1 1in которбе сравнитс в блоках 8 и 9 с граничными значени ми числа инвбр макс п п После окончани последнего ( п+1)-го цикла работы устройства с п того выхода блока 1 нулевой сигнал поступает на управл ющий вход блока 13 и разрещает отображение результата проверки. В случае неста ционарного случайного процесса триггер 12 находитс в единичном состо нии , что приводит к засветке соответствующего индикатора блока 13..
Claims (1)
- УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ СТАЦИОНАРНОСТИ СЛУЧАЙНОГО ПРОЦЕССА, содержащее первый блок регистров, выход которого подключен к первому информационному входу первого блока сравнения, второй блок регистров,, первый и второй выходы которого соединены соответственно с первыми информационными входами второго и третьего блоков сравнения, выходы которых подключены соответственно к первому и второму входам элемента ИЛИ, и блок управления, отличающееся тем, что, с целью повышения точности, в него введены преобразователь напряжение-код, регистр сдвига, счетчик, элемент И, триггер и блок индикации, а блок управления содержит генератор импульсов, первый и второй элементы И, первый и второй счетчики, первый, второй и третий элементы ИЛИ, RSтриггер, первый и второй элементы задержки, при этом информационный вход первого блока регистров объединен с вторым информационным входом первого блока сравнения и подключен к выходу преобразователя напряжение-код, управляющий вход которого объединен с первым входом первого элемента И блока управления и соединен с единичным выходом RSтриггера, выход первбго блока сравнения подключен к информационному входу регистра сдвига, выход которого соединен со счетным входом счетчика, выход которого подключен к вторым входам второго и третьего блоков сравнения, выход элемента ИЛИ соединен с первым входом элемента И, выход которого подключен к входу установки в 1 триггера, выход которого соединен с информационным входом блока индикации, выход генератора импульсов подключен к второму входу первого элемента И блока управления, выход которого соединен с входом сдвига регистра сдвига и со счетным входом первого счетчика блока управления, выходы которого подключены к соответствующим входам второго элемента И блока управления, выход которого соединен через первый элемент задержки с входом записи регистра сдвига, с вторым входом элемента И и с входом второго элемента задержки, выход второго элемента задержки подключен к входам перезаписи первого й второго блоков регистров и к первому входу первого элемента ИЛИ блока управления, второй вход которого является запускающим входом устройства, выход первого элемента ИЛИ блока управления соединен со счетным входом второго счетчика блока управления и с входом установки О RS-триггера, вход установки в ’Ί которого подключен к выходу второго элемента ИЛИ блока управления, первый вход которого соединен с выходом второго элемента И блока управления, входы устаSU 1200299 новки в О первого и второго счёт-? чиков блока управления объединены с вторым входом второго элемента ИЛИ блока управления, с входом' установки в О триггера, С входом установки в О счетчика, с входами установки в исходное состояние регистра сдвига и первого блока регистров и подключены к входу установки в исходное состояние устрой— ства, выходы второго счетчика блока управления подключены к соответствующим входам третьего элемента ИЛИ блока управления, выход .которого соединен с управляющим входом блока индикации и с третьим входом первого элемента И блока управления, вход преобразователя напряжение-код является информационным входом устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843739208A SU1200299A1 (ru) | 1984-05-11 | 1984-05-11 | Устройство дл определени стационарности случайного процесса |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843739208A SU1200299A1 (ru) | 1984-05-11 | 1984-05-11 | Устройство дл определени стационарности случайного процесса |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1200299A1 true SU1200299A1 (ru) | 1985-12-23 |
Family
ID=21118406
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843739208A SU1200299A1 (ru) | 1984-05-11 | 1984-05-11 | Устройство дл определени стационарности случайного процесса |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1200299A1 (ru) |
-
1984
- 1984-05-11 SU SU843739208A patent/SU1200299A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 453699, кл. G 06 F 15/36, 1974. Авторское свидетельство СССР № 497592, кл. G 06 F 15/36, 1975. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1200299A1 (ru) | Устройство дл определени стационарности случайного процесса | |
SU1057891A2 (ru) | Устройство дл измерени мощности потерь при коммутации тиристора | |
SU951280A1 (ru) | Цифровой генератор | |
SU1195278A1 (ru) | Цифровой фазометр | |
SU1084816A1 (ru) | Устройство дл сортировки | |
SU1188759A1 (ru) | Дифференцирующее устройство | |
SU1269167A2 (ru) | Устройство дл контрол и регистрации производительности оборудовани | |
SU1640828A1 (ru) | Преобразователь параллельного кода в последовательный | |
SU1226619A1 (ru) | Формирователь последовательности импульсов | |
SU902249A1 (ru) | Преобразователь интервала времени в цифровой код | |
SU1653154A1 (ru) | Делитель частоты | |
SU1196908A1 (ru) | Устройство дл определени среднего значени | |
SU1275314A2 (ru) | Цифровой частотомер | |
SU1654981A2 (ru) | "Устройство дл контрол кода "1 из @ " | |
SU1402980A2 (ru) | Устройство дл автоматической коррекции погрешностей измерительного преобразовател | |
SU1376083A1 (ru) | Генератор потоков случайных событий | |
SU1280621A1 (ru) | Генератор случайного процесса | |
SU824431A1 (ru) | Аналого-цифровой преобразователь | |
SU1410054A1 (ru) | Устройство дл определени матрицы достижимостей графа | |
SU1111174A1 (ru) | Устройство дл выделени экстремумов | |
SU1649547A1 (ru) | Сигнатурный анализатор | |
SU1522404A1 (ru) | Преобразователь переменного напр жени в код | |
SU496570A1 (ru) | Интегратор | |
SU1267618A1 (ru) | Адаптивный многоканальный след щий преобразователь аналог-код | |
SU920568A1 (ru) | Устройство дл измерени времени переходных процессов |