SU1190494A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU1190494A1
SU1190494A1 SU843702926A SU3702926A SU1190494A1 SU 1190494 A1 SU1190494 A1 SU 1190494A1 SU 843702926 A SU843702926 A SU 843702926A SU 3702926 A SU3702926 A SU 3702926A SU 1190494 A1 SU1190494 A1 SU 1190494A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
emitter
output
pulse
delay element
Prior art date
Application number
SU843702926A
Other languages
English (en)
Inventor
Вадим Маркович Низель
Владилен Ефимович Филиппов
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU843702926A priority Critical patent/SU1190494A1/ru
Application granted granted Critical
Publication of SU1190494A1 publication Critical patent/SU1190494A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ , содержащий первый и второй транзисторы и трансформатор, подключенный первичной обмоткой к источнику запускающих импульсов, а вторичной - к переходу база - эмиттер первого транзистора, коллектор которого подключен к шине питани , а эмиттер через резистор - к общей щине источника питани , к которой подключен также эмиттер второго транзистора, отличающийс  тем, что, с целью повышени  надежности и увеличени  крутизны фронтов, в него введены последовательно включенные элемент задержки и одновибратор, подключенный выходом к базе второго транзистора , коллектор которого подключен к эмиттеру первого транзистора и выходу формировател  импульсов, а вход элемента задержки подключен к источнику запускающих импульсов . Епит СО о 4 Х) 4

Description

Изобретение относитс  к импульсной технике и предназначено дл  получени  пр моугольных импульсов большой амплитуды с крутыми фронтами на емкостной нагрузке.
Цель изобретени  - повышение надежности формировател  и увеличение крутизны фронтов формируемых импульсов.
На чертеже представлена электрическа  блок-схема устройства.
Формирователь импульсов содержит первый и второй транзисторы 1 и 2 и трансформатор 3, подключенный первичной обмоткой к источнику 4 запускаюш,их импульсов , а вторичной - к переходу база - эммитер первого транзистора 1, коллектор которого подключен к шине питани , а эмиттер через резистор 5 - к обш,ей шине источника питани , к которой подключен также эмиттер второго транзистора 2, и, содержит последовательно включенные элемент 6 задержки и одновибратор 7, подлкюченный выходом к базе второго транзистора 2, коллектор которого подключен к эмиттеру первого транзистора 1 и выходу 8 формировател  импульсов, а выход элемента 6 задержки подключен к источнику запускаюш,их импульсов .
Формирователь импульсов работает следуюшим образом.
В исходном состо нии транзисторы 1 и 2 закрыты. Напр жение питани  (Enwi ) выбираетс  близким, но меньшим напр жени  лавинного пробо  транзисторов. Запускак)ш ,ий импульс через трансформатор 3 открывает транзистор 1, вызыва  его лавинный пробой. При пробое транзистора 1 через него протекает ток большой величины и происходит быстрый зар д паразитной емкости нагрузки, подключенной к выходу формировател , при этом формируетс  крутой передний фронт выходного импульса. По окончании зар да ток через транзистор 1 уменьшаетс  до значени  ЕПЯГ / RB, где RB - величина параллельно соединенных сопротивлени  нагрузки и резистора 5. При этом транзистор 1 находитс  в состо нии насышени  и формируетс  плоска  вершина выходного импульса. По заднему фронту входного импульса транзистор 1 закрываетс , одновременно на выходе элемента 6 задержки формируетс  импульс, длительность которого определ етс  врем задающими цеп ми элемента 6 задержки и должна превышать врем , необходимое дл  полного закрывани  транзистора 1. Задним фронтом выходного импульса элемента б задержки за-, пускаетс  одновибратор 7 и формирует на своем выходе импульс запуска транзистора 2. Включение транзистора 2 вызывает его лавинный пробой, и емкость нагрузки разр жаетс  через открытый транзистор 2 на обшую шину источника питани , в результате чего на выходе устройства 6 формируетс  крутой задний фронт импульса. Дл  формировани  заднего фронта длительность импульса на выходе одновибратора 7 должна обеспечить полный разр д емкости нагрузки через лавинно открытый транзистор 2. Так формируетс  пр моугольный импульс на выходе формировател .
Выход из стро  транзисторов исключаетс , так как исключаетс  возможность включени  второго транзистора 2 до того, как будет закрыт транзистор 1, т.е. повышаетс  надежность формировател . Увеличиваетс  также крутизна и улучшаетс  форма заднего. фронта выходного импульса, поскольку второй транзистор 2, формирующий задний фронт импульса, во-первых, подключен к нагрузке непосредственно, без каких-либо дополнительных элементов, внос ших дополнительное сопротивление в разр дную цепь и тем самым увеличиваюш,их посто нную времени разр дной цепи, а вовторых , управл етс  одновибратором 7, длительность импульса которого обеспечивает полный разр д емкости нагрузки. Формирователь может быть выполнен как на лавинных , так и на обычных транзисторах.

Claims (1)

  1. ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, содержащий первый и второй транзисторы и трансформатор, подключенный первичной обмоткой к источнику запускающих импульсов, а вторичной — к переходу база — эмиттер первого транзистора, коллектор которого подключен к шине питания, а эмиттер через резистор — к общей шине источника питания, к которой подключен также эмиттер второго транзистора, отличающийся тем, что, с целью повышения надежности и увеличения крутизны фронтов, в него введены последовательно включенные элемент задержки и одновибратор, подключенный выходом к базе второго транзистора, коллектор которого подключен к эмиттеру первого транзистора и выходу формирователя импульсов, а вход элемента задержки подключен к источнику запускающих импульсов.
SU843702926A 1984-02-20 1984-02-20 Формирователь импульсов SU1190494A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843702926A SU1190494A1 (ru) 1984-02-20 1984-02-20 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843702926A SU1190494A1 (ru) 1984-02-20 1984-02-20 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU1190494A1 true SU1190494A1 (ru) 1985-11-07

Family

ID=21104366

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843702926A SU1190494A1 (ru) 1984-02-20 1984-02-20 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU1190494A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 884088, кл. Н 03 К 5/01, 1981. Авторское .свидетельство СССР № 458090, кл. Н 03 К 3/353, 1975. *

Similar Documents

Publication Publication Date Title
SU1190494A1 (ru) Формирователь импульсов
SU1193781A1 (ru) Генератор импульсов
RU1812631C (ru) Транзисторный ключ
SU445128A1 (ru) Формирователь пр моугольных импульсов
SU1476597A1 (ru) Формирователь высоковольтных импульсов
SU930616A1 (ru) Формирователь импульсов
JPS587725Y2 (ja) パルス遅延回路
SU682981A1 (ru) Реле времени
SU731568A2 (ru) Элемент задержки потенциальных сигналов
JPS6033753Y2 (ja) コンデンサ放電式イグニッション装置
GB868998A (en) Improvements in or relating to transistor circuits
SU907785A2 (ru) Формирователь длительности импульсов
SU630663A1 (ru) Устройство дл задержки импульсов
SU613494A2 (ru) Формирователь импульсов
SU860301A1 (ru) Импульсной модул тор
SU1401571A1 (ru) Реле времени
JPS5826850B2 (ja) アステ−ブルマルチバイブレ−タ
SU458090A1 (ru) Формирователь импульсов
RU1812613C (ru) Импульсный модул тор
SU1396247A1 (ru) Генератор импульсов
SU663099A1 (ru) Импульсный модул тор
SU834840A1 (ru) Генератор импульсов
SU1277322A1 (ru) Преобразователь посто нного напр жени в переменное
SU87398A1 (ru) Пересчетна чейка
JPH01130617A (ja) 電圧制御発振回路