SU930616A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU930616A1
SU930616A1 SU772556585A SU2556585A SU930616A1 SU 930616 A1 SU930616 A1 SU 930616A1 SU 772556585 A SU772556585 A SU 772556585A SU 2556585 A SU2556585 A SU 2556585A SU 930616 A1 SU930616 A1 SU 930616A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
trigger
input
time
circuit
Prior art date
Application number
SU772556585A
Other languages
English (en)
Inventor
Владимир Иванович Алексеев
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU772556585A priority Critical patent/SU930616A1/ru
Application granted granted Critical
Publication of SU930616A1 publication Critical patent/SU930616A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Description

(54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ
1
Изобретение относитс  к импульсной технике, а именно - к формировател м импульсов и может быть использовано в устройствах автоматики.
Известен формирователь импульсов, содержащий первый трехвходовый и второй двухвходовый элементь И-НЕ, соеди- ненные по схеме R 5-триггера, врем задающий контур, выполненный на двух резисторах , конденсаторе и диоде, и выходной элемент И-НЕ, первый вход которого соединен с входом устройства и входом S первого элемента И-НЕ упом нутого триггера, второй вход - с выходом Э триггера, а выход соединен с входом R второго элемента И-НЕ триггера, выходы врем задаюшего контура соединены с двум  другими входами первого эпемента И-НЕ 1 .
Недостатком известного формировател  импульсов  вл етс  отсутствие лавинообразного процесса переключени  первого- элемента И-НЕ при формировании заднего фронта выходных импульсов, что
существенно ограничивает диапазон длительностей формируемых импульсов неискаженной формы.
Наиболее близким техническим решением к изобретению  вл етс  формирователь импульсов, содержащий триггер, врем задающую цепь, выполненную на двух резисторах, конденсаторе и диоде, тринэистор , соединенный базой с выходом врем задаюшей цепи, эмиттером - с общей
10 шиной, коллектором - с нулевым входом триггера, элемент И-НЕ 2 .
Недостатком данного формировател   вл етс  значительна  потребл ема  мощность .
15
Цель изобретени  - уменьшение по требл емой мощности.
ГТоставленна  цепь достигаетс , тем, что в формирователь импульсов, содержащий триггер, врем задающую цепь,
20 . состо щую из двух резисторов,, ковденсатора и диода, транзистор, база которого соединена с выходом врем задаю . щей цепи, эмиттер - с общей шиной, а 39 коллектор - с нулевым входом триггера единичный вход которого соединен с одним из входов элемента И-НЕ и с входно шиной, единичный выход триггера подклю чен через последовательно соединенные первый резистор, конденсатор и второй резистор к нулевому выходу триггера и к другому входу элемента И-НЕ, причем параллельно первому резистору подключен диод, катод которого соединен с еди нкчным выходом триггера. На фиг. 1 представлена электрическа схема формировател  импульсов ; на фиг. временные диаграммы, по сн ющие его работу. Формирователь испульсов содержит RS -триггер 1, единичный S вход которого соединен с входной шиной и с одним из входов элемента И-НЕ 2, транзистор 3, коллектор которого соединен с нулевым R входом триггера 1, эмит тер с обшей шиной, а база с выходом врем задаюшей цепи, выполненной на резисторах 4 и 5,конденсаторе 6 и диоде Единичный Q выход триггера 1 соединен через последовательно включенные резистор 4, конденсатор 6 и резистор 5 с нулевым Q выходом триггера 1 и с другим входом элемента И-НЕ 2. Диод 7 включен параллельно резистору 4., Формирователь импульсов работает следуюи ;им образом. В исходном состо нии на вход 5 триг гера 1 подаетс  потенциал уровн  логической 1 (см. ф}П. 2 а). При этом на выходе Q триггера 1 устанавливаетс  потенциал уровн  логического О, U , на выходе У - потенциал уровн  логической 1, и (см. фиг. 25), конденсатор 6 зар жен до напр жени  U на нижней обкладке. Поступающий на входную шину отрицательный (относительно уровн  логической 1) импульс формирует передний фронт выходного импульса (см. фиг. 2д) на элементе И-НЕ 2 и переключает триггер 1 в другое устой чивое состо ние. На выходе Q триггера устанавливаетс  уровень логической 1 на выходе Q - уровень логического О Конденсатор 6 начинает перезар жатьс  Основна  цепь перезар да состоит из резистора 5, выходного сопротивлени  по выходу Q триггера 1, внутреннего сопротивлени  источника питани , выход кого сопротивлени  по выходу Q триггера 1 и сопротивлени  параллельно соединенных резистора 4 и запертого обратным смешением диода 7. В этой 64 цепи величина сопротивлени  параллелг ко соединенных резистора 4 и диода 7 во много раз превышает все остальные величины сопротивлений. Ток перезар да создает на резисторе 4 и диоде 7 падение напр жени  (см. фиг. 2Ь), приложенное минусом к базе транзистора 3, которое надежно его запирает. При этом на входе R триггера 1 удерживаетс  потенциал (см. фиг. 2Z), несколько превьпдающий значение входного порргового напр жени  погической 1 U элемента И-НЕ. Через врем , определ емое посто нной времени цепи перезар да конденсатора 6, возрастающее напр жение на базе транзистора 3 достигает значени  при котором транзистор 3 отпираетс . Напр жение на входе R триггера 1 уменьшаетс  и достигает уровн  Ufjop , триггер 1 начинает переключатьс . С этого момента процесс переключе- 1ш  триггера 1 и открывани  транзистора 3 протекает лавинообразно, благодар  п.оложительной обратной св зи, с выхода 0 триггера 1 через резистор 5 и конденсатор 6 на базу транзистора 3. Триггер переключаетс  в исходное состо ние, а на элементе И-НЕ 2 формируетс  задний фронт выходного импульса. В конце процесса на входе R триггера 1 устанавливаетс  потенциал входного порогового напр жени  уровн  логического О, элемента И-НЕ 2, а конденсатор 6 начинает зар жатьс  до исходного значени  напр жени . Основна  цепь зар да проходит через резистор 5 и открьшаюшийс  при этом диод 7. Посто нна  времени цепи зар да конденсатора 6 во много раз меньше посто нной времени цепи перезар да . Таким образом, предлагае1 ый формирователь импульсов обеспечивает формирование неискаженных импульсов в широком диапазоне длительностей, благодар  лавинообразному протеканию процесса переключени  при формировании заднего фронта выходных импульсов, обеспечивает эффективное использование параметров врем задающей цепи, благодар  большим пределам изменени  напр жени  на верхней обкладке конденсатора 6 при формировании длительности выходного импульса. Малое врем  восстановлени  устройства в исходное состо ние определ етс  низким сопротивлением смешенного в пр мом направлении при этом процессе (см. эпюры напр жений) диода 7 и низким выходным сопротивлением элемента И-НЕ триггера 1 (выход Q ).
59
Транзистор 3 не принимает участи  в процессе восстановпени  в исходное состо ние, т. к. в момент начала этого процесса транзистор 3 закрываетс  вследствие скачкообразного уменьшени  на- пр жени  на коллекторе транзистора 3 до значени  Ирер которое обеспечивает с  наличием триггерных св зей. Транзистор 3 удерживаетс  в закрытом состо нии в -течение всего времени, до начала следующего процесса формировани  задJHerq фронта выходного импульса и находитс  в открытом состо нии тольки в течение короткого времени процесса формировани  заднего фронта выходных импульсов .
Таким образом, подключение врем задаюшей цепи в предлагаемом формирователе позвол ет повысить экономичность формировател  при сохранении основных технических характеристик : минимальной задержки запуска, большого диапазона формируемых длительностей импульсов и формировани  хороших фронтов выходных импульюов, т. е. позвол ет достичь технического эффекта, состо щего в экономии элементов и существенном облегчении режима работы транзистора, при котором значительно уменьшаетс  потребл ема  HN-r МОШНОСТЬ.
166

Claims (2)

1.Авторское свидетельство СССР № 387513, кп. Н 03 К 5/01, 1973.
2.Авторское свидетельство СССР № 445140, кп. Н 03 К 5/04, 10.05.71.
JZL
Коаад
а
I Unof I I
i
ипор
Фиг..
SU772556585A 1977-12-20 1977-12-20 Формирователь импульсов SU930616A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772556585A SU930616A1 (ru) 1977-12-20 1977-12-20 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772556585A SU930616A1 (ru) 1977-12-20 1977-12-20 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU930616A1 true SU930616A1 (ru) 1982-05-23

Family

ID=20738684

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772556585A SU930616A1 (ru) 1977-12-20 1977-12-20 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU930616A1 (ru)

Similar Documents

Publication Publication Date Title
SU930616A1 (ru) Формирователь импульсов
KR910004962B1 (ko) 방전 가공 전원
US2830199A (en) Pulse generating circuits
US3854103A (en) Independently variable on-time and off-time pulse generator circuit
SU790123A1 (ru) Одновибратор
SU788359A2 (ru) Одновибратор
SU750701A1 (ru) Формирователь импульсов
SU758488A1 (ru) Одновибратор с разр дным триггером
SU756612A1 (ru) Кдущип мультивибратор \ 1
SU728217A1 (ru) Одновибратор
SU817984A1 (ru) Одновибратор
SU538483A1 (ru) Формирователь импульсов
SU636776A2 (ru) Одновибратор
SU630663A1 (ru) Устройство дл задержки импульсов
SU1221712A2 (ru) Одновибратор
SU902223A1 (ru) Одновибратор
SU875593A1 (ru) Генератор импульсов
SU632059A1 (ru) Одновибратор
SU773916A1 (ru) Формирователь двухступенчатых импульсов
SU721905A1 (ru) Генератор пилообразных импульсов
SU1252926A1 (ru) Формирователь длительности импульсов
SU754656A1 (ru) Генератор импульсов 1
SU613494A2 (ru) Формирователь импульсов
SU1193781A1 (ru) Генератор импульсов
SU508916A1 (ru) Транзисторный генератор фантастрон-ного типа