SU1187166A1 - Device for priority selecting of signals - Google Patents

Device for priority selecting of signals Download PDF

Info

Publication number
SU1187166A1
SU1187166A1 SU843736432A SU3736432A SU1187166A1 SU 1187166 A1 SU1187166 A1 SU 1187166A1 SU 843736432 A SU843736432 A SU 843736432A SU 3736432 A SU3736432 A SU 3736432A SU 1187166 A1 SU1187166 A1 SU 1187166A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
elements
inverse
Prior art date
Application number
SU843736432A
Other languages
Russian (ru)
Inventor
Виталий Владимирович Лаврешин
Николай Михайлович Лаврешин
Станислав Борисович Цакоев
Евгений Александрович Якушев
Original Assignee
Предприятие П/Я А-3756
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3756 filed Critical Предприятие П/Я А-3756
Priority to SU843736432A priority Critical patent/SU1187166A1/en
Application granted granted Critical
Publication of SU1187166A1 publication Critical patent/SU1187166A1/en

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

УСТРОЙСТВО ПРИОРИТЕТНОЙ СЕЛЕКЦИИ СИГНАЛОВ, содержащее два триггера и четыре элемента И, о т личающеес  тем, что, с целью расширени  области применени  путем обеспечени  возможности работы устройства как с потенциальными, так и с импульсными входными сигналами , устройство содер7 сит элемеит И-НЕ и два одновибратора, причем первые входы первого и второго элементов И соединены с входом сброса устройства, информационные входы которого соединены с тактовыми входами первого и второго триггеров. инверсные выходы которых соединены с первым и вторым входами элемента И-НЕ и с первыми входами третьего и четвертого элементов И соответственно , выходы третьего и четвертого элементов И соединены с входами первого и второго одновибраторов.соответственно , пр мой и инверсный выходы которых  вл ютс  выходами устройства , выход элемента И-НЕ соединен с вторым входом четвертого эле мента И, третий вход которого соединен с инверсным выходом первого одновибратора и с вторым входом первого элемента И, выход которого соединен с единичным входом первого триггера, (Л информационный вход которого соедиС нен с входом логического нул  устройства , инверсный выход второго одновибратора соединен с вторым входом третьего элемента И и с вторым входом второго элемента И,вькод которого соединен с единичный входом второго триггера, информационный вход которого соединен с входом логического нул  устройства.A DEVICE FOR PRIORITY SELECTION OF SIGNALS, containing two triggers and four elements AND, as such, in order to expand the field of application by enabling the device to work with both potential and pulsed input signals, the device contains AND-NOT elements and two one-shot, the first inputs of the first and second elements And connected to the reset input of the device, the information inputs of which are connected to the clock inputs of the first and second triggers. the inverse outputs of which are connected to the first and second inputs of the NAND element and the first inputs of the third and fourth elements AND, respectively, the outputs of the third and fourth elements AND are connected to the inputs of the first and second one-vibrators. Respectively, the direct and inverse outputs of the device are , the output of the element AND-NOT is connected to the second input of the fourth element I, the third input of which is connected to the inverse output of the first one-vibrator and to the second input of the first element I whose output is connected to the unit m input of the first trigger, (L whose information input connects to the input of the logical zero of the device, the inverse output of the second one-oscillator is connected to the second input of the third element And and the second input of the second element And whose code is connected to the single input of the second trigger, information input of which is connected with input logical zero device.

Description

11 Изобретение относитс  к автоматике и вьмислительной технике и может быть использовано в вычислительных системах с обпцш полем запросов. Цель изобретени  - расширение области применени  устройства путем обеспечени  возможности его работы ка с потенциальными,так и с импульсными входньми сигналами. На чертеже приведена структурна  схема устройства. Устройство содержит элементы И 1 и 2, триггеры 3 и 4, элемент И 5, элемент И-НЕ 6, элемент И 7, одновибраторы 8 и 9, входы 10 и 11 устройства, вход 12 сброса устройства , выходы 13-16 устройства. Устройство приоритетной селекции сигналов работает следующим образом После включени  питани  и подачи с входа 12 сигнала сброса на его выходах 13 и 14 по вл етс  уровень логической единицы, а на выходах 15 и 16 уровень логического нул . Импульсный и потенциальный входной сигнал запроса своим перепадом из уровн  логического нул  в логическую единицу фиксируетс  на соответствующем триггере 3 и 4, На инверсном вькоде триггера по вл етс  уровень логической единицы. Элемент И 5 имеет приоритет трансл ции входного сигнала. При одновременном по влении входных сигналов на инверсных выходах триггеров 3 и 4, на выходе элемента И-НЕ 6 по вл етс  уровень логического О, который блокирует элемент И 7..Элемент И 5 открыт и на его выходе по вл етс  перепад из уровн  логического нул  в логическую единицу. Этот перепад запускает одновибратор 8, который формирует два парофазных ,выходных сигнала. С инверсного выхода одновибратора 8 сигнал поступает на второй вход элемента И 1 и переключает триггер 3 в исходное состо ние, при этом сигнал логического нул  с инверсного выхода триггера 3 блокирует по первому входу элемент И 5 и устанавливает на выходе элемента И-НЕ 6 уровень логической единицы. На все врем  действи  сигнала с инверсного выхода одновибратора 8, блокируетс  (уровнем логического нул ) по третьему входу элемент И 7. 6 По окончании действи  сигнал с инверсного выхода одновибратора 8 на третий вход элемента И 7 поступает уровень.логической единицы, который разрешает прохождение запроса с триггера4, На выходе элемента И 7 по вл етс  перепад из уровн  ло-. гического нул  в логическую единицу. Этот перепад запускает одновибратор 9, которой формирует два парофазных выходных сигнала. С инверсного выхода одновибратора 9 сигнал поступает на второй вход элемента И, 2 и переключает триггер 4 в исходное состо ние. Одновременно этот сигнал по второму входу элемента И 5 блоки-грует цепи первого приоритетного входа на врем  своего действи . По окончании выходных сигналов схема приходит в исходное состо ние. При неодновременном по влении сигналов на входах запроса устройство отрабатьшает входной сигнал, который пришел первым, а послеокончани  отработки первого - другой сигна л . Например, пусть первым пришел сигнал на вход 11 устройства. Так как на втором входе элемента И 7 логическа  единица (второго входного сигнала нет и на инверсном выходе триггера 3 логический нуль, который устанавливает на выходе И-НЕ 6 единицу), то на выходе элемента . И 7 по вл етс  перепад из уровн  логического нул  в логическую единицу, который запускает одновибратор 9. С инверсного выхода одновибратора 9 снимаетс  сигнал (уровень логического нул ), доторый поступа  на второй вход элемента И 5, блокирует его. По вившийс  на входе 10 устройства второй запросный сигнал переключает триггер 3, на инверсном выходе которого по вл етс  логическа  единица, поступающа  на первый вход заблокированного уже элемента И 5. После о.кончани  сигнала на выходе одновибратора 9 снимаетс  блокировка элемента И 5. На выходе элемента И 5 .по витс  перепад из уровн  логического нул  в уровень логической единицы, произойдет запуск одновибратора 8 и аналогична  отработка .11 The invention relates to automation and supervisory technology and can be used in computer systems with a general query field. The purpose of the invention is to expand the field of application of the device by enabling it to work with both potential and pulsed input signals. The drawing shows a block diagram of the device. The device contains elements And 1 and 2, triggers 3 and 4, element And 5, element AND-NOT 6, element And 7, one-shot 8 and 9, inputs 10 and 11 of the device, input 12 reset the device, the outputs 13-16 of the device. The device for priority signal selection works as follows. After turning on the power and sending a reset signal from input 12, a logic unit level appears at its outputs 13 and 14, and a logic zero level at outputs 15 and 16. The impulse and potential input signal of the request is detected by its differential from the level of logical zero to a logical unit at the corresponding trigger 3 and 4. A logical unit level appears at the inverse of the trigger code. Element And 5 has the priority of broadcasting the input signal. At the simultaneous appearance of the input signals at the inverted outputs of the triggers 3 and 4, the output of the AND-NE 6 element appears at the level of a logical O, which blocks the element of AND 7. The element 5 is open and at its output appears a difference from the logical level zero to a logical one. This differential triggers a one-shot 8, which generates two vapor-phase, output signals. From the inverse output of the one-shot 8 signal goes to the second input of the element I 1 and switches the trigger 3 to the initial state, while the logical zero signal from the inverse output of the trigger 3 blocks the element 5 from the first input and sets the logical level units. At all times the signal from the inverse output of the one-shot 8, is blocked (by the level of logic zero) at the third input element And 7. 6 When the signal ends, the signal from the inverse output of the one-vibrator 8 to the third input element And 7 enters the level of the logical unit that permits the request with trigger 4, At the output of element And 7, a difference appears from the level of lo-. logical zero to a logical unit. This differential triggers a one-shot 9, which generates two vapor-phase output signals. From the inverse output of the one-shot 9, the signal arrives at the second input of the element I, 2 and switches the trigger 4 to the initial state. At the same time, this signal on the second input of the element And 5 blocks-loops the circuit of the first priority input for the time of its action. At the end of the output signals, the circuit returns to its original state. In case of non-simultaneous appearance of signals at the request inputs, the device rejects the input signal that arrived first, and after finishing the first one, another signal l. For example, let the first signal came at the input 11 of the device. Since the second input element And 7 logical unit (the second input signal is not on the inverse output of the trigger 3 logical zero, which sets the output AND NOT 6 unit), then the output element. And 7, a differential from a logic zero level to a logic unit appears, which triggers the one-shot 9. From the inverse output of the one-shot 9, a signal is removed (the level of the logic zero) that goes to the second input of the And 5 element and blocks it. A second request signal that appeared at the device input 10 switches the trigger 3, at the inverse output of which a logical unit appears, arriving at the first input of the already blocked element AND 5. After the signal ends at the output of the one-vibrator 9, the blocking element AND 5 is removed. of the element And 5. On the transition from the level of logical zero to the level of logical unit, the one-shot 8 will start up and similar working-out will occur.

ГR

Claims (1)

УСТРОЙСТВО ПРИОРИТЕТНОЙ СЕЛЕКЦИИ СИГНАЛОВ, содержащее два триггера и четыре элемента И, о т личающееся тем, что, с целью расширения области применения путем обеспечения возможности работы устройства как с потенциальными, так и с импульсными входными сигналами, устройство содержит элемент И-НЕ и два одновибратора, причем пер· вые входы первого и второго элементов И соединены с входом сброса устройства, информационные входы которого соединены с тактовыми входами первого и второго триггеров, инверсные выходы которых соединены с первым и вторым входами элемента И-НЕ и с первыми входами третьего и : четвертого элементов И соответственно, выходы третьего и четвертого элементов И соединены с входами первого и второго одновибраторов.соответственно, прямой и инверсный выходы которых являются выходами устройства, выход элемента И-НЕ соединен с вторым входом четвертого эле·^· мента И, третий вход которого соединен с инверсным выходом первого одновибратора и с вторым входом первого элемента И, выход которого соединен с единичным входом первого триггера, информационный вход которого соединен с входом логического нуля устройства, инверсный выход второго одновибратора соединен с вторым входом третьего элемента Й и с вторым входом второго элемента И,выход которого соединен с единичным входом второго триггера, информационный вход которого соединен с входом логического нуля устройства.DEVICE FOR PRIORITY SIGNAL SELECTION, containing two triggers and four And elements, characterized in that, in order to expand the scope by providing the device with both potential and pulsed input signals, the device contains an NAND element and two one-shots moreover, the first inputs of the first and second elements AND are connected to the reset input of the device, the information inputs of which are connected to the clock inputs of the first and second triggers, the inverse outputs of which are connected to the first and W the other inputs of the AND-NOT element and with the first inputs of the third and : fourth AND elements, respectively, the outputs of the third and fourth AND elements are connected to the inputs of the first and second single-vibrators. Accordingly, the direct and inverse outputs of which are the device outputs, the output of the AND-NOT element is connected to the second input of the fourth element · ^ · And, the third input of which is connected to the inverse output of the first one-shot and to the second input of the first element And, the output of which is connected to a single input of the first trigger, the information input of which connected to the logic zero input of the device, the inverse output of the second one-shot is connected to the second input of the third element Y and to the second input of the second element And, the output of which is connected to a single input of the second trigger, the information input of which is connected to the logical zero input of the device. S.U.. »»1187166S.U .. »» 1187166 1 1187166 21 1187166 2
SU843736432A 1984-04-29 1984-04-29 Device for priority selecting of signals SU1187166A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843736432A SU1187166A1 (en) 1984-04-29 1984-04-29 Device for priority selecting of signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843736432A SU1187166A1 (en) 1984-04-29 1984-04-29 Device for priority selecting of signals

Publications (1)

Publication Number Publication Date
SU1187166A1 true SU1187166A1 (en) 1985-10-23

Family

ID=21117301

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843736432A SU1187166A1 (en) 1984-04-29 1984-04-29 Device for priority selecting of signals

Country Status (1)

Country Link
SU (1) SU1187166A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельствоСССР № 518771, кл. G 06 F 9/46, 1976. Авторское свидетельство СССР 1091162, кл.. G 06 F 9/46, 1983. *

Similar Documents

Publication Publication Date Title
ES8605348A1 (en) A self-routing switching network.
SU1187166A1 (en) Device for priority selecting of signals
SU1571772A1 (en) Device for reduction of fibonacci code to minimum form
SU1621143A1 (en) Ik-type flip-flop
GB1159024A (en) Improvements in or relating to Transistor Circuit Arrangements.
SU1580534A1 (en) Ternary counting device
SU1383472A1 (en) Time pulse discriminator
SU1123061A1 (en) Control unit for shift register
JPS62224848A (en) Logic circuit switching circuit
SU1628228A1 (en) Static detector
SU1324106A1 (en) G-flip=flop
RU2022325C1 (en) Jet flip-flop
SU1182660A1 (en) Pulse switch with control signal storing
SU748845A1 (en) Minimum-duration pulse selector
SU1190500A1 (en) Device for detecting pulse loss
SU1037427A1 (en) Multistable flip-flop
SU1249501A1 (en) Jet coincidence device
SU1211715A1 (en) Information input device
SU1603367A1 (en) Element of sorting network
SU1014145A1 (en) Switching device
RU1807477C (en) Device for comparing numbers
SU788389A1 (en) Series counter with two-wire communication
SU1103237A1 (en) Multi-channel priority device
SU1233269A1 (en) Device for generating single pulses
SU1474778A1 (en) Device for recording actuation of repeated reconnection automatic control