SU1166280A1 - Device for forming pulses - Google Patents

Device for forming pulses Download PDF

Info

Publication number
SU1166280A1
SU1166280A1 SU843684983A SU3684983A SU1166280A1 SU 1166280 A1 SU1166280 A1 SU 1166280A1 SU 843684983 A SU843684983 A SU 843684983A SU 3684983 A SU3684983 A SU 3684983A SU 1166280 A1 SU1166280 A1 SU 1166280A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
outputs
elements
output
Prior art date
Application number
SU843684983A
Other languages
Russian (ru)
Inventor
Владимир Александрович Добрыдень
Игорь Данилович Пузько
Иван Борисович Каринцев
Original Assignee
Сумский Филиал Харьковского Ордена Ленина Политехнического Института Им.В.И.Ленина
Харьковский инженерно-строительный институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Сумский Филиал Харьковского Ордена Ленина Политехнического Института Им.В.И.Ленина, Харьковский инженерно-строительный институт filed Critical Сумский Филиал Харьковского Ордена Ленина Политехнического Института Им.В.И.Ленина
Priority to SU843684983A priority Critical patent/SU1166280A1/en
Application granted granted Critical
Publication of SU1166280A1 publication Critical patent/SU1166280A1/en

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СЕРИЙ ИМПУЛЬСОВ, содержащее генератор тактовых импульсов, выход которого подключен к первому входу первого элемента И, счетчик импульсов , выходы которого соединены с входами первого коммутатора, второй ц третий элементы И, второй коммутатор , отличающеес  тем, что, с целью повьшени  надежности в него введены элемент ИЛИ, триггер, элемент задержки, первый и второй многовходовые элементы И, входы которых подключены к выходам первого и второго коммутаторов , входы второго коммутатора подключены к выходам счетчика импульсов , стробирующие входы первого и второго многовходовых элементов И соединены через элемент задержки с выходом генератора тактовых импульсов , причем выходы первого и второго многовходовых элементов И соединены с первыми, входами второго и третьего элементов И соответственно , вторые входы которых соединены соответственно с пр мым и инверсным выходами триггера, первый и вто (Л рой входы которого подключены соответственно к выходам второго и третьего элементов И и через элемент ИЛИ - к установочному входу счетчика импульсов, разр дные входы которого соединены с выходом генератора тактовых импульсов, а пр мой выход Од триггера соединен с вторым входом Од первого элемента И. к СХ)A DEVICE FOR THE FORMATION OF A SERIES OF PULSES, containing a clock pulse generator, the output of which is connected to the first input of the first element AND, a pulse counter whose outputs are connected to the inputs of the first switch, the second center, the third element And, the second switch, characterized in that, in order to increase reliability an OR element, a trigger, a delay element, the first and second multi-input elements AND, whose inputs are connected to the outputs of the first and second switches, the inputs of the second switch are connected to the outputs the pulse gate, the gate inputs of the first and second multi-input elements And are connected via a delay element to the output of the clock generator, and the outputs of the first and second multi-input elements And are connected to the first, second and third elements, respectively, the second inputs of which are connected respectively to the forward and the inverse outputs of the trigger, the first and the second (the Loye inputs of which are connected respectively to the outputs of the second and third elements AND, and through the OR element to the installation input of the counter and the pulses, the bit inputs of which are connected to the output of the clock pulse generator, and the direct output Od of the trigger is connected to the second input Od of the first element I. to the CX)

Description

Изобретение относитс  к иьтульсной технике и может быть использовано дл  выработки управл ющих команд в устройствах автоматики, в системах контрол  цифровых электронных узлов и блоков. Известен формирователь серии импульсов, содержащий генератор импульсов, коммутаторы, дешифраторы датчики импульсов, делитель частоты триггеры, элементы И lj . Недостатком устройства  вл етс  его сложность. Наиболее близким к изобретению по технической, сущности  вл етс  устройство дл  формировани  серий Импульсов, содержащее генератор так товых импульсов, выход которого подключен к первому входу первого элемента И, счетчик импульсов, выходы которого соединены с входами первого коммутатора, второй и трети элементы И, второй коммутатор, а также формирователь импульсов, второй счетчик импульсов. Данное устройство позвол ет формировать различные серии импульсов регулируемой длительности 2 . Однако известное устройство отличаетс  сложностью и недостаточной надежностью. Цель изобретени  - повышение надежности устройства. Поставленна  цель достигаетс  тем, что в устройство дл  формирова ни  серий импульсов, содержащее генератор тактовых импульсов, выход которого подключен к первому входу .первого элемента И, счетчик импульсов , выходы которого соединены с, входами первого коммутатора, второй и .третий элементы И, второй комму . татор, введены элемент ИЛИ, триггер элемент задеджки, первьй и второй многовходовые элементы И, входы которых подключены к : выходам первог И второго коммутаторов, входы второго коммутатора подключены к выходам счетчика импульсов, стробирую щие входы первого и второго многовходовых элементов И соединены чер элемент задержки с выходом генера , тора тактовых импульсов, причем вы ходы первого и второго многовходовых элементов И соединены с первыми входами второго и третьего элементов И соответственно, вторые входы котооых соединены соответственно С пр мым и инверсным вьи одами триггера, первьй и второй входы ког торого подключены.соответственно к выходам второго и третьего элементов И и через элемент ИЛИ к установочному входу счетчика импульсов, разр дные входы которого соединены с выходом генератора тактовых импульсов , а пр мой выход триггера соединен с вторым входом первого элемента И. На чертеже представлена структурна  схема устройства дл  формировани  -серий импульсов. Устройство содержит счетчик 1 импульсов , элемент 2 задержки, первый 3, второй 4, третий 5 элементы И, триггер 6, элемент ИЖ 7, первьй 8 и второй 9 многовходовые элементы И, первьй 10 и второй 11 коммутаторы, генератор 12 тактовых импульсов, вьгхо;5ную шину 13. Выход генератора 12 подключен к первому входу первого элемента И 3. Выходы счетчика 1 соединены с входами -первого коммутатора 10. Входы элементов И 8 и 9 подключены к выходам первого и второго коммутаторов 10 и 11. Входы второго коммутатора 11 подключены к выходам счетчика 1 импульсов. Стробирующие входы первого и второго многовходных элементов И 8 и 9 соединены через элемент 2 задержки с выходом генератора 12 тактовых импульсов, причем выходы.первого и второго многовходовых элементов И 8 и 9 соединены с первыми входами второго и третьего элементов И 4 и 5, вторые входы которых соединены с пр мым и инверсным выходами триггера 6, .первьй и второй входы которого подключены соответственно к выходам второго и третьего элементов И 4 и 5 и через элемент ИЛИ 7 к установочному входу счетчика 1 импульсов , разр дные входы которого соединены с выходом генератора 12 тактовых импульсов, а пр мой выход триггера 6 соединен с вторым входом первого элемента ИЗ.. В качестве счетчика 1 может быть использован счетчик.накапливающего типа. Импульс, поступающий на импульсный (второй) вход элементов 8 или 9, проходит на его выход только при наличии единичного сигнала на всех его потенциальных (первых) входах. Элемент 2 задержки исключает вли ние переходных процессов в счетчике при поступлении на его вход очередного тактового импульса на услови  прохождени  то же импульса через элементы И 8 или И 9. Таким образом, врем  задержки элемента 2 должно быть достаточным дл  завершени  -переходных процессо в счетчике. Коммутатор 10 позвол ет подключить 1 -и потенциальный вход элемента 8 либо к пр мому, либо к инверсному выходу 1 -го разр да счетчика 1 ( t- 1, 2,..., п.). Таким образом, с помощью коммутатора 10, представл ющего.собой совокупность двухпозиционных пер . ключателей, можно обеспечить по вление единичного сигнала на всех потенциальных выходах элемента 8 при любом наперед заданном значении Л1 , содержимого m счетчика 1. Коммутатор Т1 идентичен коммутатору 10. Устройство работает следующим образом. В исходном состо нии счетчик 1 находитс  в нуле, т.е. на пр мых ег выходах установлена кодова  комбина ци  00...О, триггер 6 находитс  в единичном состо нии, когда на его пр мом выходе установлен единичный сигнал. На вторых входах элементов И 3 и 4 присутствуют разрешающие си налы, а на втором входе третьего элемента И 5 - запрещающий сигнал. Коммутаторы 10 и 11 обеспечивают по  вление идентичного сигнала на всех вторых входах элементов 8 и 9 соответственно лишь при определенных заранее заданных числах М, и M.фиксируемых счетчиком 1. Причем чис ло ЛЛ определ ет число импульсов длительность в серии, число интервала между сери ми импульсов. Числа М, и М2 устанавливаютс  независимо одно от другого и могут находитьс  между собой в различных отношени х: они могут быть равными М может быть больше или меньше М 804 Тактовые импульсы, поступающие с генератора 12, проход т через элемент И 3 на выходную шину 13, формиру  первую серию импульсов на выходе, и одновременно на счетный вход счетчика 1, причем каждый входной импульс увеличивает содержимое счетчика 1 на единицу младшего разр да. При достижении равенстйа № - М за счет поступлени  очередного импульса на тактовый вход счетчика 1 этот же импульс, задержанный элементом 2 задержки, проходит на выход элемента И 8, а через элемент И 4 на нулевой вход триггера 6 и через элемент ИЛИ 7 - на вход установки в нуль счетчика 1. После установки триггера 6 в нуль на вторые входы элементов И 3 и 4 поступает нулевой сигнал, а на второй вход элемента И 5 - единичный сигнал. Тактовые импульсы перестают проходить на выходную шину 13. Формирование первой серии импульсов прекращаетс . Тактовые импульсы продолжают по-iступать на тактовый вход счетчика 1, При достижении равенства т М за счет поступлени  очередного тактового импульса на тажтовый вход счетчика 1 этот же импульс, задержанньй элементом 2, проходит через элементы И 9 и 5 на единичный вход триггера 6, устанавлива  его в единичное состо ние , а через последовательно соединенные элементы И 5 и ИЛИ 7 - на вход установки в нуль счетчика 1. Единичный сигнал снова поступает на вторые входы элементов И 3 и 4. Тактовые импульсы через элемент И 3 снова начинают поступать на выходную шину 13. Начинаетс  формирование второй серии импульсой. Таким образом, предпагаемое устройство по сравнению с известным при повьппенной надежности позвол ет формировать различные числа импульсов в серии и длительность паузы между сери ми импульсов.The invention relates to pulse technology and can be used to generate control commands in automation devices, in control systems of digital electronic components and blocks. Known shaper series of pulses, containing a pulse generator, switches, decoders pulse sensors, frequency divider triggers, elements And lj. The disadvantage of the device is its complexity. The closest to the invention to the technical, essence is a device for forming a series of Pulses, containing a generator of such pulses, the output of which is connected to the first input of the first element And, a pulse counter, the outputs of which are connected to the inputs of the first switch, the second and third elements And, the second switch, as well as the pulse shaper, the second pulse counter. This device allows to form various series of pulses of adjustable duration 2. However, the known device is characterized by complexity and lack of reliability. The purpose of the invention is to increase the reliability of the device. The goal is achieved by the fact that the device for forming a series of pulses, containing a clock pulse generator, the output of which is connected to the first input of the first element AND, a pulse counter whose outputs are connected to the inputs of the first switch, the second and the third elements And, the second Comm. tator, input element OR, trigger element, first and second multi-input elements AND, whose inputs are connected to: the outputs of the first AND second switches, inputs of the second switch connected to the outputs of the pulse counter, gating inputs of the first and second multi-input elements, and the black delay element with the output of the generator, the torus clock, with the outputs of the first and second multi-input elements And connected to the first inputs of the second and third elements And, respectively, the second inputs of which are connected to With the direct and inverse signals of the trigger, the first and second inputs of which are connected. Respectively to the outputs of the second and third elements AND, and through the OR element to the installation input of the pulse counter, the bit inputs of which are connected to the output of the clock generator, and the direct the trigger output is connected to the second input of the first element I. The drawing shows a block diagram of a device for generating a series of pulses. The device contains a pulse counter 1, delay element 2, first 3, second 4, third 5 And elements, trigger 6, IL 7, first 8 and second 9 multiple-input And elements, first 10 and second 11 switches, 12 clock pulse generator, vyho 5 bus 13. The output of the generator 12 is connected to the first input of the first element And 3. The outputs of counter 1 are connected to the inputs of the first switch 10. The inputs of the elements 8 and 9 are connected to the outputs of the first and second switches 10 and 11. The inputs of the second switch 11 are connected to the outputs of the counter 1 pulses. The gate inputs of the first and second multiple-input elements And 8 and 9 are connected via delay element 2 to the generator output of 12 clock pulses, the outputs of the first and second multi-input elements And 8 and 9 are connected to the first inputs of the second and third elements 4 and 5, the second inputs which are connected to the direct and inverse outputs of trigger 6, the first and second inputs of which are connected respectively to the outputs of the second and third elements AND 4 and 5 and through the element OR 7 to the setting input of the pulse counter 1, the bit inputs of which are connected Ina with the generator output 12 clock pulses, and the direct output of the trigger 6 is connected to the second input of the first element of the IZ. As the counter 1 can be used counter.cumulative type. The pulse arriving at the pulse (second) input of elements 8 or 9, is passed to its output only if there is a single signal at all of its potential (first) inputs. The delay element 2 eliminates the effect of transients in the counter when the next clock pulse arrives at its input on the conditions of passing the same pulse through the elements of AND 8 or AND 9. Thus, the delay time of element 2 must be sufficient to complete the transition processes in the counter. Switch 10 allows you to connect the 1st potential input of the element 8 either to the direct or to the inverse output of the 1 st digit of the counter 1 (t-1, 2, ..., p.). Thus, using the switch 10, which is a set of two-positioned trans. It is possible to ensure the appearance of a single signal at all potential outputs of element 8 for any preset L1 value, the content m of counter 1. Switch T1 is identical to switch 10. The device works as follows. In the initial state, counter 1 is at zero, i.e. On the direct outputs, the code combination 00 ... O is set, the trigger 6 is in a single state, when a single signal is installed on its direct output. At the second inputs of the And 3 and 4 elements there are resolving signals, and at the second input of the third element And 5 there is a inhibitory signal. Switches 10 and 11 provide the appearance of an identical signal at all second inputs of elements 8 and 9, respectively, only at certain predetermined numbers M and M. fixed by counter 1. Moreover, the number LL determines the number of pulses in a series, the number of intervals between series pulses. The numbers M and M2 are set independently of one another and can be in different relations with each other: they can be equal M can be more or less M 804 The clock pulses from the generator 12 pass through the And 3 element to the output bus 13 , forming the first series of pulses at the output, and at the same time at the counting input of counter 1, with each input pulse increasing the content of counter 1 by one low-order bit. Upon reaching equality # - M, due to the arrival of the next pulse at the clock input of counter 1, the same pulse delayed by delay element 2 passes to the output of element AND 8, and through element AND 4 to zero input of trigger 6 and through element OR 7 to input setting the counter to zero 1. After the trigger 6 is set to zero, the second inputs of the And 3 and 4 elements receive a zero signal, and the second input of the And 5 element receives a single signal. The clock pulses cease to pass to the output bus 13. The formation of the first pulse train stops. Clock pulses continue to step on the clock input of counter 1. When equality t M is reached due to the arrival of the next clock pulse on counter input 1, this same pulse, delayed by element 2, passes through AND 9 and 5 to the single trigger input 6, it into a single state, and through series-connected elements AND 5 and OR 7 - to the input of the set to zero of the counter 1. The single signal again goes to the second inputs of the elements AND 3 and 4. The clock pulses through the element 3 again begin to flow to the output one bus 13. Begins the formation of the second series of impulses. Thus, the predicted device, compared with the known one, with increased reliability, allows the formation of different numbers of pulses in a series and the duration of the pause between a series of pulses.

Claims (1)

УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СЕРИЙ ИМПУЛЬСОВ, содержащее генератор тактовых импульсов, выход которого подключен к первому входу первого элемента И, счетчик импульсов, выходы которого соединены с входами первого коммутатора, второй и третий элементы И, второй коммутатор, отличающееся тем, что, с целью повышения надежности в него введены элемент ИЛИ, триггер, элемент задержки, первый и второй многовходовые элементы И, входы которых подключены к выходам первого и второго коммутаторов, входы второго коммутатора подключены к выходам счетчика импульсов, стробирующие входы первого и второго многовходовых элементов И соединены через элемент задержки с выходом генератора тактовых импульсов, причем выходы первого и второго многовходовых элементов И соединены с первыми, входами второго и третьего элементов И соответственно, вторые входы которых соединены соответственно с прямым и инверсным выходами триггера, первый и второй входы которого подключены соответственно к выходам второго и третьего элементов И и через элемент ИЛИ - к установочному входу счетчика импульсов, разрядные входы которого соединены с выходом генератора тактовых импульсов, а прямой выход триггера соединен с вторым входом первого элемента И.DEVICE FOR FORMING SERIES OF PULSES, containing a clock pulse generator, the output of which is connected to the first input of the first element And, a pulse counter, the outputs of which are connected to the inputs of the first switch, the second and third elements And, the second switch, characterized in that, in order to increase reliability an OR element, a trigger, a delay element, the first and second multi-input AND elements are input into it, the inputs of which are connected to the outputs of the first and second switches, the inputs of the second switch are connected to the counter outputs pulses, the gate inputs of the first and second multi-input elements And are connected through the delay element to the output of the clock generator, and the outputs of the first and second multi-input elements And are connected to the first, inputs of the second and third elements And, respectively, the second inputs of which are connected respectively to direct and inverse outputs trigger, the first and second inputs of which are connected respectively to the outputs of the second and third AND elements and through the OR element to the installation input of the pulse counter, bit whose inputs are connected to the output of the clock generator, and the direct output of the trigger is connected to the second input of the first element I. SU ,,..1166280 >SU ,, .. 1166280> « 1166280"1166280
SU843684983A 1984-01-04 1984-01-04 Device for forming pulses SU1166280A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843684983A SU1166280A1 (en) 1984-01-04 1984-01-04 Device for forming pulses

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843684983A SU1166280A1 (en) 1984-01-04 1984-01-04 Device for forming pulses

Publications (1)

Publication Number Publication Date
SU1166280A1 true SU1166280A1 (en) 1985-07-07

Family

ID=21097611

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843684983A SU1166280A1 (en) 1984-01-04 1984-01-04 Device for forming pulses

Country Status (1)

Country Link
SU (1) SU1166280A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 980258, кл. Н 03 К 3/64, 1981, 2, Авторское свидетельство СССР № 809506, кл. Н 03 К 3/64, 1978. *

Similar Documents

Publication Publication Date Title
SU1166280A1 (en) Device for forming pulses
SU1051727A1 (en) Device for checking counter serviceability
SU382088A1 (en) DEVICE FOR CONSTRUCTION IN SQUARES
SU1175021A1 (en) Device for checking pulse sequence
SU1056467A1 (en) Pulse repetition frequency divider with variable division ratio
SU1169170A1 (en) Digital code-to-pulse repetition frequency converter
SU1291985A1 (en) Device for checking pulse distributor
SU976503A1 (en) Readjustable frequency divider
SU1193672A1 (en) Unit-counting square-law function generator
SU390671A1 (en) ALL-UNION RATXt *! '! •'! '”••' t" ';.';?! ^ :: ii; ^ if and
SU560222A1 (en) Device for converting binary code to gray code and vice versa
SU1451689A1 (en) Device for dividing recurrent time intervals by preset number of intervals
SU1015496A1 (en) Switching device
SU1010611A1 (en) Multi-computer complex synchronization device
SU1008893A1 (en) Pulse train generator
SU1150745A1 (en) Device for detection of pulse loss
SU1062696A1 (en) Random event flow generator
SU1130831A1 (en) Multichannel device for program control
SU1274126A1 (en) Variable pulse sequence generator
SU1156004A1 (en) Device for programmed control
SU1499458A1 (en) Pulse number multiplier
SU716141A1 (en) Pulse shaper
SU1034174A1 (en) Vernier code/time interval converter
SU1151945A1 (en) Information input device
SU1076950A1 (en) Shift register