SU1161935A1 - Device for information output to facsimile apparatus - Google Patents

Device for information output to facsimile apparatus Download PDF

Info

Publication number
SU1161935A1
SU1161935A1 SU833675673A SU3675673A SU1161935A1 SU 1161935 A1 SU1161935 A1 SU 1161935A1 SU 833675673 A SU833675673 A SU 833675673A SU 3675673 A SU3675673 A SU 3675673A SU 1161935 A1 SU1161935 A1 SU 1161935A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
block
outputs
Prior art date
Application number
SU833675673A
Other languages
Russian (ru)
Inventor
Владимир Михайлович Гринчук
Борис Иванович Касьяненко
Александр Иванович Толстун
Original Assignee
Ордена Ленина Институт Кибернетики Им.В.М.Глушкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Кибернетики Им.В.М.Глушкова filed Critical Ордена Ленина Институт Кибернетики Им.В.М.Глушкова
Priority to SU833675673A priority Critical patent/SU1161935A1/en
Application granted granted Critical
Publication of SU1161935A1 publication Critical patent/SU1161935A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ ВЫВОДА ИНФОРМАВДИ НА ФОТОТЕЛЕГРАФНЫЙ АППАРАТ, содержащее первый блок пам 1И, блок развертки, блок синхронизации, информационные входы первого блока пам ти  вл ютс  входами группы устройства , вькоды первого блока пам ти соединены со входами первой группы блока развертки, первый, второй и третий входы блока развертки соединены с четвертым, п тым и шестым выходами блока- синхронизации соответственно , седьмой вход блока развертки  вл етс  первым входом устройства, первый и второй выходы блока развертки соединены с первым и вторым входами блока синхронизации, третий вход которого  вл етс  вторым входом устройства , четвертый выход блока развертки  вл етс  етвертым выходом устройства, с четвертого по седьмой входы блока синхронизации  вл ютс  с п того по восьмой входами устройства соответстденно, с первого по третий выходы блока синхронизации  вл ютс  с п того по седьмой выходами устройства соответственно, отличающеес  тем, что, с повышени  быстродействи  и точности выводимой информации, в него введены второй блок пам ти, первьш, BTopoit и третий счетчики, первьш и второй элементы ИЛИ, с первого по п тый де1га1фраторы, блок обмена, генератор , первьш, второй и третий выходы блока обмена  вл ютс  первым, вторьгм и третьим выходами устройства соответственно , с первого по четвертьй входы  вл ютс  со второго по п тьй $ входами устройства соответственно, (Л четвертый и п тьй выходы соединены с восьмым и дев тым входами блока синхронизации , входы группы блока обмена и информационные входы второго блока пам ти  вл ютс  входа ш группы устройства, п тьпЧ и тестой входы блока обмена соединены с выходами первого и второго дешифраторов соответственно , седьмой вход соединен с третьим выходом блока развертки (О и счетным входом третьего счетчика, шестой и седьмой выходы блока обмена соединены с первыми и вторыми входам первого элемента ИЛИ и первого блока пам ти, восьмой выход .соединен с третьим входом первого блока пам ти, дев тьй и дес тьш выходы соединены с п тым и шестым входами блока развертки соответственно, одиннадцать выход соединен с третьим входом второго блока пам ти, двенадцатый и тринадцатьи выходы соеди .нены с первыми и вторьп п входами второго элемента 1П11 и второго блока пам ти соответственно, выходм перво1. A DEVICE FOR OUTPUTING INFORMAVDI TO A PHOTO TELEGRAPH DEVICE containing the first memory block 1I, the scanning unit, the synchronization unit, the information inputs of the first memory block are the device group inputs, the codes of the first memory block, the first, second and the third inputs of the scanner are connected to the fourth, fifth and sixth outputs of the synchronization unit, respectively, the seventh input of the scanner is the first input of the device, the first and second outputs of the scanner are connected to the first and second inputs of the synchronization unit, the third input of which is the second input of the device, the fourth output of the scanner is the fourth output of the device, the fourth to the seventh inputs of the synchronization unit are the fifth through eighth inputs of the device, respectively, the first to the third outputs of the block synchronization are from the fifth to the seventh outputs of the device, respectively, characterized in that, with increasing speed and accuracy of the output information, the second memory block, the first, BTopoit and three The first counters, the first and second elements OR, the first to the fifth distributors, the exchange unit, the generator, the first, the second and third outputs of the exchange unit are the first, second and third outputs of the device, respectively, the first and fourth inputs are from the second to the fourth The five inputs of the device, respectively, (The fourth and fifth outputs are connected to the eighth and ninth inputs of the synchronization unit, the inputs of the group of the exchange unit and the information inputs of the second memory unit are the inputs of the device group, five and test inputs of the exchange unit connected to the outputs of the first and second decoders, respectively, the seventh input is connected to the third output of the scanner (O and the counting input of the third counter, the sixth and seventh outputs of the exchange unit are connected to the first and second inputs of the first OR element and the first memory block, the eighth output is connected with the third input of the first memory block, the nine and ten outputs are connected to the fifth and sixth inputs of the scanner, respectively, eleven output is connected to the third input of the second memory block, the twelfth and thirteen outputs Cpd s .neny vtorp and with the first n inputs of the second element 1H11 and second storage unit respectively vyhodm First of

Description

го и второго элементов ИЛИ соединены со счетными входами первого и второго счетчиков, выходы первого и второго счетчиков соединены с адресными входами первого и второго блоков пам ти и входами первого и второго дешифраторов соответственно, входы сброса первого и второго счетчиков объединены и  вл ютс  вторым входом устройства, выходы второго блока пам ти соединены со входами второй группы блока развертки, седьмой выход блока синхронизации соединен со входом сброса третьего счетчика, выходы которого соединены со входами третьего дешифратора, выход которого соединен с четвертым входом блока развертки, выходы группы блока развертки соединены со входами четвертого и п того дешифраторов соответственно , выходы четвертого и п того дешифраторов соединены с дес тым и одиннадцатым входами блока синхронизации соответственно, выход генератора соединен с двенадцатым входом блока синхронизации.first and second counters are connected to the counting inputs of the first and second counters, the outputs of the first and second counters are connected to the address inputs of the first and second memory blocks and the inputs of the first and second decoders, respectively, the reset inputs of the first and second counters are combined and are the second input of the device , the outputs of the second memory block are connected to the inputs of the second group of the scanner, the seventh output of the synchronization block is connected to the reset input of the third counter, the outputs of which are connected to the inputs of the third the encoder, the output of which is connected to the fourth input of the scanner, the outputs of the scanner group are connected to the inputs of the fourth and fifth decoders, respectively, the outputs of the fourth and fifth decoders are connected to the tenth and eleventh inputs of the synchronization unit, respectively, the generator output is connected to the twelfth input of the synchronization unit .

2. Устройство по П.1, о т л и чающеес  тем, что блок обмен содержит формирователь, с первого по шестой триггеры, дешифратор, с первого по дес тый элементы И, с первого по третий элементы И-ИЖ, первый и второй элементы ИЛИ, с первого по третий элементы задержки, вход формировател   вл етс  вторым входом блока , вход первого элемента задержки и первые входы восьмого и дев того элементов И объединены и  вл ютс  седьмым входом блока, выход первого элемента задержки соединен с первыми входами первого и второго элементов И, вторые входы первого и п того элементов И объединены и  вл ютс  шестым входом блока, вторые входы второго и четвертого элементов И объединены и  вл ютс  п тым входом блока , первьй и второй входы третьего элемента И  вл ютс  четвертым и третим входами блока соответственно, входы дешифратора  вл ютс  входами группы блока, выход формировател   вл етс  четвертым выходом блока и соединен с первым входом установки первого триггера и п тым входом первого элемента И-РШИ, выходы первого и второго элементов И соединены с первым входом установки и первым входом сброса второго триггера.2. The device according to A.1, about tl and so that the exchange unit contains a shaper, first to sixth triggers, a decoder, first to tenth elements And, first to third elements I-IL, first and second elements OR, from the first to the third delay elements, the driver input is the second input of the block, the input of the first delay element and the first inputs of the eighth and ninth AND elements are combined and are the seventh input of the block, the output of the first delay element is connected to the first inputs of the first and second elements And, the second inputs of the first and n then Elements And are combined and are the sixth input of the block, the second inputs of the second and fourth elements And are combined and are the fifth input of the block, the first and second inputs of the third element And are the fourth and third inputs of the block, respectively, the inputs of the decoder the output of the former is the fourth output of the block and is connected to the first input of the first trigger and the fifth input of the first I-PCHI; the outputs of the first and second And elements are connected to the first input of the installation and the first reset input in orogo trigger.

выход третьего элемента И соединен со вторыми входами седьмого и дес того элементов И и со входами второго и третьего элементов задержки, первые входы четвертого, п того и шестого элементов И объединены и соединены с выходом третьего элемента задержки, выход дешифратора соединен со вторым входом шестого элемента И, выходы четвертого и п того элементов И соединены с третьим входом установки и с первым входом сброса четвертого триггера соответственно, выход шестого элемента И соединен со входом установки шестого триггера, шестым, входом третьего элемента ИШШ и со вторыми входами сброса первого и четвертого триггеров, выход шестого триггера соединен со вторым и третьим входами установки четвертого и третьего триггеров соответственно и со вторым и четвертым входами первого элемента И-ИЛИ, вход установки п того триггера и второй вход третьего элемента И-ШШ объединены и соединены с выходом п того элемента И, третьи входы сброса первого и четвертого триггеров, вторые входы сброса второго и третьего триггеров и входы сброса п того и . шестого триггеров объединены и  вл ютс  первым входом блока, выход первого триггера соединен с первыми входами седьмого элемента И и первого элемента ИЛИ и с четвертым входом второго элемента И-ИЛИ, выход второго триггера  вл етс  дев тым выходом блока и соединен со вторыми входами восьмого элемента И и первого элемента ИЛИ, выход третьего триггера  вл етс  дес тым выходом блока и соединен со вторым входом элемента И и первым входом второго элемента ИЛИ, выход четвертого триггера соединен со вторым входом второго элемента ИЛИ и с первыми входами дес того элемента И и второго элемента И-ИЛИ, пр мой выход п того триггера  вл етс  п тым выходом блока и соединен с первым , третьим,, четвертым и п тым входами третьего элемента И-ИЛИ, со вторым входом установки второго и с первым входом сброса первого триггеров, инверсный выход п того триггера соединен с четвертым и третьим входами установки четвертого и второго триггеров соответственно, выход второго элемента задержки соединен со вторым и третьим входамиthe output of the third element And is connected with the second inputs of the seventh and tenth elements And with the inputs of the second and third delay elements, the first inputs of the fourth, fifth and sixth elements And combined and connected to the output of the third delay element, the output of the decoder is connected to the second input of the sixth element And, the outputs of the fourth and fifth elements And connected to the third input of the installation and the first reset input of the fourth trigger, respectively, the output of the sixth element And connected to the installation input of the sixth trigger, the sixth, input The third element IHSH and with the second reset inputs of the first and fourth triggers, the output of the sixth trigger is connected to the second and third inputs of the installation of the fourth and third triggers, respectively, and the second and fourth inputs of the first element AND-OR, the installation input of the fifth trigger and the second input of the third element I-SHS combined and connected to the output of the fifth element And, the third reset inputs of the first and fourth triggers, the second reset inputs of the second and third triggers and reset inputs of the fifth and. the sixth flip-flop is combined and is the first input of the block, the output of the first flip-flop is connected to the first inputs of the seventh element AND and the first OR element and to the fourth input of the second AND-OR element, the output of the second flip-flop is the ninth output of the block And the first element OR, the output of the third trigger is the tenth output of the block and is connected to the second input of the AND element and the first input of the second OR element, the output of the fourth trigger is connected to the second input of the second OR element and Inputs of the tenth element AND of the second element AND-OR, the direct output of the fifth trigger is the fifth output of the block and is connected to the first, third, fourth and fifth inputs of the third AND-OR element, to the second input of the second and with the first reset input of the first flip-flops, the inverse output of the fifth flip-flop is connected to the fourth and third inputs of the fourth and second flip-flops, respectively, the output of the second delay element is connected to the second and third inputs

второго элемента И-ШШ, третий вход первого элемента И-ИЛИ, первые входы установки второго и четвертого триггеров и первый вход сброса третьего триггера объединены и соединены с выходом первого элемента И,третий вход первого элемента И-ИЛИ, второй и первый входы установки первого и третьего триггеров соответственно объединены и соединены с выходом второго элемента И, вькод первого элемента И-ИЛИ  вл етс  вторым выходом блока, выход седьмого элемента И  вл етс  шестым выходом блока , выход первого элемента ИЛИ  вл етс , восьмым выходом блока, выход восьмого элемента И  вл етс  седьмым выходом блока, выход дев того элемента И  вл етс  двенадцатым выходом блока, выход второго элемента ИЛИ  вл етс  одиннадцатым выходом блока, выход дес того элемента И  вл етс  тринадцатым выходом блока, выход второго элемента И-ИЛИ  вл етс  третьим выходом блока и выход третьего элемента И-ИЛИ  вл етс  первым выходом блока.the second element I-SHS, the third input of the first element AND-OR, the first inputs of the installation of the second and fourth triggers and the first reset input of the third trigger are combined and connected to the output of the first element AND, the third input of the first element AND-OR, the second and first inputs of the first and the third flip-flops are respectively combined and connected to the output of the second element AND, the code of the first element AND-OR is the second output of the block, the output of the seventh element AND is the sixth output of the block, the output of the first element OR is the eighth exit block, the output of the eighth element And is the seventh output of the block, the output of the ninth element And is the twelfth output of the block, the output of the second element OR is the eleventh output of the block, the output of the tenth element And is the thirteenth output of the block, the output of the second element AND-OR is the third output of the block and the output of the third element AND-OR is the first output of the block.

3. Устройство по П.1, отличающеес  тем, что блок синхронизации содержит с первого по п тьй триггеры, счетчик, делитель частоты , первьй и второй формирователи, с первого по третий элементы И, с первого по четвертый магистральные приемники, с первого по третий магистральные передатчики, элемент ИЛИ вход установки первого триггера  вл етс  дев ть1м входом блока, первый вход установки второго триггера и третий вход сброса третьего триггера  вл ютс  восьмым и одиннадцатым входани блока соответственно, первый, второй и третий входы сброса четвертого триггера  вл ютс  вторым, дес тым и первым входами блока соответственно , четвертьй и второй входы третьего и второго элементов И соответственно , счетньй вход делител  частоты, второй вход первого элемента И и третий вход установки четвертого триггера объединены и  вл ютс  двенадцатым входом блока, первьй вход элемента ИЛИ  вл етс  третьим входом блока, входы первого, второго третьего и четвертого магистральных приемников  вл ютс  четвертым, п тым шестым и седьмым входами блока соот- ветственно, выходы первого и четвер9353. The device according to claim 1, characterized in that the synchronization unit contains from the first to the fifth triggers, a counter, a frequency divider, the first and second drivers, from the first to the third elements, And, from the first to the fourth trunk receivers, from the first to the third trunk transmitters, the OR input element of the first trigger installation is the nine nine block input, the first input of the second trigger installation and the third third input reset input are the eighth and eleventh block inputs, respectively, the first, second and third reset inputs The second trigger is the second, tenth and first inputs of the block, respectively, the fourth and second inputs of the third and second elements AND, respectively, the count input of the frequency divider, the second input of the first element AND and the third installation input of the fourth trigger are combined and are the twelfth input of the block, the first the input of the OR element is the third input of the block, the inputs of the first, third, third and fourth main receivers are the fourth, fifth, sixth and seventh inputs of the block, respectively, the outputs of the first and fourth 935

того магистральных приемников соединены со вторыми входами установки второго и четвертого триггеров соответственно , выходы второго и третьего магистра..ьных приемников соединены со входом установки и первым входом сброса третьего триггера,входы сброса первого и второго триггеров , второй и четвертый входы сброса третьего и четвертого триггеров соответственно объединены и. соединены с выходом элемента ИЛИ, выходы первого и второго триггеров соединены со входами первого и второго магистральных передатчиков, пр мой выход третьего триггера соединен с первым входом установки четвертого триггера, инверсньй выход третьего триггера соединен со входом первого формировател , пр мой выход четвертого триггера соединен со входом второго формировател  и с первым входом первого элемента И, инверсньй выход четвертого триггера  вл етс  седьмым выходом блока и соединен со входами сброса счетчика и п того триггера, выход первого элемента И соединен со счет ным входом счетчика, выход третьего элемента И соединен со входом установки п того триггера, пр мой выход п того триггера соединен с первым входом второго элемента И, а инверсньй  вл етс  четвертым выходом блока, вход сброса делител  частоты соединен с шиной нулевого потенциала, а вькод соединен со входом третьего магистрального передатчика, выход первого формировател  соединен со вторьм входом элемента ИЛИ, выход второго формировател   вл етс  п тым выходом блока, выход второго элемента И  вл етс  шестым вькодом блока, выходы счетчика соединены с соответствующими входами третьего элемента И, четвертьй вход сброса третьего триггера . соединен с третьим входом сброса четвертого триггера, выходы первого, второго и третьего магистральных передатчиков  вл ютс  первым, вторым и третьим выходами блока соответственно .In addition, the trunk receivers are connected to the second installation inputs of the second and fourth triggers, respectively, the second and third master outputs, are connected to the installation input and the first reset input of the third trigger, the reset inputs of the first and second triggers, the second and fourth reset inputs of the third and fourth triggers respectively combined and. connected to the output of the OR element, the outputs of the first and second flip-flops are connected to the inputs of the first and second mainstream transmitters, the direct output of the third flip-flop is connected to the first input of the fourth trigger, the inverse output of the third flip-flop is connected to the first output of the fourth trigger the input of the second driver and the first input of the first element I; the inverse output of the fourth trigger is the seventh output of the block and is connected to the reset inputs of the counter and the fifth trigger, in the stroke of the first element I is connected to the counter input of the counter, the output of the third element I is connected to the input of the installation of the fifth trigger, the direct output of the fifth trigger is connected to the first input of the second element I, and the inverse is the fourth output of the block, the reset input of the frequency divider is connected the potential of the first driver is connected to the second input of the OR element, the output of the second driver is the fifth output of the block, the output of the second element I is a sixth vkodom block counter outputs are connected to respective inputs of the third AND element, a fourth reset input of the third flip-flop. connected to the third reset input of the fourth trigger; the outputs of the first, second, and third trunk transmitters are the first, second, and third outputs of the block, respectively.

4. Устройство по n.i, отличающеес  тем, что блок развертки содержит коммутатор информационнных шин, регистр символа, коммутатор , счетчик, триггер, с первого по третий элементы И, элемент lUlH, элемент И-ИЛИ, элемент задержки.4. The device according to n.i, characterized in that the scanner contains an information bus switch, a character register, a switch, a counter, a trigger, first to third AND elements, an lUH element, an AND-OR element, a delay element.

магистральньй передатчик, входы первой и второй групп коммутатора информационных шин  вл ютс  входами первой и второй групп блока соответственно,первый и второй, входы коммутатора информационных шин  вл ютс  п тым и шестым входами блока соответственно, выходы коммутатора информационных шин соединены с информационными входами регистра символа , синхровход которого, первый вход третьего элемента И и вход элемента задержки соединены с выходом первого элемента И, выходы регистра символа  вл ютс  выходом группы блока, пр мые выходы регистра символа соединены с информационньп ш входами коммутатора , счетньй вход счетчика и первые входы первого и второго элементов И объединены и  вл ютс  третьим входом блока, вход сброса счетчика  вл етс  первым входом блока, второй вход сброса триггера  вл етс  четвертым входом блока,вход установthe trunk transmitter, the inputs of the first and second groups of the information bus switch are the inputs of the first and second groups of the block, respectively, the first and second, the inputs of the information bus switch are the fifth and sixth inputs of the block, respectively, the outputs of the information bus switch are connected to the information inputs of the symbol register, whose sync input, the first input of the third element And and the input of the delay element are connected to the output of the first element And, the outputs of the character register are the output of the block group, the direct outputs of the regulation Stra symbol connected to informatsionnp br switch inputs to the counting input of the counter and the first inputs of first and second AND gates are combined and the third input of the block counter reset input is the first input unit, the second flip-flop reset input of the fourth block is input, the input SET

3535

ки и второй вход элемента ИЖ объединены и  вл ютс  вторым входом блока, выход элемента задержки  вл етс  выходом блока и соединен с первым входом сброса триггера, пр мой и инверсный выходы которого соединены со вторым входом третьего элемента И и с п тым входом второго элемента И соответственно, выходы счетчика соединены с. адресными входами коммутатора и соответствующими входами первого и второго элементов И, выход второго элемента И соединен с первым входом элемента ИЛИ, выходы элемента ИЛИ и третьего элемента И  вл ютс  третьим и вторым выходами блока соответственно , выход коммутатора соединен с первым и третьим входами элемента И-ШТИ, второй и четвертьй входы которого объединены и  вл ютс  седьмым входом блока, выход, элемента И-ИЛИ соединен со входом магистрального передатчика, выход которого  вл етс  четвертым выходом блока.The ki and the second input of the IL element are combined and are the second input of the block, the output of the delay element is the output of the block and is connected to the first reset input of the trigger, the direct and inverse outputs of which are connected to the second input of the third And element and the fifth input of the second And element accordingly, the counter outputs are connected to. the address inputs of the switch and the corresponding inputs of the first and second elements AND, the output of the second element AND are connected to the first input of the OR element, the outputs of the OR element and the third AND element are the third and second outputs of the block, respectively, the switch output is connected to the first and third inputs of the AND element The PIN, the second and fourth inputs of which are combined and are the seventh input of the block, the output of the AND-OR element is connected to the input of the main transmitter, the output of which is the fourth output of the block.

Изобретение относитс  к вычислительной технике и может быть использовано дл  получени  фотошаблона пла печатного монтажа и других видов изображений, программируемых на ЭВМ. The invention relates to computing and can be used to obtain a photomask of printed circuit board and other types of images programmed on a computer.

Цвелью изобретени   вл етс  повышение быстродействи  и точности выводимой из ЭВМ информации.The purpose of the invention is to improve the speed and accuracy of information output from a computer.

На фиг. 1 изображена блок-схема устройства вывода информации ЭВМ на фототелеграфный аппарат; на фиг. 2 функциональна  схема блока обмена| на фиг. 3 - функциональна  схема блока синхронизации; на фиг. 4 функциональна  схема блока развертки; на фиг. 5 - диаграмма сигналов.FIG. 1 shows a block diagram of a computer information output device on a photo-telegraph device; in fig. 2 functional exchange unit diagram | in fig. 3 - functional block diagram; in fig. 4 is a functional scanner circuit; in fig. 5 is a signal diagram.

Устройство содержит блок обмена 1 блок синх: онизации 2, первый счетчик 3, второй счетчик 4, первый блок памти 5, фототелеграфньй аппарат 6., ге .нератор 7, первый элемент ИЛИ 8, первьй дешифратор 9, второй блок пам ти 10, второй элемент ИЛИ 11, второй дешифратор 12, блок развертки 13, третий счетчик 14, третий 15, четвертьй 16 и п тьй 17 дешифраторы.The device contains the exchange unit 1 sync block: it is 2, the first counter 3, the second counter 4, the first memory block 5, the phototelegraphic apparatus 6., the generator 7, the first element OR 8, the first decoder 9, the second memory block 10, the second the element OR 11, the second decoder 12, the scanner 13, the third counter 14, the third 15, a quarter 16 and five 17 decoders.

Блок обмена содержит первьй 18, второй 19, третий 20, четвертьй 21, п тьй 22 и шестой 23 триггеры, фор-мирователь 24, первьй 25, второй 26 и третий 27 элементы задержки, дешифратор 28, первьй 29, второй 30, третий 31, четвертьй 32, п тьй 33, шестой 34, седьмой 35, восьмой 36, дев тьй 37 и дес тьй 38 элементы И, первьй 39 и второй 40 элементы ИЛИ, первьй 41, второй 42 и третий 43 элементы И-ИЛИ.The exchange unit contains the first 18, second 19, third 20, quarter 21, five 22 and sixth 23 triggers, universalizer 24, first 25, second 26 and third 27 delay elements, decoder 28, first 29, second 30, third 31 , fourth 32, five 33, sixth 34, seventh 35, eighth 36, nine 37 and ten 38 elements AND, first 39 and second 40 elements OR, first 41, second 42 and third 43 elements AND-OR.

Блок синхронизации содержит первьй 44, второй 45, третий 46, четвертьй 47 и п тьй 48 триггеры, счетчик 49, делитель частоты 50, первьй 51, второй 52, третий 53 ичетвертьй 54 магистральные приемники, элемент ИЛИ 55, первьй 56, третий 57, второй 58 элементы И, первьй 39 и второй 60 формирователи, первьй 61, второй 62 и третий 63 магистральные передатчики.The synchronization block contains the first 44, second 45, third 46, quarter 47 and five 48 triggers, counter 49, frequency divider 50, first 51, second 52, third 53 and fourth four trunk receivers, element OR 55, first 56, third 57, the second 58 elements are And, the first 39 and the second 60 shapers, the first 61, the second 62 and the third 63 main transmitters.

Блок развертки содержит коммутатор информационных шин 64, регистрThe scanner contains the switch information bus 64, register

311619354311619354

символа 65, счетчик 66, коммутатор гер 19 и формиру  сигнал Об.-1, 67, первый 68, второй 69 и третий 70 i а блок 10 переключает в режим запиэлементы И, элемент ИЛИ 71, элемент задержки 72, триггер 73, элемент И-ИЛИ 74, магистральный передатчик 75. Устройство работает следующим образом. Сигнал Сброс приводит в исходное состо ние блоки 1 и 2 и счетчики 3 и 4 . Потенциалом Пуск-1 блок 1 с помощью формировател  24 вырабатывает сигнал 11уск-2, котррьй- организует режим начальной загрузки: с помощью элемента И-ИЛИ. 41 формирует сигнал обслуживани  БСК ЭВМ Требование, воздейству  на триггер 18, устанавли вает режим записи и через элемент ИЛИ 39 формирует сигнал обращени  к блоку 5 ОБР-1. По сигналу Пуск-2 блок 2 устанавливает сигнал включени  привода строчной развертки фототелеграфного аппарата 6 с помощью триггера 44 и магистрального передатчика 61, а поступающие с генератора 7 импульсы СИ-1 с частотой 1 МГц, пройд  через делитель частоты 50 и магистральный передатчик 63, поступают на вход фототелеграфного аппарата 6 и привод т в работу привод строчной разверт ки. БСК в ответ на сигнал Требование передает в блок 1 режимньш сигнал Вывод и сигнал приема байта данных с информационных щин БСК Прием инф Блок 1 по совпадению сигналов Вьшод и Прием инф устанавливает сигнал записи ЗП1 в блок пам ти 5, а второй задержанньй элементом 26 сигнал ЗП устанавливает сигнал запроса Hai передачу очередного байта данных от БСК Запрос. Задний фронт сигнала ЗП1 через схему ИЛИ 8 переключает Счетчик 3 из нулевого состо ни  в первое и т.д. Каждый сигнал Запрос в блоке 1 формирует очередной сигнал ЗП1, а задний фронт сигнала ЗП1 устанавливает новый адрес в блоке 5, переключа  счетчик 3. Сигнал переполнени  счетчика 3, вьщеленньй дешифратором 9, определ ет последнюю запись в блок 5. Первый задержанньй сигнал ЗП при совпадении с сигналом дешифратора адреса 9 АДРБМ5 в блоке 1 переключает блок 5 в режим чтени , устанавлива  триг си, устанавлива  триггер 21 и формирует сигнал ОБР-2. Сигнал Прием инф , поступающий в блок 1, устанавливает сигнал ЗП2 блока 10 аналогично режиму записи в блок 5, задержан- ньй сигнал ЗП2 устанавливает через элемент И-ИЛИ 42 в БСК сигнал Запрос, а задний фронт сигнала ЗП2 через схему ИЛИ 11 переключает счетчик 4 в очередное состо ние. Сигнал переполнени  счетчика 4, вьщеленньй дешифратором 12, определ ет последнюю запись в блок 10. Совпадение сигнала дешифратора 12 с первым задержанным сигналом ЗП в блоке 1 сбрасывает триггер 21 режима записи и сиг.нал ОБР-2 блока 10,устанавливает триггером. 22 сигнал завершени  начальном загрузки ГОТ-1 и сигнал отключени  Кон.вьгаода, по которому БСК отбрасьгоает режимньй сигнал Вывод и выполн ет отключение от ЭВМ. Сигнал ГОТ-1 переводит устройство в режим ожидани  сигналов синхронизации развертки от блока 2. ФототелеграфнЕлй аппарат 6 через определенное врем  вьщает в блок 2 сигнал завершени  разгона привода строчной развертки ГОТ-2, совпадение которого с сигналом ГОТ-1 устанавливает триггер 45 включени  привода кадровой развертки в единичное состо ние. Привод кадровой развертки перемещает камеру с фотоносителем в зону записи, по достижении которой механизм кадровой развертки устанавливает сигнал начала кадровой развертки НКР, запоминаемьй в блоке 2 триггером 46 на весь цикл развертки кадра. По сигналу формирование СИФ, вырабатываемому в фототелеграфном аппарате 6 при каждом повороте головки строчной развертки на 360 и совпаении его с режимным сигналом НКР и синхросигналами СИ-1 генератора 7 в блоке 2 устанавливаетс  триггер 47 режима начала строчной развертки, по которому формируетс  первьй сигнал чтени  пам ти СИ-3,а блок фазвертки 13 по этому сигналу формирует сигнал чтени  СИ-4, которьй в блоке 1 устанавливает сигнал ЧТ1 блока 3, задний фронт сигнала ЧТ1 через схему ИЛИ 8 устанавливает новьй адрес ЕР блоке 5, переключа  счетчик 3 в очередное состо ние, а счетчик 14the symbol 65, the counter 66, the switch ger 19 and form the signal OB-1, 67, the first 68, the second 69 and the third 70 i and the block 10 switches to the electronic elements AND mode, the OR element 71, the delay element 72, the trigger 73, the AND element —OR 74, trunk transmitter 75. The device operates as follows. The Reset signal clears blocks 1 and 2 and counters 3 and 4. Potential Start-1 block 1 using shaper 24 generates a signal 11usk-2, Kotr-organizes the boot mode: using the element AND-OR. 41 generates a service signal for the BSK computer. The request, acting on the trigger 18, sets the recording mode and, through the OR element 39, generates a signal to access block 5 OBR-1. On the Start-2 signal, block 2 sets the turn-on signal of the horizontal scanning drive of the photo-telegraph unit 6 using trigger 44 and trunk transmitter 61, and SI-1 pulses with a frequency of 1 MHz received from generator 7, passed through frequency divider 50 and trunk transmitter 63, arrive to the input of the phototelegraphic apparatus 6 and the line scanner is put into operation. BSK responds to the signal. The request transmits to mode 1 a signal Output and a receive signal byte of data from the information BSK Receive info Block 1 by matching the signals Output and Receive info sets the write signal ЗП1 to memory block 5, and the second delayed element 26 sends the signal ЗП sets the Hai request signal to transmit the next data byte from the BSK Request. The falling edge of the signal ЗП1 through the circuit OR 8 switches the counter 3 from the zero state to the first, and so on. Each signal The request in block 1 generates the next signal ZP1, and the falling edge of the signal ZP1 sets a new address in block 5 by switching over counter 3. The overflow signal of counter 3, the full decoder 9, determines the last entry in block 5. The first delayed signal ZP coincident with the decoder signal of address 9 ADRBM5 in block 1 switches block 5 to read mode, sets the trigger, sets the trigger 21 and generates a signal OBR-2. The Receive signal arriving in block 1 sets the signal ZP2 of block 10, similarly to the recording mode in block 5, the delayed signal ZP2 sets the IN Request signal through the AND-OR 42 element to the BSK, and the falling edge of the signal ZP2 switches the counter 4 through the OR 11 circuit. in the next state. The overflow signal of counter 4, the decoder 12, determines the last record in block 10. The coincidence of the signal from the decoder 12 with the first delayed signal in block 1, resets the trigger 21 of the recording mode and sets the trigger OBR-2 of the block 10, sets the trigger. 22 a signal for termination of the initial load of the GOT-1 and a disconnect signal for the end of the year, at which the BSK discards the mode signal Output and performs the disconnection from the computer. The GOT-1 signal puts the device into the standby mode of the scan synchronization signals from block 2. After a certain time, the device 6 converts the signal of the GOT-2 horizontal drive actuator to complete block 2, the coincidence of which with the GOT-1 signal sets the trigger 45 of the frame scan drive in a single state. The vertical scanning drive moves the camera with a photo carrier to the recording area, after reaching which the vertical scanning mechanism sets the beginning of the vertical scanning framerate signal stored in block 2 by trigger 46 for the entire frame sweep cycle. The CIF signal generated in the photo-telegraphic apparatus 6 by each rotation of the horizontal scan head 360 and coinciding with the NKR mode signal and the sync signals of the SI-1 generator 7 in block 2 sets the trigger 47 for the horizontal start scan, which is used to generate the first memory reading signal TI SI-3, and a fuzzy block 13 generates a read signal SI-4 by this signal, which in block 1 sets the signal CHT of unit 3, the falling edge of signal CHT1 uses the OR8 circuit to set the new address EP of unit 5 by switching the counter 3 next state, and the counter 14

по сигналам СИ-14 выполн ет счет количества поступивших байтов данных в разворачиваемой строке.by signals, SI-14 performs the count of the number of received bytes of data in the expanded string.

Блок 2 через задержку восьми импульсов СИ-1 с помощью счетчика 49 устанавливает триггер 48 режима начала развертки символа, а дев тьй импульс СИ-1, совпада  с потенциалом начала развертки символа формирует первый синхросигнал развергки символа СИ-6, которьш, поступа  в блок 13, передним фронтом записывает в регистр символа 55 состо ние информационных шин блока 5 и коммутирует первый разр д регистра символа коммутатором 67 дл  вьвдачи сигнала управлени  модул тором (УПРМ) фототелеграфного аппарата 6.Unit 2 through the delay of eight pulses SI-1 with the help of counter 49 sets the trigger 48 of the mode of the start of the symbol sweep, and the nine pulse of the SI-1 coincides with the potential of the start of the symbol sweep and forms the first sync signal of the scan of the SI-6 which enters the block 13 , the leading edge writes to the register of the symbol 55 the status of the information buses of block 5 and switches the first bit of the register of the symbol by the switch 67 to transmit the modulator control signal (UPRM) of the photo-telegraph unit 6.

При заданном режиме Позитив и единичном состо нии коммутируемого разр да регистра символа блок 13 формирует сигнал УПРМ, который и зкспонирует фотоноситель, а режим Негатив соответственно при нулево состо нии коммутируемого разр да, формирует сигнал УПРМ.With the set Positive mode and the single state of the switched bit of the character register register, block 13 generates an UPRM signal, which exposes the photocarrier, and the Negative mode, respectively, with a zero state of the switched discharge, forms the UPRM signal.

По сигналу УПРМ одного разр да информации изображени  на фотоносителе регистрируетс  запись элементарного участка равного периоду следовани  импульсов СИ-1.By a signal of the UPRM of one bit of image information, a record of an elementary segment equal to the SI-1 pulse following period is recorded on the photocarrier.

Второй СИ-6 кроме коммутации второго разр да регистра символа 65 в блоке 13 формирует сигнал чтени  СИ-4, по которому блок 1 устанавливает сигнал ЧТ1 второго байта данных блока 5, а третий-восьмой сигналы СИ-6 коммутируют соответственно третий-восьмой разр ды регистра символа 65 в блоке 13, формиру  последвательные сигналы УПРМ, по дев тому сигналу СИ-6 начинаетс  развертка второго байта данных, наход щегос  к тому времени на информационных . шинах блока 5 и т.д.Процесс развертки строки продолжаетс  до ее заполнени .The second SI-6, in addition to switching the second bit of the character 65 register, in block 13 generates a read signal SI-4, according to which block 1 sets the signal CHT1 of the second data byte of block 5, and the third-eighth signals of the SI-6 switch the third to eighth bits the register of the character 65 in block 13, will form the sequential signals of the UPRM, the signal of the SI-6 starts the scanning of the second data byte, which is on the information by that time. the tires of block 5; etc. The line sweep process continues until it is filled.

Окончание развертки строки в устройстве вьшолн етс  двум  сигналами конца.строки.The end of a line sweep in the device is accomplished with two end-of-line signals.

Первый сигнал конец строки КС-1, вьщеленньй на депшфраторе 15 По сигналам переполнени  счетчика 14, опрдел ет размер разворачиваемой строк совпадение сигнала КС-1 и задержанного сигнала СИ-5 в блоке 13, устанавливает триггер 73 блокировки сигнала . СИ-4, а совпадение очередного сигнала начала развертки символаThe first signal is the end of line KS-1, shown on depressor 15 On the overflow signals of counter 14, determines the size of the rows to be expanded, the coincidence of signal KS-1 and the delayed signal SI-5 in block 13 sets a trigger 73 for blocking the signal. SI-4, and the coincidence of the next signal of the beginning of the sweep of the symbol

СИ-5 с сигналом с триггера 73 блокировки формирует сигнал сброса режиму начала строчной развертки СИ-7.SI-5 with the signal from the lock trigger 73 generates a reset signal to the mode of the beginning of the horizontal scanning of the SI-7.

Второй сигнал конца строки КС-2,The second signal is the end of line COP-2,

вьщеленный на дешифраторе 16 по коду информационных шин блока 13, совпада  с задержанным сигналом СИ-5 в блоке 2, вьшолн ет сброс триггера 47 режима начала строчной развертки. Нача . ло развертки следующей строки возобновл етс  по очередному совпадению сигналов НКР, СИФ и СИ-1.allocated on the decoder 16 according to the information bus code of the block 13, coinciding with the delayed signal SI-5 in block 2, performs resetting of the trigger 47 of the horizontal start mode. Nacha. The next sweep line is resumed by the next coincidence of the NCR, CIF and SI-1 signals.

После чтени  информации изображени  по последнему адресу счетчика 3After reading the image information at the last address of the counter 3

блока 1 при совпадении сигналовblock 1 with coincidence of signals

АДРБП5 дешифратора 9 и задержанного СИ-4 блок 10 переключаетс  в режим чтени , устанавлива  триггером 20 сигналы ЧТ2 и ОБР-2, а блок 5 переключаетс  в режим записи, возобновл ет сигнал рБР-1 и возбуждает сигнал Требование. По сигналам СИ-4 от блока 13 выполн етс  чтение блока 10, а по сигналам Вьгаод и Прием инф блок обмена 1 организует запись очередной информации в блок 5, сигналом переполнени  счетчика 3, вьщеленным на дешифраторе 9, по совпадении с первым задержанным сигналом ЗП1 блокThe ADRBP5 of the decoder 9 and the delayed SI-4 unit 10 switches to the read mode, sets the CH2 and OBR-2 signals with the trigger 20, and the unit 5 switches to the write mode, resumes the rBR-1 signal and excites the Requirement signal. According to the SI-4 signals from block 13, block 10 is read, and by signals Vigod and Receiving, the information exchange unit 1 organizes the recording of the next information in block 5 by the overflow signal of counter 3, added to the decoder 9, according to the first delayed signal of ZP1 block

0 1 сбрасывает режим записи сигнала устанавливает сигнал отключени  Кон;вывода, по которому БСК срабатывает режимный сигнал Вывод и вьтолн етс  отключение от ЭВМ.0 1 resets the signal recording mode sets the Kohn disconnect signal; the output by which the BSK triggers the mode signal Output and disconnects from the computer.

I I

5 Завершение вывода из ЭВМ полного объема информации и остановка режима записи в блок пам ти выполн етс  по сигналу ККр-1 дешифратора 28 кода Конец кадра блока 1 при совпадении с первым задержанным сигналом ЗП. Выполн етс  сброс режима записи и сигнала ОБР, находившегос  в режиме записи блока пам ти, устанавливаетс  сигнал Кон.вывода и сигнал блокировки, обеспечивающий запрет возбуждени  сигнала Требование и установку режима записи при чтении последнего адреса блока пам ти.5 Completion of the output from the computer of the full amount of information and stopping the recording mode in the memory block is performed by the signal KKR-1 of the code decoder 28 Block 1 frame end when coinciding with the first delayed signal ZP. A reset of the recording mode and the OBR signal, which was in the recording mode of the memory block, is performed, a signal of the end signal and a blocking signal are set, ensuring the excitation of the signal is prohibited Requirement and setting the record mode when reading the last address of the memory block.

Развертка фототелеграфного аппарата 6 завершаетс  при чтении из пам ти кода Конец кадра по сигналу ККр-2 дешифратора 17. Совпадение сигнала ККр-2 с задержанным сигналом СИ-5 в.блоке 2 осуществл ет сбросThe scan of the phototelegraphic apparatus 6 is completed when the code is read from the code memory. The frame is terminated by the KKr-2 signal of the decoder 17. The KKr-2 signal coincides with the SI-5 delayed signal of block 2 and resets

триггера 46 режима кадровой развертки , а формируемый сигнал вьшолн ет сброс.всех режимных и управл ющих триггеров блока 2. frame mode flip-flop 46, and the generated signal performs a reset on all mode and control triggers of block 2.

гиgi

Писк-}Squeak-}

Си-Si-

%%

МР 6П 10MR 6P 10

МР6П5MP6P5

Приен инф.Prien inf.

Имр.ишнаImrishna

векcentury

2828

CStncCStnc

f ucK-lf ucK-l

TpeBoSdHMTpeBoSdHM

tfltfl

WW

зтst

OSPtOspt

WT1WT1

W W

ПЧТ2PCT2

иггigg

ОВР гIad g

ЗапросRequest

чh

Г.G.

Кон. SbiSodaKon SbiSoda

«J"J

LJLj

fllKK-l.fllKK-l.

encffencff

Claims (4)

1. УСТРОЙСТВО ДЛЯ ВЫВОДА ИНФОРМАЦИИ НА ФОТОТЕЛЕГРАФНЫЙ АППАРАТ, содержащее первый блок памяти, блок развертки, блок синхронизации, информационные входы первого блока памяти являются входами группы устройства, выходы первого блока памяти соединены со входами первой группы блока развертки, первый, второй и третий входы блока развертки соединены с четвертым, пятым и шестым выходами блока синхронизации соответственно, седьмой вход блока развертки является первым входом устройства, первый и второй выходы блока развертки соединены с первым и вторым входами блока синхронизации, третий вход которого является вторым входом устройства, четвертый выход блока развертки является Четвертым выходом устройства, с четвертого по седьмой входы блока синхронизации являются с пятого по восьмой входами устройства соответственно, с первого по третий выходы блока синхронизации являются с пятого гто седьмой выходами устройства соответственно, отличающееся тем, что, с целью повышения быстродействия и точности выводимой информации, в него введены второй блок памяти, первый, второй и третий счетчики, первый и второй элементы ИЛИ, с первого по пятый дешифраторы, блок обмена, генератор, первый, второй и третий выходы блока обмена являются первым, вторым и третьим выходами устройства соответственно, с первого по четвертый входы являются со второго по пятый g входами устройства соответственно, четвертый и пятый выходы соединены с восьмым и девятым входами блока синхронизации, входы группы блока обмена и информационные входы второго блока памяти являются входам! группы устройства, пятый и шестой входы блока обмена соединены с выходами первого и второго дешифраторов соответственно·, седьмой вход соединен с третьим выходом блока развертки и счетным входом третьего счетчика, шестой и седьмой выходы блока обмена соединены с первыми и вторыми входам! первого элемента ИЛИ и первого блока памяти, восьмой выход соединен с третьим входом первого блока памяти, девятый и десятый выходы соединены с пятым и шестым входам! блока развертки соответственно, одиннадцатый выход соединен с третьим входом второго блока памяти, двенадцатый и тринадцатый выходы соединены с первым! и вторым! входами второго элемента ИЛИ и второго блока памяти соответственно, выходы перво1. DEVICE FOR DISPLAYING INFORMATION ON A PHOTO-TELEGRAPHIC DEVICE containing a first memory unit, a scan unit, a synchronization unit, the information inputs of the first memory unit are the inputs of the device group, the outputs of the first memory unit are connected to the inputs of the first group of the scan unit, the first, second and third inputs of the unit sweeps are connected to the fourth, fifth and sixth outputs of the synchronization block, respectively, the seventh input of the sweep is the first input of the device, the first and second outputs of the sweep are connected to the first and the second inputs of the synchronization block, the third input of which is the second input of the device, the fourth output of the scan unit is the fourth output of the device, the fourth to seventh inputs of the synchronization block are the fifth to eighth inputs of the device, respectively, the first to third outputs of the synchronization block are the fifth and seventh device outputs, respectively, characterized in that, in order to improve the speed and accuracy of the displayed information, a second memory unit, the first, second and third with sensors, first and second elements OR, first to fifth decoders, exchange unit, generator, first, second and third outputs of the exchange unit are the first, second and third outputs of the device, respectively, from the first to fourth inputs are the second to fifth g inputs of the device accordingly, the fourth and fifth outputs are connected to the eighth and ninth inputs of the synchronization unit, the inputs of the group of the exchange unit and the information inputs of the second memory unit are inputs! device groups, the fifth and sixth inputs of the exchange unit are connected to the outputs of the first and second decoders, respectively ·, the seventh input is connected to the third output of the scanner and the counting input of the third counter, the sixth and seventh outputs of the exchange unit are connected to the first and second inputs! the first OR element and the first memory block, the eighth output is connected to the third input of the first memory block, the ninth and tenth outputs are connected to the fifth and sixth inputs! scanner, respectively, the eleventh output is connected to the third input of the second memory block, the twelfth and thirteenth outputs are connected to the first! and second! the inputs of the second OR element and the second memory block, respectively, the outputs of the first SU ,,.1161935 го и второго элементов ИЛИ соединены со счетными входами первого и второго счетчиков, выходы первого и второго счетчиков соединены с адресными входами первого и второго блоков памяти и входами первого и второго дешифраторов соответственно, входы сброса первого и второго счетчиков объединены и являются вторым входом устройства, выходы второго блока памяти соединены со входами второй группы блока развертки, седьмой выход блока синхронизации соединен со входом сброса третьего счетчика, выходы которого соединены со входами третьего дешифратора, выход которого соединен с четвертым входом блока развертки, выходы группы блока развертки соединены со входами четвертого и пятого дешифраторов соответственно, выходы четвертого и пятого дешифраторов соединены с десятым и одиннадцатым входами блока синхронизации соответственно, выход генератора соединен с двенадцатым входом блока' синхронизации.SU ,,. 1161935 of the first and second elements OR are connected to the counting inputs of the first and second counters, the outputs of the first and second counters are connected to the address inputs of the first and second memory blocks and the inputs of the first and second decoders, respectively, the reset inputs of the first and second counters are combined and are the second input of the device, the outputs of the second memory unit are connected to the inputs of the second group of the scan unit, the seventh output of the synchronization unit is connected to the reset input of the third counter, the outputs of which are connected to the inputs of the third a decoder whose output is connected to fourth input scanner, exits group scanner connected to the inputs of the fourth and fifth decoders, respectively, the outputs of the fourth and fifth decoders connected to the tenth and eleventh input sync block, respectively, the generator output is connected to a twelfth input of the 'synchronization. 2. Устройство по п.1, о т л и чающееся тем, что блок обмена содержит формирователь, с первого по шестой триггеры, дешифратор, с первого по десятый элементы И, с первого по третий элементы И-ИЛИ, первый и второй элементы ИЛИ, с первого по третий элементы задержки, вход формирователя является вторым входом блока, вход первого элемента задержки и первые входы восьмого и девятого элементов И объединены и являются седьмым входом блока, выход первого элемента задержки соединен с первыми входами первого и второго элементов И, вторые входы первого и пятого элементов И объединены и являются шестым входом блока, вторые входы второго и четвертого элементов И объединены и являются пятым входом блока, первый и второй входы третьего элемента И являются четвертым и треть им входами блока соответственно, входы дешифратора являются входами группы блока, выход формирователя является четвертым выходом блока и соединен с первым входом установки первого триггера и пятым входом первого элемента И-ИЛИ, выходы первого и второго элементов И соединены с первым входом установки и первым входом сброса второго триггера, выход третьего элемента И соединен со вторыми входами седьмого и десятого элементов И и со входами второго и третьего элементов задержки, первые входы четвертого, пятого и шестого элементов И объединены и соединены с выходом третьего элемента задержки, выход дешифратора соединен со вторым входом шестого элемента И, выходы четвертого и пятого элементов И соединены с третьим входом установки и с первым входом сброса четвертого триггера соответственно, выход шестого элемента И соединен со входом установки шестого триггера, шестым, входом третьего элемента ИИЛИ и со вторыми входами сброса первого и четвертого триггеров, выход шестого триггера соединен со вторым и третьим входами установки четвертого и третьего триггеров соответственно и со вторым и четвертым входами первого элемента И-ИЛИ, вход установки пятого триггера и второй вход третьего элемента И-ИЛИ объединены и соединены с выходом пятого элемента И, третьи входы сброса первого и четвертого триггеров, вторые входы сброса второго и третьего триггеров и входы сброса пятого и . шестого триггеров объединены и являются первым входом блока, выход первого триггера соединен с первыми входами седьмого элемента И и первого элемента ИЛИ и с четвертым входом второго элемента И-ИЛИ, выход второго триггера является девятым выходом блока и соединен со вторыми зходами восьмого элемента И и первого элемента ИЛИ, выход третьего триггера является десятым выходом блока и соединен со вторым входом элемента И и первым входом второго элемента ИЛИ, выход четвертого триггера соединен со вторым входом второго элемента ИЛИ и с первыми входами десятого элемента И и второго элемента И-ИЛИ, прямой выход пятого триггера является пятым выходом блока и соединен с· первым, третьим* четвертым и пятым входами третьего элемента И-ИЛИ, со вторым входом установки второго и с первым входом сброса первого триггеров, инверсный выход пятого триггера соединен с четвертым и третьим входами установки цетвертого и второго триггеров соответственно, выход второго элемента задержки соединен со вторым и третьим входами второго элемента И-ИЛИ, третий вход первого элемента И-ИЛИ, первые входы установки второго и четвертого триггеров и первый вход сброса третьего триггера объединены и соединены с выходом первого элемента И,третий вход первого элемента И-ИЛИ, второй и первый входы установки первого и третьего триггеров соответственно объединены и соединены с выходом второго элемента И, выход первого элемента И-ИЛИ является вторым выходом блока, выход седьмого элемента И является шестым выходом блока, выход первого элемента ИЛИ является, восьмым выходом блока, выход восьмого элемента И является седьмым выходом блока, выход девятого элемента И является двенадцатым выходом блока, выход второго элемента ИЛИ является одиннадцатым выходом блока, выход десятого элемента И является тринадцатым выходом блока, выход второго элемента И-ИЛИ является третьим выходом блока и выход третьего элемента И-ИЛИ является первым выходом блока.2. The device according to claim 1, wherein the exchange unit comprises a former, first to sixth triggers, a decoder, first to tenth AND elements, first to third AND-OR elements, first and second OR elements , from the first to the third delay elements, the input of the driver is the second input of the block, the input of the first delay element and the first inputs of the eighth and ninth elements AND are combined and are the seventh input of the block, the output of the first delay element is connected to the first inputs of the first and second elements And, the second inputs first and fifth of the elements AND are combined and are the sixth input of the block, the second inputs of the second and fourth elements are combined and are the fifth input of the block, the first and second inputs of the third element And are the fourth and third inputs of the block, respectively, the inputs of the decoder are inputs of the group of the block, the output of the shaper is the fourth output of the unit and is connected to the first input of the installation of the first trigger and the fifth input of the first element AND-OR, the outputs of the first and second elements AND are connected to the first input of the installation and the first input of the reset w second trigger, the output of the third element And is connected to the second inputs of the seventh and tenth elements of And and the inputs of the second and third delay elements, the first inputs of the fourth, fifth and sixth elements And are combined and connected to the output of the third delay element, the output of the decoder is connected to the second input of the sixth element And, the outputs of the fourth and fifth elements And are connected to the third input of the installation and to the first input of the reset of the fourth trigger, respectively, the output of the sixth element And is connected to the installation input of the sixth trigger, the sixth, the input of the third element of the OR, and with the second inputs of the reset of the first and fourth triggers, the output of the sixth trigger is connected to the second and third inputs of the installation of the fourth and third triggers, respectively, and the second and fourth inputs of the first element of AND-OR, the input of the fifth trigger and the second input the third AND-OR element is combined and connected to the output of the fifth AND element, the third reset inputs of the first and fourth triggers, the second reset inputs of the second and third triggers and the reset inputs of the fifth and. of the sixth trigger are combined and are the first input of the block, the output of the first trigger is connected to the first inputs of the seventh AND element and the first OR element and to the fourth input of the second AND-OR element, the output of the second trigger is the ninth output of the block and connected to the second inputs of the eighth AND element and the first of the OR element, the output of the third trigger is the tenth output of the block and is connected to the second input of the AND element and the first input of the second OR element, the output of the fourth trigger is connected to the second input of the second OR element and with the first the inputs of the tenth AND element and the second AND-OR element, the direct output of the fifth trigger is the fifth output of the block and connected to the first, third * fourth and fifth inputs of the third AND-OR element, with the second input of the second installation and with the first reset input of the first triggers, the inverse output of the fifth trigger is connected to the fourth and third inputs of the installation of the fourth and second triggers, respectively, the output of the second delay element is connected to the second and third inputs of the second AND-OR element, the third input of the first AND-OR element, the first inputs the settings of the second and fourth triggers and the first reset input of the third trigger are combined and connected to the output of the first AND element, the third input of the first AND-OR element, the second and first inputs of the installation of the first and third triggers are combined and connected to the output of the second AND element, the output of the first element AND-OR is the second output of the block, the output of the seventh element And is the sixth output of the block, the output of the first element OR is, the eighth output of the block, the output of the eighth element And is the seventh output of the block, the output of of the AND output is the twelfth block, the output of the second OR gate output is the eleventh block, the output of the tenth AND gate output is the thirteenth block, an output of second AND-OR output is the third block and the output of the third AND-OR is first output. 3. Устройство по п.1, отличающееся тем, что блок синхронизации содержит с первого по пятый триггеры, счетчик, делитель частоты, первый и второй формирователи, с первого по третий элементы И, с первого по четвертый магистральные приемники, с первого по третий магистральные передатчики, элемент ИЛИ, вход установки первого триггера является девятым входом блока, первый вход установки второго триггера и третий вход сброса третьего триггера являются восьмым и одиннадцатым входами блока соответственно, первый, второй и третий входы сброса четвертого триггера являются вторым, десятым и первым входами блока соответственно, четвертый и второй входы третьего и второго элементов И соответственно, счетный вход делителя частоты, второй вход первого элемента И и третий вход установки четвертого триггера объединены и являются двенадцатым входом блока, первый вход элемента ИЛИ является третьим входом блока, входы первого, второго, третьего и четвертого магистральных приемников являются четвертым, пятым, шестым и седьмым входами блока соответственно, выходы первого и четвер того магистральных приемников соединены со вторыми входами установки второго и четвертого триггеров соответственно, выходы второго и третьего магистральных приемников соединены со входом установки и первым входом сброса третьего триггера,входы сброса первого и второго триггеров, второй и четвертый входы сброса третьего и четвертого триггеров соответственно объединены и. соединены с выходом элемента ИЛИ, выходы первого и второго триггеров соединены со входами первого и второго магистральных передатчиков, прямой выход третьего триггера соединен с первым входом установки четвертого триггера, инверсный выход третьего триггера соединен со входом первого формирователя, прямой выход четвертого триггера соединен со входом второго формирователя и с первым входом первого элемента И, инверсный выход четвертого триггера является седьмым выходом блока и соединен со входами сброса счетчика и пятого триггера, выход первого элемента И соединен со счетным входом счетчика, выход третьего элемента И соединен со входом установки пятого триггера, прямой выход пятого триггера соединен с первым входом второго элемента И, а инверсный является четвертым выходом блока, вход сброса делителя частоты соединен с шиной нулевого потенциала, а выход соединен со входом третьего магистрального передатчика, выход первого формирователя соединен со вторым входом элемента ИЛИ, выход второго формирователя является пятым выходом блока, выход второго элемента И является шестым выходом блока, выходы счетчика соединены с соответствующими входами третьего элемента И, четвертый вход сброса третьего триггера соединен с третьим входом сброса четвертого триггера, выходы первого, второго и третьего магистральных передатчиков являются первым, вторым и третьим выходами блока соответственно.3. The device according to claim 1, characterized in that the synchronization unit contains from first to fifth triggers, a counter, a frequency divider, first and second drivers, from first to third elements And, from first to fourth trunk receivers, from first to third trunk transmitters, an OR element, the input of the installation of the first trigger is the ninth input of the block, the first input of the installation of the second trigger and the third reset input of the third trigger are the eighth and eleventh inputs of the block, respectively, the first, second and third inputs of the reset four of the trigger are the second, tenth and first inputs of the block, respectively, the fourth and second inputs of the third and second elements AND, respectively, the counting input of the frequency divider, the second input of the first element And and the third input of the fourth trigger setting are combined and are the twelfth input of the block, the first input of the OR element is the third block input, the inputs of the first, second, third and fourth trunk receivers are the fourth, fifth, sixth and seventh inputs of the block, respectively, the outputs of the first and fourth of the master lnyh receivers are connected to second inputs of setting of the second and fourth flip-flops, respectively, the second and third outputs of the main receiver connected to the input of the installation and the first reset input of the third flip-flop, the inputs reset said first and second flip-flops, the second and fourth reset input of the third and fourth flip-flops, respectively, combined and. connected to the output of the OR element, the outputs of the first and second triggers are connected to the inputs of the first and second trunk transmitters, the direct output of the third trigger is connected to the first input of the fourth trigger installation, the inverse output of the third trigger is connected to the input of the first driver, the direct output of the fourth trigger is connected to the input of the second shaper and with the first input of the first element And, the inverse output of the fourth trigger is the seventh output of the block and is connected to the reset inputs of the counter and the fifth trigger, the output q of the first element And is connected to the counting input of the counter, the output of the third element And is connected to the installation input of the fifth trigger, the direct output of the fifth trigger is connected to the first input of the second element And, and the inverse is the fourth output of the block, the reset input of the frequency divider is connected to the zero potential bus, and the output is connected to the input of the third trunk transmitter, the output of the first driver is connected to the second input of the OR element, the output of the second driver is the fifth output of the block, the output of the second AND element is the sixth block output, the counter outputs are connected to the corresponding inputs of the third And element, the fourth reset input of the third trigger is connected to the third reset input of the fourth trigger, the outputs of the first, second, and third trunk transmitters are the first, second, and third outputs of the block, respectively. ηη 4. Устройство по π.ϊ, отличающееся тем, что блок развертки содержит коммутатор информационнных шин, регистр символа, коммутатор, счетчик, триггер, с первого по третий элементы И, элемент ИЛИ, элемент И-ИЛИ, элемент задержки, магистральный передатчик, входы первой и второй групп коммутатора информационных шин являются входами первой и второй групп блока соответственно,первый и второй, входы коммутатора информационных шин являются пятым и шестым входами блока соответственно, выходы коммутатора информационных шин соединены с информационными входами регистра символа, синхровход которого, первый вход третьего элемента И и вход элемента задержки соединены с выходом первого элемента И, выходы регистра символа являются выходом группы блока, прямые выходы регистра символа соединены с информационными входами коммутатора, счетный вход счетчика и первые входы первого и второго элементов И объединены и являются третьим входом блока, вход сброса счетчика является первым входом блока, второй вход сброса триггера является четвертым входом блока,вход установ?4. The device according to π.ϊ, characterized in that the scanner contains information bus switch, symbol register, switch, counter, trigger, first to third AND elements, OR element, AND-OR element, delay element, trunk transmitter, inputs the first and second groups of the information bus switch are the inputs of the first and second groups of the block, respectively, the first and second, the inputs of the information bus switch are the fifth and sixth inputs of the block, respectively, the outputs of the information bus switch are connected to the information the inputs of the symbol register whose sync input, the first input of the third AND element and the input of the delay element are connected to the output of the first AND element, the outputs of the symbol register are the output of the block group, the direct outputs of the symbol register are connected to the information inputs of the switch, the counting input of the counter and the first inputs of the first and second elements are combined and are the third block input, the counter reset input is the first block input, the second trigger reset input is the fourth block input, is the input set? ;ки и второй вход элемента ИЛИ объединены и являются вторым входом блока, выход элемента задержки является выходом блока и соединен с первым входом сброса триггера, прямой и инверсный выходы которого соединены со вторым входом третьего элемента И и с пятым входом второго элемента И соответственно, выходы счетчика соединены с адресными входами коммутатора и соответствующими входами первого и второго элементов И, выход второго элемента И соединен с первым входом элемента ИЛИ, выходы элемента ИЛИ и третьего элемента И являются третьим и вторым выходами блока соответственно, выход коммутатора соединен с первым и третьим входами элемента И-ИЛИ, второй и четвертый входы которого объединены и являются седьмым входом блока, выход элемента И-ИЛИ соединен со входом магистрального передатчика, выход которого является четвертым выходом блока. ; ki and the second input of the OR element are combined and are the second input of the block, the output of the delay element is the output of the block and connected to the first reset input of the trigger, the direct and inverse outputs of which are connected to the second input of the third element And to the fifth input of the second element And, respectively, the counter outputs connected to the address inputs of the switch and the corresponding inputs of the first and second AND elements, the output of the second AND element is connected to the first input of the OR element, the outputs of the OR element and the third AND element are the third and second th output unit respectively, the output switch coupled to the first and third inputs of AND-OR, second and fourth inputs which are combined and seventh input of the block, the output of AND-OR connected to the input of the main transmitter, whose output is the fourth output block.
SU833675673A 1983-12-26 1983-12-26 Device for information output to facsimile apparatus SU1161935A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833675673A SU1161935A1 (en) 1983-12-26 1983-12-26 Device for information output to facsimile apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833675673A SU1161935A1 (en) 1983-12-26 1983-12-26 Device for information output to facsimile apparatus

Publications (1)

Publication Number Publication Date
SU1161935A1 true SU1161935A1 (en) 1985-06-15

Family

ID=21094039

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833675673A SU1161935A1 (en) 1983-12-26 1983-12-26 Device for information output to facsimile apparatus

Country Status (1)

Country Link
SU (1) SU1161935A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Д.Томашевский, Г.Масютин и др. Графические средства автоматизации и проектирование РЭА. М., Советское радио, 1980, стр. 106-111. Техническое описание аппарата ИЗОТОП-3 РД2.165.161.ТО. Авторское свидетельство СССР № 514288, кл. G 06 F 3/06, 1972., *

Similar Documents

Publication Publication Date Title
US4851915A (en) Method and apparatus for obtaining clear images of high speed moving objects
SU1161935A1 (en) Device for information output to facsimile apparatus
SU1238267A1 (en) Converter of television broadcasting standard
SU1385327A1 (en) Faulty picture element replacement controller
SU1649530A1 (en) Device for data reflecting
JP3046170B2 (en) CCD line sensor drive
SU1578845A1 (en) Device for memorizing image signals
SU1478246A1 (en) Cathode-ray tube data display
SU1085014A1 (en) Device for reproducing image
SU1373292A1 (en) Device for shaping image signal
JP2889104B2 (en) Pulse generator
JPH0312827B2 (en)
SU1591025A1 (en) Device for gc sampling of memory units
SU1236488A1 (en) Device for registering states of checked unit
SU1497599A1 (en) Apparatus for converting seismic survey data
SU1038931A1 (en) Timer
SU1515378A1 (en) Address-switching device
SU1424136A1 (en) Synchrogenerator
SU1709295A1 (en) Input/output device
SU1644183A1 (en) Device for measuring picture areas
SU1520474A1 (en) Device for recording information on final carrier
SU1460738A1 (en) Device for displaying information on crt screen
SU1587664A1 (en) Device for shaping signal of vertical test object
SU1522232A1 (en) Device for switching messages in data transmission networks
US20050083094A1 (en) Timing signal generation apparatus