SU1157474A1 - Device for monitoring single pulse - Google Patents

Device for monitoring single pulse Download PDF

Info

Publication number
SU1157474A1
SU1157474A1 SU833594060A SU3594060A SU1157474A1 SU 1157474 A1 SU1157474 A1 SU 1157474A1 SU 833594060 A SU833594060 A SU 833594060A SU 3594060 A SU3594060 A SU 3594060A SU 1157474 A1 SU1157474 A1 SU 1157474A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
outputs
counters
Prior art date
Application number
SU833594060A
Other languages
Russian (ru)
Inventor
Юрий Федорович Пермяков
Борис Михайлович Рачков
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU833594060A priority Critical patent/SU1157474A1/en
Application granted granted Critical
Publication of SU1157474A1 publication Critical patent/SU1157474A1/en

Links

Landscapes

  • Tests Of Circuit Breakers, Generators, And Electric Motors (AREA)

Abstract

УСТРОЙСТВО КОНТРОЛЯ ОДИНОЧНОГО №ШУЛЬСА, содержащее три триггера , элемент ИЛИ, выход которого соединен с вторым входом первого триггера , два компаратора, источникопорного напр жени , выходы которого соединены с первыми входами компара торовi вторые входа которых соединены с входной шиной устройства, первые входы триггеров соединены с оиной Сброс отличающеес  тем, что, с целью распирени  функциоиальных возможностей за счет обеспечени  контрол  одиночного импульса и первого импульса в последовательности , в него введены четыре счетчика, инвертор, п ть элементов И, генератор импульсов, выход которого соединен с первым первого элемента И, второй вход Которого соединен с выходом первого компаратора, а выгод первого элемента И соединен со счетшш входом nepBi i-o счетчика и первыми входами второго, третьего И четвертого элементов И, выходы которых соединены соответственно со счетными входами второго третьего и четвертого счетчиков, а вторые входы второго и четвертого элементов И соединены с выходами второго триггера, первый вход которого соединен с выходом второго компаратора, вторым входом третьего элемента И и входом инвертора, выход которого соединен с третьим входом четвертого сл элемента И, выходы второго, третьего и четвертого счетчиков соединены с входа элемента ИЛИ, установочные входы счетчиков соединены с шиной Сброс выход первого счетчика соед нен с вторьм входом-третьего триггера , выходы первого и третьего О1 триггера соединены с входами п того Фь элемента И, выход которого  вл етс  выходом устройства. -ч 4iA SINGLE No. SHULSE CONTROL DEVICE containing three flip-flops, an OR element whose output is connected to the second input of the first flip-flop, two comparators, a ground-breaking voltage whose outputs are connected to the first inputs of the comparator and the second inputs of which are connected to the input bus of the device, the first triggers connected to Resetting is characterized by the fact that, in order to promote functional abilities due to the control of a single impulse and the first impulse in the sequence, four counters are entered into it. tik, inverter, five elements And, a pulse generator, the output of which is connected to the first of the first element And, the second input of which is connected to the output of the first comparator, and the benefits of the first element And is connected to the counter input nepBi io of the counter and the first inputs of the second, third and fourth elements And, the outputs of which are connected respectively with the counting inputs of the second third and fourth counters, and the second inputs of the second and fourth elements And connected to the outputs of the second trigger, the first input of which is connected to the output of the second About the comparator, the second input of the third element And and the input of the inverter, the output of which is connected to the third input of the fourth slice of the element And, the outputs of the second, third and fourth counters are connected to the input of the OR element, the installation inputs of the counters are connected to the bus Reset the output of the first counter is connected to the second the input to the third flip-flop, the outputs of the first and third O1 flip-flops are connected to the inputs of the fifth Fi element And, the output of which is the output of the device. -h 4i

Description

Изобретение относитс  к радиоиз . мерительной технике и может быть использовано в устройствах контрол  параметров импульсов электрических сигналов на соответствие заданным допускам. Цель изобретени  - расширение функциональных возможностей за счет обеспечени  контрол  одиночного импульса и первого импульса в последовательности . На фиг.I представлена блок-схема устройства; на ..2 - временные диаграммы, по сн кнцие его работу. Устройство контрол  одиночного импульса содержит три триггера 1-3, элемент ИЛИ 4, выход которого соединен с вторым входом первого тригге ра I, два компаратора 5 и 6, источник 7 опорного напр жени , BMXOJEW 8 и 9 которого соединены с первыми входами компараторов 5 и 6, вторые входы которых соединены с входной шиной 10 устройства, первые входы триггеров соединены с шиной Сброс четыре счетчика 11-14, инвертор 15, п ть элементов И 16-20, генератор 2 импульсов, выход которого соединен с первым входом первого элемента И 16, второй вход которого соединен с выходом первого компаратора 5, а выход первого элемента И 16 соединен со счетным входом первого счетчика И и первыми входами второго,.третье го и четвертого элементов И 17-19, выходы которых соединены со счетными входами второго, третьего и четвертого счетчиков 12-1 . Вторые входы второго и четвертого элементов И 17 .19 соединены с выходами второго TDHI- гера 2, первый вход которого соедине с выходом второго компаратора б, вто рым входом третьего элемента И 18 и входом инвертора I5, выход которого соединен с третьим входом четвертого элемента И 19. Выходы второго, третьего и четвертого счетчиков I214 соединены с входами элемента ИЛИ 4, установочные входы счетчиков соединены сшиной сброс,выход первого счетчика 11 соединен с вторым входом третьего триггера 3, а выходы первого и третьего триггеров 1 и 3 соединены с входами п того элемента И 20, выход которого  вл етс  выходом 22 устройства. Устройство контрол  одиночного импульса работает следующим образом Перед началом работы по шине Сброс : импульс подаетс  на триггеры 1-3 и счетчики 11-14 и устанавливает их в исходное состо ние. Триггеры 1-3 устанавливаютс  состо ние . В счетчики 12-14 занос тс  об ратные коды, а в счетчик 11 - дополнительный , соответствующий временным параметрам контролируемого импульса. Причем в счетчик М - код, соответствующий времени Т1, в счетчик 12 соответствующий Т2, в счетчик 13 соответствующий ТЗ и в счетчик 14 соответствующий Т4 фиг.2а). Т1 соответствует длительности импульса у основани , Т2 - переднему фронту, ТЗ - длительности у вершины импульса , Т4 - заднему фронту. С выхода 8 источника 7 опорного напр жени  на вход компаратора 5 подаетс  минимальное напр жение, а с выхода 9 на вход компаратора 6 - номинальное напр жение. Контролируемый импульс по шине 10 подаетс  на вторые входы компараторов 5 и 6. Так как врем  прихода контролируемого импульса неопределенно , то элемент И 16 закрыт и сигналы с генератора 21 инпульсоа не проход т. В момент прихода контролируемого импульса, когда U X UMHH (фиг.2aJ , срабатывает компаратор 5 (фиг.2б и открывает элемент И 16. Импульсы с генератора 21 через элемент И 16 поступают на вход счетчика 11 и первые входы элементов И 17-19, элемент И 17 соединен с О вьрсодом триггера 2 и так как он по сигналу Сброс находитс  в исходном состо нии , то элемент И 17 открыт и с его выхода импульсы поступают на вход счетчика 12. При Ugy и„ом (.фиг.2а) срабатывает компаратор 6 (фиг.2в), выход которого через инвертор 15 закрывает элемент И 19, открывает элемент И 18, устанавливает триггер 2 (фиг.2г), с выхода элемента И 16 импульсы генератора 21 начинают поступать на вход счетчика 13. При Uj,, Оцом компаратор 6 выключаетс , закрывает элемент И 18 и Через инвертор 15 открывает элемент И 19, который по другому входу открыт выходом 1 триггера 2. Импульсы с выхода элемента И 16 через элемент И 19 начин ют поступать на вход счетчика 14. При Ujy включаетс  комг аратор 5 и закрываетс  элемент И 16. Поступление импульсов от генератора 21 на вход счетчика 11 и входы элементов И 17-19 прекращаетс . Так как в счетчики 12-14 занесен обратные коды, соответствующие врем н  переднего фронта 12, вершины ТЗ и заднего фронта Т4, то переполнени счетчиков 12-14 не наступит н на выходе элемента ШЩ 4 соответственно на вход триггера I сигнала не будет Триггер I остаетс  в состо нии О и дает разрешение на вход элемента И 20. В счетчик И занесен дополнительный код, соответствук ций времени импульса у основаннг , поэтому на выходе счетчика I1 по витс  импульс переполнени , который устанавливает триггер 3 в I. Сигнал с выхода триггера 3 поступает на вход элемента И 20 и на выходе 22 (фиг.2д) по в л етс  сигнал, оэначан ций, что контр лируемый импульс соответствует заложенным допускам. В том случае, если врем  Т2 или ТЗ, или Т4 окажетс  больше, чем врем , соответствующее обратньм кодам, занесенным в счетчики, на их выходах по витс  импульс переполнени  и он через элемент ИЛИ 4 установит триггер I в 1 и закроет элемент И 20. Если врем  Т4 окажетс  меньше времени, соответствующего обратному коду в счетчике 11, то переполнени  на выходе счетчика 11 от дополнитель744 ного кода не будет, триггер 3 не переключитс , соответственно на вход элемента И 20 сигнал не поступит и на выходе 22 сигнала не будет. Т2 и Т4 (фиг.2) соответствуют переднему и заднему фронту контролируемого импульса и переполнение счетчиков 12 или 14 соответствует увели чению времени переднего или заднего фронта. По определ«1гаю длительность Следовательимпульса равна но, увеличение ТЗ соответствует увеличению дотительности импульса, т.е. -переполнению,счетчика 13. При уменьшении длительности импульса или его отсутствии на выходе счетчика 11 импульса переполнени  не будет, что вызовет отсутствие сигнала на выходе 22, По сравнению с известным, положительный эффект от применени  предлагаемого устройства заключаетс  в том что оно позвол ет обеспечить контроль одиночного импульса, контролировать первый импульс импульсной последовательности на соответствие заданным опуск&м. Это позвол ет проверить, насколько искажен i первый импульс переходными процессами, происход ими в системе, и может ли быть беспечена, например, синхронизаци  аботы всех устройств системы.This invention relates to radio. measuring equipment and can be used in devices for monitoring the parameters of pulses of electrical signals for compliance with specified tolerances. The purpose of the invention is to enhance the functionality by providing control of a single pulse and the first pulse in the sequence. FIG. 1 is a block diagram of the device; FIG. on ..2 - timing charts, as shown below. A single pulse control device contains three triggers 1-3, an OR 4 element, the output of which is connected to the second input of the first trigger I, two comparators 5 and 6, the source 7 of the reference voltage, BMXOJEW 8 and 9 of which are connected to the first inputs of the comparators 5 and 6, the second inputs of which are connected to the input bus 10 of the device, the first inputs of the flip-flops are connected to the bus. Reset four counters 11-14, inverter 15, five elements AND 16-20, generator 2 pulses, the output of which is connected to the first input of the first element 16 whose second input is connected to the ne Vågå comparator 5 and the output of the first AND gate 16 is connected to the counting input of the first counter and first and second inputs, the first A third and fourth AND gates 17-19, the outputs of which are connected to the counting inputs of the second, third and fourth counters 12-1. The second inputs of the second and fourth elements And 17 .19 are connected to the outputs of the second TDHI-gera 2, the first input of which is connected to the output of the second comparator b, the second input of the third element And 18 and the input of the inverter I5, the output of which is connected to the third input of the fourth element And 19. The outputs of the second, third and fourth counters I214 are connected to the inputs of the element OR 4, the installation inputs of the counters are connected by a reset fault, the output of the first counter 11 is connected to the second input of the third trigger 3, and the outputs of the first and third triggers 1 and 3 are connected to Give the fifth element AND 20, the output of which is the output 22 of the device. The single pulse control device operates as follows. Before starting work on the bus. Reset: the pulse is applied to triggers 1–3 and counters 11–14 and sets them to their initial state. Triggers 1–3 are set. The return codes are entered into the meters 12-14, and the additional codes corresponding to the time parameters of the monitored pulse to the meter 11. Moreover, in the counter M is the code corresponding to the time T1, to the counter 12 corresponding to T2, to the counter 13 corresponding to the TZ and to the counter 14 corresponding to T4 of Fig. 2a). T1 corresponds to the pulse duration at the base, T2 to the leading edge, TZ to the duration at the tip of the pulse, T4 to the falling front. From the output 8 of the source 7 of the reference voltage, the minimum voltage is applied to the input of the comparator 5, and from the output 9 to the input of the comparator 6 - the nominal voltage. The controlled pulse on bus 10 is fed to the second inputs of comparators 5 and 6. Since the arrival time of the monitored pulse is uncertain, the element 16 is closed and the signals from the inpuls generator 21 do not pass. At the time of arrival of the monitored pulse, when UX UMHH (Fig.2aJ , the comparator 5 is triggered (FIG. 2b and opens element AND 16. The pulses from generator 21 through element AND 16 are fed to the input of counter 11 and the first inputs of elements And 17-19, element And 17 is connected to O trigger bar 2, and since it is the reset signal is in the initial state, then the element And 17 is open and from its output the pulses are fed to the input of counter 12. When Ugy and „th (.fig.2a), a comparator 6 is triggered (FIG. 2b), the output of which closes element 19 through inverter 15, opens element 18, sets trigger 2 (fig.2g), from the output of the element AND 16, the pulses of the generator 21 begin to flow to the input of the counter 13. When Uj ,, the Comparator 6 turns off, closes the element And 18, and opens the element 19 through the inverter 15, which is open through another input output 1 of trigger 2. Pulses from the output of the element AND 16 through the element And 19 are fed to the input of the counter 1 4. When Ujy, the commutator 5 is turned on and element 16 is closed. The receipt of pulses from generator 21 at the input of counter 11 and the inputs of elements AND 17-19 is stopped. Since the return codes corresponding to the time of the leading front 12, the vertices of the TK and the trailing edge T4 are entered into the counters 12-14, the overflow of the counters 12-14 will not occur at the output of the element of the ShchSch 4, respectively, at the trigger input I of the signal will not trigger I remain in the state O and gives permission to the input element I 20. The additional code is entered into the counter I, corresponding to the impulse time at the base, therefore the output of the counter I1 has an overflow pulse that sets the trigger 3 to I. The signal from the output of trigger 3 goes to the input element Both the 20 and the output 22 (fig. 2d) receive a signal, which indicates that the controlled pulse corresponds to the stated tolerances. In the event that time T2 or TZ, or T4 is longer than the time corresponding to the reverse codes recorded in the counters, an overflow pulse appears at their outputs and it will trigger I in 1 through the OR 4 element and close the AND 20 element. If time T4 is less than the time corresponding to the return code in counter 11, then there will be no overflow at the output of counter 11 from the additional code 744, trigger 3 will not switch, respectively, the input of element 20 will not receive a signal and there will be no signal at output 22. T2 and T4 (Fig. 2) correspond to the leading and trailing edges of the monitored pulse, and the overflow of counters 12 or 14 corresponds to an increase in the time of the leading or trailing edge. By definition, “1gay the duration of the Investigator impulse is - overflow, counter 13. When the pulse duration decreases or is absent at the output of the counter 11, the overflow pulse will not cause the absence of a signal at the output 22. Compared with the known, the positive effect of using the proposed device is that it allows single pulse, control the first pulse of the pulse sequence to match the specified lowering & m. This makes it possible to check how much the first impulse is distorted by transients, occurring in the system, and whether, for example, synchronization of the operation of all devices of the system can be ensured.

фи 2phi 2

Claims (1)

УСТРОЙСТВО КОНТРОЛЯ ОДИНОЧНОГО ИМПУЛЬСА, содержащее три триггера, элемент ИЛИ, выход которого соединен с вторым входом первого триггера, два компаратора, источник· опорного напряжения, выходы которого соединены с первыми входами компараторов, вторые входа которых соединены с входной шиной устройства, первые входа триггеров соединены с шиной Сброс”» отличающееся тем, что, с целью расширения функциональных возможностей за счет обеспечения контроля одиночного импульса и первого импульса в последовательности, в него введены четыре счетчика, инвертор, пять элементов И, генератор импульсов, выход которого соединен с первым входом первого элемента И, второй вход которого соединен с выходом первого компаратора, а выход первого элемента И соединен со счетным входом первого счетчика и первыми входами второго, третьего и четвертого элементов И, выхода которых соединены соответственно со счетными входами второго^ третьего и четвертого счетчиков, а вторые входа второго и четвертого элементов И соединены с выходами второго триггера, первый вход которого соединен с выходом второго компаратора, вторым входом третьего элемента И _ и входом инвертора, выход которого 5 соединен с третьим входом четвертого элемента И, выходы второго, третьего и четвертого счетчиков соединены с входами элемента ИЛИ, установочные входы счетчиков соединены с шиной Сброс» выход первого счетчика соединен с вторым входом·третьего триггера, выходы первого и третьего триггера соединены с входами пятого элемента И, выход которого является выходом устройства.A SINGLE-PULSE CONTROL DEVICE containing three triggers, an OR element, the output of which is connected to the second input of the first trigger, two comparators, a reference voltage source whose outputs are connected to the first inputs of the comparators, the second inputs of which are connected to the input bus of the device, the first inputs of the triggers are connected with Reset bus ”” characterized in that, in order to expand the functionality by providing control of a single pulse and the first pulse in the sequence, four counters are introduced into it ka, inverter, five elements And, a pulse generator whose output is connected to the first input of the first element And, the second input of which is connected to the output of the first comparator, and the output of the first element And is connected to the counting input of the first counter and the first inputs of the second, third and fourth elements And, the outputs of which are connected respectively to the counting inputs of the second ^ third and fourth counters, and the second inputs of the second and fourth elements And are connected to the outputs of the second trigger, the first input of which is connected to the output of the second comparator, the second input of the third element And _ and the input of the inverter, the output of which 5 is connected to the third input of the fourth element And, the outputs of the second, third and fourth counters are connected to the inputs of the OR element, the installation inputs of the meters are connected to the Reset bus "the output of the first counter is connected to the second the input of the third trigger, the outputs of the first and third trigger are connected to the inputs of the fifth element And, the output of which is the output of the device. 1157474 21157474 2
SU833594060A 1983-05-23 1983-05-23 Device for monitoring single pulse SU1157474A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833594060A SU1157474A1 (en) 1983-05-23 1983-05-23 Device for monitoring single pulse

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833594060A SU1157474A1 (en) 1983-05-23 1983-05-23 Device for monitoring single pulse

Publications (1)

Publication Number Publication Date
SU1157474A1 true SU1157474A1 (en) 1985-05-23

Family

ID=21064435

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833594060A SU1157474A1 (en) 1983-05-23 1983-05-23 Device for monitoring single pulse

Country Status (1)

Country Link
SU (1) SU1157474A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельстзо СССР 32,5tOO, кл. Н 03 К 19/20, 1970. Авторское свидетельство СССР 843243 кл. Н 03 К 19/20, 1979; *

Similar Documents

Publication Publication Date Title
SU1157474A1 (en) Device for monitoring single pulse
SU1177793A1 (en) Digital meter of time intervals
SU1653065A1 (en) Voltage converter testing and protection device
SU864538A1 (en) Device for tolerance checking
SU1800603A1 (en) Device for checking time intervals
SU1377816A2 (en) Digital time device
SU1264134A1 (en) Common time system
SU1182668A1 (en) Pulse repetition frequency divider
SU993168A1 (en) Logic assembly checking device
SU1534461A1 (en) Device for checking group of digital units
SU1457160A1 (en) Variable frequency divider
SU1359904A1 (en) Device for checking binary counters with consecutive input of information
SU1649468A1 (en) Device to measure resistance
SU1418619A1 (en) Device for checking rotational speed
SU1672411A1 (en) Time periods meter
SU1302220A2 (en) Device for functional-parametric checking of logic elements
RU10308U1 (en) DEVICE FOR CONTROL OF DAMAGES OF MULTI-CHANNEL PULSE SEQUENCES
SU1448401A1 (en) Programmable pulser
SU509993A1 (en) Automatic switch
SU1309287A1 (en) Device for checking time intervals between pulses
SU1275298A1 (en) Device for remote measurement of electric power consumption
SU1233093A1 (en) Device for measuring period
SU1721813A1 (en) Pulse driver
SU1287268A1 (en) Pulse sequence discriminator
SU374755A1 (en) DEVICE OF CONTROL OF PHASING