SU113432A1 - Устройство дл управлени процессом вычислени на электронных цифровых вычислительных машинах - Google Patents

Устройство дл управлени процессом вычислени на электронных цифровых вычислительных машинах

Info

Publication number
SU113432A1
SU113432A1 SU561106A SU561106A SU113432A1 SU 113432 A1 SU113432 A1 SU 113432A1 SU 561106 A SU561106 A SU 561106A SU 561106 A SU561106 A SU 561106A SU 113432 A1 SU113432 A1 SU 113432A1
Authority
SU
USSR - Soviet Union
Prior art keywords
electronic digital
controlling
digital computers
calculation process
signal
Prior art date
Application number
SU561106A
Other languages
English (en)
Inventor
Л.Б. Емельянов-Ярославский
нов-Ярославский Л.Б. Емель
Ю.Ф. Щербаков
Original Assignee
Л.Б. Емельянов-Ярославский
нов-Ярославский Л.Б. Емель
Ю.Ф. Щербаков
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Л.Б. Емельянов-Ярославский, нов-Ярославский Л.Б. Емель, Ю.Ф. Щербаков filed Critical Л.Б. Емельянов-Ярославский
Priority to SU561106A priority Critical patent/SU113432A1/ru
Application granted granted Critical
Publication of SU113432A1 publication Critical patent/SU113432A1/ru

Links

Landscapes

  • Control By Computers (AREA)

Description

В современных электронных цифровых вычислительных машинах различного назначени  управление процессом вычислени  осуществл етс  выработкой комплекса сигналов, которые выполн ют те или иные функции в зависимости от выполн емой команды, момента времени и условий. Под условием подразумеваютс  коды чисел и их знаки. Дл  выработки комплекса сигналов, удовлетвор ющих каждому моменту времени, команде и услови м, в современных цифровых машинах строитс  система управдени , состо ща  из большого количества логических цепочек запоминающих элементов счетчиков и др.
Такие цепочки и элементы св заны между собой сложной функциональной зависимостью. Система их построени  подчас совершенно случайна , вследствие чего система управлени  выливаетс  в сложный логический узел, трудно поддающийс  расчету во временных соотношени х и контролю.
Известны также устройства управлени  процессом вычислени  электронных цифровых машин, в которых в качестве датчиков используютс  ДИОДНЫЕ дешифраторы, колпчество которых соответствует числ команд.
Описываемое устройство отличаетс  от известных тем, что в нем в качестве датчиков сигналов применен статический накопитель, число разр дов которого соответствует количеству управл ющих каналов машины . Такое устройство  вл етс  наиболее упрощенным и позвол ет ускоренно вести перестройку его при изменении функций машины.
На чертеже приведена примерна  схема устройства.
Сигнал по каналу С открывает входные клапаны ВК и на счетчикрегистр СЧ записываетс  код операции, которую необходимо выполн ть. Воздейству  через дешифратор Д на накопитель Н, код операции выбирает условное число, которое по каналам а/.../ записываетс  на счетчик СЧ. Это условное число  вл етс  начальным адресом  чейки а (на чертеже не обозначен), где находитс  код, соответствующий совокупности
№ 113432
сигналов, необхОл1имых дл  выполнени  первого элементарного действи  данной операции. Сигнал по каналу с и задержки Зч и 34 также перебрасывает триггер Тр, который разблокирует клапаны /Ci и /Cs- Блокировка этих клапанов осуществл етс  сигналом, который поступает по каналу ф при выполнении последнего элементарного действи  операции.
При выполнении операции к содержимому счетчика СЧ с генератора Г через клапан К. прибавл етс  единица. Совокупность сигналов дл  выполнени  операции зафиксирована в виде условных чисел в  чейках, адреса которых с а по о:„, таким образом прибавлением к содержимому счетчика единицы достигаетс  последовательное считывание содержимого  чеек, начина  с адреса а. по адрес а„, в которых зафиксированы все сигналы дл  производства элементарных действий, вход щих в состав операции.
По каналам b....l происходит выдача этих сигналов в машину. В  чейке й„ в разр де ф должен быть зафиксирован сигнал, который «говорит машине о том, что операци  закончена; одновременно он чере.з триггер Tpi блокирует клапаны /Ci и Ка- Иногда при выполнении операции машины циклически повтор ют одно или несколько элементарных действий. В приведенной схеме дл  этой цели служат разр ды  чеек б и р. В случае повторени  какого-либо комплекса сигналов, зафиксированных в  чейке at, в  чейке df-- в разр де б фиксируетс  сигнал повторени , который при наличии услови  «необходимость повторени  - канал у блокирует добавление единицы на счетчик СЧ.
Если имеет место возврат или переход к какому-либо участку другой программы элементарных операций, необходимо иметь это условие по каналу г/2 и в  чейки а/- сигнал перехода в разр де р, а в разр дах а/ ./  чейки Of - адрес  чейки, куда необходимо перейти. На врем  изменени  адреса в счетчике СЧ дешифратор блокируетс  клапаном /Сг- Разблокировка схемы при повторени х и переходах осуществл етс  через задержки 3, и Зз.
Предмет изобретени 
Устройство дл  управлени  процессом вычислени  на электронных цифровых вычислительных машинах, отличающеес  тем, что, с целью упрощени  устройства и возможности ускорени  его перестройки при изменении функций машины, в нем в качестве датчиков сигналов применен статический накопитель, число разр дов которого соответствует количеству управл ющих каналов машины.
SU561106A 1956-11-19 1956-11-19 Устройство дл управлени процессом вычислени на электронных цифровых вычислительных машинах SU113432A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU561106A SU113432A1 (ru) 1956-11-19 1956-11-19 Устройство дл управлени процессом вычислени на электронных цифровых вычислительных машинах

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU561106A SU113432A1 (ru) 1956-11-19 1956-11-19 Устройство дл управлени процессом вычислени на электронных цифровых вычислительных машинах

Publications (1)

Publication Number Publication Date
SU113432A1 true SU113432A1 (ru) 1957-11-30

Family

ID=48385899

Family Applications (1)

Application Number Title Priority Date Filing Date
SU561106A SU113432A1 (ru) 1956-11-19 1956-11-19 Устройство дл управлени процессом вычислени на электронных цифровых вычислительных машинах

Country Status (1)

Country Link
SU (1) SU113432A1 (ru)

Similar Documents

Publication Publication Date Title
SU676193A3 (ru) Устройство дл адресации блоков пам ти
SU113432A1 (ru) Устройство дл управлени процессом вычислени на электронных цифровых вычислительных машинах
SU1161952A1 (ru) Устройство для вычисления логических функций
SU379924A1 (ru) Устройство для ввода информации
SU442478A1 (ru) Устройство дл определени плотности веро тностей экстремальных значений случайных процессов
SU1010628A1 (ru) Стохастическое устройство дл вычислени характеристик графов
SU387366A1 (ru) Библиот"'
SU471587A1 (ru) Специализированное цифровое вычислительное устройство
SU744532A1 (ru) Генератор случайного процесса
SU467351A1 (ru) Микропрограммное устройство управлени
SU830378A1 (ru) Устройство дл определени поло-жЕНи чиСлА HA чиСлОВОй ОСи
SU485439A1 (ru) Генератор однородного марковского процесса
SU451080A1 (ru) Микропрограммное устройство управлени
SU752345A1 (ru) Цифровое вычислительное устройство
SU485502A1 (ru) Регистр сдвига
SU934553A2 (ru) Устройство дл контрол пам ти
SU1056188A1 (ru) Датчик равномерно распределенных случайных чисел
JP2526894B2 (ja) プログラマブル・コントロ−ラの演算装置
SU758169A1 (ru) Вычислительная система для решения дифференциальных уравнений 1
SU955027A1 (ru) Устройство дл вычислени булевых функций
SU1670688A1 (ru) Устройство дл контрол программ
SU940165A1 (ru) Устройство дл функционального преобразовани упор доченного массива чисел
SU429427A1 (ru) Приставка к цифровым вычислительным машинам для решения статистических задач
SU543958A1 (ru) Симмирующее устройство дл цифрового дифференциального анализатора
SU441567A1 (ru) Модель дуги дл оптимизации сетевого графика по времени-стоимости