SU1132348A2 - Генератор треугольных функций (его варианты) - Google Patents
Генератор треугольных функций (его варианты) Download PDFInfo
- Publication number
- SU1132348A2 SU1132348A2 SU833650027A SU3650027A SU1132348A2 SU 1132348 A2 SU1132348 A2 SU 1132348A2 SU 833650027 A SU833650027 A SU 833650027A SU 3650027 A SU3650027 A SU 3650027A SU 1132348 A2 SU1132348 A2 SU 1132348A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- adders
- outputs
- output
- direct
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
1, Генератор треугольных Функций по авт. св. I 687571, о т л ичающийс тем, что, с целью расширени функциональных возможностей путем увеличени числа Лаз треугольных функций до п, в него введены с первого по (п-1)-й сумматоры. со второго по п-й коммутаторы и с первого по (n-l)-n элементы ИСКЛЮЧАЮ ЩЕЕ ИЛИ, причем пр мой выход счетчика импульсов соединен с первыми входами всех сумматоров, вторые входы которых соединены соответственно со входными шинами, со второй по п-ю, пр мые и инверсные выходы с первого по (п-1)-й сумматоров соединены с первыми и вторыми входами соответственно со второго по п-й коммутаторов , выходы которых вл ютс соответственно со второй по п-ю выходными шинами, а управл ющие входы соединены с выходами соответственно с первого по (п-1)-й элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, первые входы которых сое § динены с выходом триггера, а вторые сл входы соединены с выходами переноса соответственно с первого по (п-1)-й сумматоров, ю ICO 4 ОС
Description
2. Генератор треугольных функций по авт. св. №687571, отличающийс , тем, что, с целью расширени функциональных возможностей, путем увеличени числа фаз треугольных функций до п, в него введены с первого по (п-1)-й сумматоры, со второго по п-й коммутаторы и с .первого по (п-1)-й элементы ИСКЛЮЧАЮтЕЕ ИЛИ, причем пр мой выход счетчика импульсов соединен с первым входом первого сумматора, первые входы со второго: по (п-1)-й сумматоров соединены с пр мыми выходами соответственно с первого по (п-2)-й сумматоров , вторые входы всех сумматоров
соединены соответственно со входными шинами, со второй по п-ю, пр мые и инверсные выходы с первого по (п-1)-й сумматоров соединены с первыми и вторыми входами соответственно со второго по п-й коммутаторов, выходы которых вл ютс соответственно со второй по h-ю выходньдми шинами , а управл ющие входы соединены с выходами соответственно с первого по (п-1)-й элементов ИСКЛЮЧАЮЩЕЕ ИЛИ первые входы которых соединены с выходом триггера, а вторые входы соединены с выходами переноса соответственно с первого по (п-1)-й сумматоров .
Изобретение относитс к импульсной технике и автоматике.
По основному авт. св. № 687571. известно устройство, содержащее счетчик импульсов, вход-которого соединен с первой входной DJHной, пр мой и инверсный выходы которого соединены соответственно с первым и вторым входами первого коммутатора, выход которого соединен с первой выходной шиной, причем выход старшего разр да счетчика импульсов соединен со входом триггера, выход которого соединен с управл ющим входом первого коммутатора ij .
Недостатком известного устройства вл етс то, что оно не позвол ет формировать многофазные треугольные функции.
Цель изобретени - расширение функциональных возможностей путем увеличени числа фаз треугольных функций до п.
Поставленна цель достигаетс тем, что по первому варианту, в генератор треугольных функций введены с первого по (n-l)-и -сумматоры, со второго по п-й коммутаторы и с первого по (п-1)-й элементы ИСКЛЮЧАЮЩЕЕ ИЛИ, причем пр мой выход счетчика импульсов соединен с первыми входами всех сумматоров, вторые входы которых соединены соответственно со входными шинами со второй по п-ю, пр мые и инверсные выходы с. первого по (п-1)-й сумматоров соединены с первыми и вторыми входами соответст- i вендо ,со второго по п-й коммутаторов , выходы которых вл ютс соответственно со второй по п-ю выходнУми шинами, а управл ющие входы соединены с выходами соответственно с первого по (п-1)-й элементов УСКЛЮЧАЮЩЕЕ ИЛИ, первые входы которых соединены с выходом триггера, а вторые :входы соединены с выходами переноса соответственно с первого по (п-1)-й 5 сумматоров.
По второму варианту, в генератор треугольных функций введены с первого по (п-1)-й сумматоры, со второго по п-й коммутаторы и с первого по 10 (п-1)-й элементы ИСКЛЮЧАЮЩЕЕ ИЛИ, причем пр мой выход счётчика импульсов соединен с первым входом первого сумматора, первые входы со второго по (п-1)-й сумматоров соединены 15 с пр мыми выходами соответственно с первого по (п-2)-й сумматоров, вторые входы всех сумматоров соединены соответственно со входными шинами, со второй по п-ю, пр мые и инверсные Q выходы с первого по (п-1)-и сум ато , ров соединены с первыми и вторыми входами соответственно со второго по п-й коммутаторов, выходы которых вл ютс собтветственно со второй 5 по п-ю вьтходными шинами, а управл ющие входы соединены с выходами со . ответственно с первого по {п-1)-й элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, первые . входы которых соединены с выходом - триггера, а вторые входы соединены с выходами переноса соответственно с первого по (п-1)-й сумматоров.
Вследствие этого обеспечиваетс формирование п-фазной треугольной функции с произвольными сдвигами 5 между фазами.
На фигЛ приведена структурна схема генератора треугольных функций дл п 3, по первому варианту; на фиг.2 - то же, по второму вариан 0 ту; на фиг.З - временные диаграммы, по сн ющие работу обоих вариантов устройства.
Генератор треугольных функций по обоим вариантам содержит счетчик 1 импульсов, вход которого соединен с первой входной шиной 2, пр мой и инверсный выходы соединены соответственно с первым и вторым входами первого коммутатора 3, выход которого . соединен с первой выходной шиной 4, а управл ющий вход соединен с выходом триггера 5, вход которого подключен к выходу старшего разр да счетчика 1.
Кроме того, устройство содержит первый и второй сумматоры 6 и 7, пр мые и инверсные выходы которых подключены соответственно к первым и вторым входам второго и третьего коммутаторов 8 и 9, выходы которых соединены со второй и третьей выходными шинами 10 и 11, а управл ющие входысоединены с выходами соответственно первого и второго элементов ИСКЛЮЧАОДЕЕ ИЛИ 12 и 13, первые входы которых соединены с выходом триггера 5, а вторые входы подключены к выходам переноса соответственно первого и второго сумматоров б и 7.
При этом в первом варианте устройства фиг.1) первые входы первого и второго сумматоров б и 7 соединены с пр мым выходом счетчика 1, а вторые входы - соответственно со второй и третьей входными шинами 14 и 15. Во втором вариа нте устройства (фиг.2) первый вход первого сумматора 6 соединен с пр мым выходом счетчика 1, первый.вход второго сумматора 7 соединен с пр мым выходом первого сумматора 6.
Пр мые и инверсные выходы счетчика 1 , сумматоров б и 7, входы сумматоров 6 и 7 и коммутаторов 3, 8, 9, входные шины 14 и 15, в лходные шины 4, 10, 11 представл ют собоймногоразр дные Цифровые шины. Коммутаторы 3, 8, 9 в зависимости от логического уровн на управл ющем входе передаютна выходе код с первого или второго входа.
Усзтррйство работает следующим Образом .
На входную тайну 2 подаютс тактовые импульсы (Лиг.За), при этом счет чик 1 считает их. Состо ние счетчика 1 показано на фиг.36. На выходах сумматоров б и 7 формируютс коды, изменение .которых во времени показано на фиг.Зв и Зг, причем фазовые сдвиги определ ютс кодами, подаваемыми на входные шины 14 и 15. В случае , когда сумма чисел, подаваемых на входы сумматора, превьшает максимальное число его состо ний, формируютс положительные сигналы переноса (лиг.3д,з,е) . Триггер 5 переключаетс в новое состо ние после каждого цикла счетчика 1 (Аиг.Зж), при этом н.а первую выходную шину 4 поочередно передаютс пр мой или 5 инверсный код со счетчика 1 (Фиг.Зк. Коммутаторы 8 и 9 переключаютс сигналами с элементов ИСКЛЮЧАЮСЩЕ ИЛИ 12 и 13, показанными на фиг.Зз и Зи . При этом на выходные шины 10 и 11 поступают сдвинутые по фазе треугольные функции (Лиг.3л и 3м).Варианты устройства отличаютс один от другого способом задани сдвига фаз. В первом варианте задаетс сдвиг каждой фазы относительно первой, а во втором варианте - сдвиг каждой последующей фазы относительно предыдущей.
Таким образ.ом, в устройстве обес40 печиваетс формирование многофазной треугольной функции с произвольно задаваемыми сдвигами фаз.
III III I nil III Him ими II IMl I Illli II HI ИИ им МП
XH4444/I
jf
Ji
U2.J
Claims (2)
1. Генератор треугольных Функций по авт. св. I» 687571, о т л ичаюиийся тем, что, с целью расширения функциональных возможностей путем увеличения числа Фаз треугольных функций до п, в него введены с первого по (п-1)-й сумматоры, со второго по n-й коммутаторы и с первого по (п-1)-й элементы ИСКЛЮЧ7кЮ ЩЕЕ ИЛИ, причем прямой выход счетчика импульсов соединен с первыми входами всех сумматоров, вторые входы которых соединены соответственно со входными шинами, ср второй по п-ю, прямые и инверсные выходы с первого по (п-1)-й сумматоров соединены с первыми и вторыми входами соответственно со второго по n-й коммутаторов, выходы которых являются соответственно со второй по η-ю выходными шинами, а управляющие входы соединены с выходами соответственно с первого по (п-1)-й элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, первые входы которых сое динены с выходом триггера, а вторые входы соединены с выходами переноса соответственно с первого по (п-1)-й сумматоров.
SU .... 1132348
2. Генератор треугольных функций по авт. св. №'687571, отличающийся. тем, что, с целью расширения функциональных возможностей, путём увеличения числа фаз треугольных функций до п, в него введены с первого по (п-1)-й сумматоры, со второго по n-й коммутаторы и с .первого по (п-1)-й элементы ИСКЛЮЧАЮЩЕЕ ИЛИ, причем прямой выход счетчика импульсов соединен с первым входом первого сумматора, первые входа со второго: по (п-1)-й сумматоров соединены с прямыми выходами соответственно с первого по (п-2)-й сумматоров, вторые входы всех сумматоров соединены соответственно со входными шинами, со второй по п-ю, прямые и инверсные выходы с первого по (п-1)-й сумматоров соединены с первыми и вторыми входами соответственно со второго по n-й коммутаторов, выходы которых являются соответственно со второй по h-ю выходными шинами , а управляющие входы соединены с выходами соответственно с первого по (п-1)-й элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, первые входы которых соединены с выходом триггера, а вторые входа соединены с выходами переноса соответственно с первого по (п-1)-й сумматоров .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833650027A SU1132348A2 (ru) | 1983-07-27 | 1983-07-27 | Генератор треугольных функций (его варианты) |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833650027A SU1132348A2 (ru) | 1983-07-27 | 1983-07-27 | Генератор треугольных функций (его варианты) |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU687571 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1132348A2 true SU1132348A2 (ru) | 1984-12-30 |
Family
ID=21084613
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833650027A SU1132348A2 (ru) | 1983-07-27 | 1983-07-27 | Генератор треугольных функций (его варианты) |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1132348A2 (ru) |
-
1983
- 1983-07-27 SU SU833650027A patent/SU1132348A2/ru active
Non-Patent Citations (1)
Title |
---|
1.Авторское свидетельство СССР № 687571, кл. Н 03 К 4/02, 20.01.77. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0656688B1 (en) | Clock generating circuit generating a plurality of non-overlapping clock signals | |
EP0596657A2 (en) | Normalization of apparent propagation delay | |
EP0101318B1 (en) | Digital filters | |
SU1132348A2 (ru) | Генератор треугольных функций (его варианты) | |
EP0064590B1 (en) | High speed binary counter | |
US5146478A (en) | Method and apparatus for receiving a binary digital signal | |
JPS6253968B2 (ru) | ||
US4387341A (en) | Multi-purpose retimer driver | |
JPH0194723A (ja) | デイジタル信号の分周装置 | |
SU1205276A1 (ru) | Устройство тактовой синхронизации и выделени пачки импульсов | |
KR100238208B1 (ko) | 동기식 직렬 입출력 회로 | |
SU1591001A1 (ru) | Параллельный сумматор | |
SU1338096A1 (ru) | Устройство тактовой синхронизации | |
SU1554126A2 (ru) | Устройство задержки и формировани импульсов | |
SU1030967A1 (ru) | Распределитель импульсов дл управлени шаговым двигателем | |
SU1108442A1 (ru) | Функциональный преобразователь | |
SU919071A1 (ru) | Распределитель импульсов | |
SU1707759A1 (ru) | Делитель частоты | |
SU1094137A1 (ru) | Формирователь последовательности импульсов | |
SU1677869A2 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU1213542A1 (ru) | Перестраиваемый делитель частоты следовани импульсов | |
SU1721809A1 (ru) | Устройство преобразовани последовательности пр моугольных импульсов напр жени | |
SU1088123A1 (ru) | Распределитель | |
SU1509886A1 (ru) | Устройство умножени частоты | |
SU714619A1 (ru) | Устройство дл управлени тиристорным преобразователем |