Изобретение относитс к вычислительной технике и может быть использовано в устройствах ввода, передачи информации, многомашинных вычислительных комплексах и комплексах на базе однородных вычислительных струк тур. Известно многоканальное устройств приоритета, содержащее лишь одну св зь между каналами, а св зи, объедин ющие каналы в виде последовательно включенной цепочки, устранены . Высокий уровень на общей св зи .разрешает подключение устройства к магистрали. Через элемент задержки и однонаправленный элемент подаетс сигнал запрещени подключени других устройств к каналу П . Недостатком известного устройства вл етс возможность одновременного подключени нескольких каналов к общей магистрали, если разница во времени между возникновением -требований на подключение к магистрали в них меньше времени распространени низкого запрещающего уровн по общей св зи между каналами. . Наиболее близким к предлагаемому по технической сущности вл етс многоканальное устройство приоритета содержащее в каждом канале процессор триггер разрешени подключени к каналу, триггер требовани выхода на канал, схему формировани сигнала по линии зан тости, логику управлени процедурой приоритетного подклю ченй к магистрали. В устройстве каналы- соедин ютс не последователь но, кольцевой линией, а параллельно с линией зан тости магистрали, причем отключение питани в одном из каналов не вли ет на состо ние этой линии Iz , Однако надежность известного устройства недостаточна,. I Цель изобретени - повышение надежности устройства за счет устранени одновременного подключени нескольких каналов к общей магистрали . Поставленна цель.достигаетс тем, что в многоканальное устройство приоритета, содержащее в ка одом кана ле первый элемент НЕ и первый элемент И-НЕ, причем первый вход первого элемента И-НЕ соединен с выходом первого Элемента НЕ,. выходы первых элементов НЕ каналов объединены между собой и вл ютс первым сигнал ным выходом устройства, введены в каждый канал второй, третий и четвертый элементы И-НЕ, второй элеменФ НЕ и два элемента задержки, причем каждый запросный вход устройства соединен с вторым входом первого элемента И-НЕ и первь1м входом второго элемента И-НЕ одноименного канала , второй вход второго элемента И-НЕ соединен с выходом первого элемента задержки и через второй элемент задержки с соответствующим ннформационным выходом устройства и входом второго элемента НЕ, выходы вторых элементов НЕ каналов объединены между собой и вл ютс вторым сигнальным выходом устройства,- , выход второго элемента НЕ в каждом канале соединен с первым входом третьего элемента И-НЕ своего канала , второй вход третьего элемента И-НЕ каждого канала соединен с установочным входом устройства, выход четвертого элемента И-НЕ каждого канала соединен в своем канале с входами первого элемента НЕ, первого элемента задержки и третьим входом третьего элемента И-НЕ, первый, второй и третий входы четвертого элемента И-НЕ каждого канала соединены соответ- , ственно с выходами первого, второго и третьего элементов И-НЕ своего канала. На чертеже приведена схема предлагаемого устройства. Устройство содержит запросный вход 1 устройства, сигнальные, выходы 2 и 3 устройства, информационный, выход 4 устройства, элементы И-НЕ 5-8, элементы НЕ 9 и 10, зл-емент 11 задержки, элемент 12 задержки, установочный вход 13 устройства. Устройство работает следующим образом. Наличие низкого уровн на выходе 2, указывающего на зан тость магистрали другим каналом, запрещает воздействие сигнала с входа 1 через элемент И-НЕ 5 на триггер, собранный из двух элементов И-НЕ 6 и 7. Во врем работы с общей магистралью другим каналом им формируетс низкий уровень на выходе 3. Это определ ет наличие высокого уровн на выходе элемента И-НЕ 7, а на выходе элемента И-НЕ 6, наход щегос с элементом 7 в триггерной св зи,- низкого. Освобождение общей магист рали подтверждаетс по влени-. ем высокого уровн на выходах 2 и 3. При наличии или с по влением сигнала на входе 1 в данном канале триггер, собранный на элементах 6 и 7, перебрасываетс ,поскольку на выходе элемента 3 по вл етс низкий уровень. Высокий уровеньна выходе элемента 6 инвертируетс на элементе НЕ 9, обеспечивает по вление низкого уровн на выходе 2. На первом входе элемента И-НЕ 5 низкий уровень устанавливает выход элемента 5 в состо ние высокого уровн . Переброс триггера определ ет по вление высокого уровн на входе элемента 11 задержки. По вление высокого уровн на вы ,ходе элемента 11 задержки,инвертиру с на элементе И-НЕ 8,фиксирует на входе элемента И-НЕ 6 низкий уровень, а на его выходе - высокий. Этот же высокий уровень на выходе элемента П задержки через элемент 12 задержк и элемент НЕ 10 задает по вление низкого уровн на выходе 3 и высокого на выходе 4. Задержка на элементе 12 устанавливаетс такой, чтобы по вление низкого уровн на выходе 3, а значит и на втором входе элемен та И-НЕ 7 произошло позже,чем по в|ление низкого уровн на выходе элеiмента И-НЕ 8, а значит и на третьем входе элемента И-НЕ 6, и не привело к перебросу триггера. В канале вьфа батываютс низкие уровни сигналов на выходах 2 и 3, пока есть сигнал на входе 1. Задержка на элементе 11 в каждом канале устанавливаетс со значением, отличающимс -от задержки на элементе 11 в других каналах на величину интервала времени большую, чем необходимо дл прохождени сигнала , по элементам 5,6 и 9 и выходам 1 0.4 2 и 3, только тогда будет исключена возможность подключени нескольких каналов к общей магистрали. Объ сн етс это тем, что выработка сигнала на выходе 2 в нескольких каналах может произойти одновременно, если разница во времени между моментами возникновени сигналов на входах : 1 в них меньше, чем врем прохождени сигналов через элементы 5,6 и 9 и линию зан тости к конкурирующим каналам. При наличии разнесенных в пространстве каналов на большие рассто ни веро тность этого становитс существенной. С выработкой сигнала зан тости в каждом конкурирующем канале подготавливаетс переход к выработке сигнала на выходе 3 Эта подготовка во времени задаетс элементом 11 задержки. В канале с меньшей задержкой на элементе 11 сигнал на выходе.3 возникает первым, и таким образом, успевает дойти до конкурирующих каналов и сбросить в них триггер, сн ть сигналы с выходов 2 раньше, чем у них возникает формирование сигнала на выходе 3. Приоритет канала тем вьш1е, чем меньше величина задержки на элбменте 11. В устройстве каналы соединены не последовательно, кольцевой линией, а параллельно, причем.отключение питани в одном из каналов не вли ет на состо ние этой линии. Сигнал начальной установки на входе 13 формируетс после включени питающего напр жени до поступлени сигнала требовани на подключение канала к магистрали. Применение изобретени позвол ет повысить надежность работы устройства .
.
An