SU1126976A1 - Устройство дл контрол аналоговых решающих блоков - Google Patents

Устройство дл контрол аналоговых решающих блоков Download PDF

Info

Publication number
SU1126976A1
SU1126976A1 SU833620014A SU3620014A SU1126976A1 SU 1126976 A1 SU1126976 A1 SU 1126976A1 SU 833620014 A SU833620014 A SU 833620014A SU 3620014 A SU3620014 A SU 3620014A SU 1126976 A1 SU1126976 A1 SU 1126976A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
current
register
keys
Prior art date
Application number
SU833620014A
Other languages
English (en)
Inventor
Валерий Павлович Волков
Виталий Пантелеймонович Морозов
Original Assignee
Ордена Ленина Институт Проблем Управления
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Проблем Управления filed Critical Ордена Ленина Институт Проблем Управления
Priority to SU833620014A priority Critical patent/SU1126976A1/ru
Application granted granted Critical
Publication of SU1126976A1 publication Critical patent/SU1126976A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

УСТРОЙСТВО ДЛЯ КОНТЮЛЯ АНАЛОГОВЫХ РЕШАЮЩИХ БЛОКОВ, содержащее п цепей сравнени , кажда  из которых выполнена в виде двух последовательно включенных токозадающих двухполюсников, вход и выход каждой из п цепей сравнени  подключены соответственно к входу и выходу контролируемого аналогового решающего блока, п-канальный блок индакации и преобразователь ток-напр жение, о т л и ч а ю щ е е с   тем, что, с целью расширени  функциональных возможностей за счет обеспечени  возможности обнаружени  кратных отказов контролируемых аналоговых решающих блоков, в него введены п ключей, компаратор , генератор управл ющих импульсов и регистр последовательного приближени , п разр дных выходов которого подключены к соответствующим информационным входам п-канального блока индикации и управл ющим входам п ключей, информавдонные входы которых подключены к общим выводам токозадающих двухполюсников соответствующих цепей сравнени , выходы п ключей подключены к входу преобразовател  ток-напр жение, выход которого через компаратор подключен .к информационному входу регистра последовательного приближени  и входу запуска генератора управл ющих импульсов, выход которого подключен к входу запуска регистра последовательного приближени , выход завернюни  преобразовани  которого подключен к входу останова генератора управл ющих импульсов, выход последовательного кода регистра пос- : ледовательного приближени   вл етс  цифровым выходом устройства.

Description

t Изобретение относитс  к вычислительной технике и предназначено дл  обнаружени  отказов аналоговых решающих блоков в про цессе функционировани  вычислительных систем . Известно устройство дл  диагностического контрол  решаюищх блоков аналоговой вычислительной модели, содержащее цифровой блок управлени  и обработки, блок цифроаналоговых и аналоговых преобразователей, блок сравнени  и коммутации 1 , Недостатком данного устройства - его сложность по сравнению с контролируемой моделью. Наиболее близким по технической сущности к предлагаемому  вл етс  устройство дл  контрол  аналоговых решающих блоков, содержащее п цепей сравнени , кажда  из которых выполнена в виде двух последовательно включенных токозадающих двухполюсНИКОВ , вход и выход каждой из п цепей сравнени  подключены соответственно к входу и выходу контролируемого аналоговог решающего блока, п-канальный ршдикации и преобразовател  ток-напр жение 2. Недостатками устройства  вл ютс  сложнос и ограниченные функциональные возможности так как оно не обеспечивает запоминани  кратных отказов контролируемых аналоговых блоков, а также не позвол ет осуществл ть непрерывный процесс диагностического контрол . Цель изобретени  - расширение функщ ональных возможностей за счет обеспечени  возможности обнаружени  кратных отказрв контролируемых аналоговых решагопдах блок Поставленна  цель достигаетс  тем, что в устройство дл  контрол  аналоговых решаю щих блоков, содержащее п цепей сравнени  кажда  из которых выполнена в виде после довательно включеннь х токозадающих двухпо люсников, вхсд и выход каждой из п цепей сравнени  подключены соответственно к вход и выходу контролируемого аналогового реша щего блока, п-канальный блок индикации и преобразователь ток-напр жение, введены п ключей, компаратор, генератор управл ющих импульсов и регистр последовательного приближени , п разр дных выходов которого подключены к соответствующим инс|)ормацио ным входам п-канального блока индикации и управл ющим входам п ключей, информационные входы которых подключены к обпщм выводам токозадающих двухполюсников соответствующих цепей сравнени , выходы п ключей подключены к входу преобразовател  ток-напр жение, выход которого через комп ратор подключен к информациопному входу 6 регистра последовательного приближени  и входу запуска генератора управл ющих им- , пульсов, выход которого подключен к входу запуска регистра последовательного приближени , выход завершени  преобразовани  которого подключен к входу останова генератора управл ющих импульсов, выход последовательного кода регистра последовательного приближени   вл етс  цифровым выходом устройства . На фиг. 1 показана функциональна  схема предлагаемого устройства; на фиг. 2 - временна  диаграмма работы устройства. Устройство содержит последовательно соединенные токозадающие двухполюсники 1,..., 1 и 2,..., 2 , контролируемые аналоговые решающие блоки 3,... 3, канальный блок 4 индикации, преобразователь 5 ток-напр жение ключи , ..., 6,,, компаратор 7, генератор 8 управл ющих импульсов и регистр 9 последовательного приближени  с выходами 10 и 11. Предлагаемое устройство работает следующим образом. После включени  питани  генератор 8 управл ющих импульсов вырабатывает стартовь Й импульс Ug (фиг. 2), который сбрасывает разр ды регистра 9 последовательных приближений за период тактовых импульсов. В результате на всех цифровых выходах регистра 9 последовательного приближени , кроме пер.вого , не используемого в данном устройстве, устанавливаетс  единичный логический уровень, все аналоговые ключи оказываютс  в провод щем состо нии и устройство входит в режим слежени , когда все измерительные цепи подключены к входу преобразовател  5 ток-напр жение . Таким образом, сигналы ошибки от каждого контролируемого блока оказываютс  объединенными в сигнал, который преобразуетс  компаратором 7 в общий сигнал отказа . Если в процессе слежени  в контролируемых блоках происходит отказ, то он выдел етс  компаратором 7, который запускает генератор 8 управл ющих импульсов, начинающий в свою очередь стартовым импульсом диагностический цикл. В течение ддагностического цик.па аналоговые ключи 6 поочередно отключают цепи сравнени  из последовательно соеди11е ) токозадающих двухполюс}шков 1 и 2от входа преобразовател  5 ток-напр жение( Комплекс ые импедансы двухполюсников 1 и 2 выбраны так, что в случае исправности контролируемого блока 3 токи, текущие через двухполюсники 1 и 2, взаимно компенсируютс  и выходное напр жение преобразовател  5 равно нулю. Если же токи через двух3полюсники 1 и 2 не компенсируют друг Гфуга, те на выходе преобразовател  5 по вл етс  сигнал ,уровень которого сравни ваетс  компаратором 7 с допустимым уров ,нем срабатывани . Поэтому превышение уров н  срабатывани  компаратора 7 свидетельству ет о том, что один из остающихс  подключенными контролируемых блоков неисправен. В зависимости от входного сигнала на инфор мационном входе регистра 9, , аналоговый ключ 6 с приходом очередного периода тактоъых импульсов остаетс  замкнутым если отключаемый- контролируемый блок 3 исправен , и разомкнутым, если блок 3 неисправен . На окончание диагностического цикла указывает сигнал и. с выхода завершени  пре образова ш  регистра 9 последовательного приближени , который на врем  заполнени  регистра блокируют выработку стартовых импульсов генератором 8 управл ющих импульсов . С приходом очередного тактового импульса первый аналоговый ключ 6.,, отклю чает цепь сравнени  первого контролируемогб блока 3ц от входа преобразовател  5 и процесс повтор етс . После устранени  отказов устройство вновь переходит в режим слежени . 64 О наличии отказов в контролируемых бло4ках 3 можно судить с помощью блока 4 индикации по состо нию выходных разр дов регистра 9. Эта же информатш , но в последовательном коде, воспроизводитс  на шине Код отказа. Наличие этой шины уменьшает количество сг единительных проводов дл  св зи с внешними устройствами, такими как ЦВМ, самописец и цифропечатающа  машинка . Как видно из диаграмм на фиг. 2, отказы произошли во втором и четвертом контролируемых блоках. Предлагаемое.устройство дает возможность, обнаруживать отказы любой кратности и автоматизировать процесс поиска неисправных блоков. . Технико-экономическа  эффективность предлагаемого устройства определ етс  исход  из сокращени  времени поиска кратных отказов . Например, в гибридной вычислительной системе ГВС-100 по данным эксплуатации число отказов составл ет 0,8 в день, т. е. около 200 за год. Поиск места отказа занимает 15 мин., а с использованием предлагаемого устрюйства - несколько секущр т. е. врем  на техническое обслуживание уменьшаетс  в год на 50 ч..
Убь/}(5 УВШ
в
Уб
т 9-2
5ыхэ-з
Ugbix 5-4
S.
ь/л
иг.1

Claims (1)

  1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ АНАЛОГОВЫХ РЕШАЮЩИХ БЛОКОВ, содержащее η цепей сравнения, каждая из которых выполнена в виде двух последовательно включенных токозадающих двухполюсников, * вход и выход каждой из л цепей сравнения подключены соответственно к входу и выходу контролируемого аналогового решающего блока, η-канальный блок индикации и преобразователь ток-напряжение,; отличаю-, щ е е с я тем, что, с целью расширения функциональных возможностей за счет обес· печения возможности обнаружения кратных отказов контролируемых аналоговых решающих блоков, в него введены η ключей, ком паратор, генератор управляющих импульсов и регистр последовательного приближения, η разрядных выходов которого подключены к соответствующим информационным входам п-канального блока индикации и управляющим входам η ключей, информационные входы которых подключены к общим выводам токозадающих двухполюсников соответствующих цепей сравнения, выходы η ключей подключены к входу преобразователя ток-напряжение, выход которого через компаратор подключен к информационному входу регистра последовательного приближения и входу запуска генератора управляющих импульсов, выход которого подключен к входу запуска регистра последовательного приближения, выход завершения преобразования которого подключен к входу останова генератора управляющих импульсов, выход последовательного кода регистра последовательного приближения является цифровым выходом устройства.
    05 С© ъЗ
SU833620014A 1983-07-15 1983-07-15 Устройство дл контрол аналоговых решающих блоков SU1126976A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833620014A SU1126976A1 (ru) 1983-07-15 1983-07-15 Устройство дл контрол аналоговых решающих блоков

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833620014A SU1126976A1 (ru) 1983-07-15 1983-07-15 Устройство дл контрол аналоговых решающих блоков

Publications (1)

Publication Number Publication Date
SU1126976A1 true SU1126976A1 (ru) 1984-11-30

Family

ID=21073769

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833620014A SU1126976A1 (ru) 1983-07-15 1983-07-15 Устройство дл контрол аналоговых решающих блоков

Country Status (1)

Country Link
SU (1) SU1126976A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР N 437107, кл. G 06 J 1/00, 1972. 2. Морозов В. П. Метод измерени погрешности линейных аналоговых операций. Извести вузов СССР, Приборостроение, т. 19, № 10, 1976, с, 63, рис. 2 (прототип). *

Similar Documents

Publication Publication Date Title
SU1126976A1 (ru) Устройство дл контрол аналоговых решающих блоков
GB1122472A (en) Systems for testing components of logic circuits
US3594789A (en) Counter actuated multiplex monitor circuit
EP0359265B1 (en) Zero string error detection circuit
SU1666983A1 (ru) Устройство дл контрол электрических цепей
JPS5975717A (ja) Ad変換器の診断装置
SU1418793A1 (ru) Устройство дл приема и передачи сигналов контрол от датчиков
SU1039030A1 (ru) Распределитель импульсов
SU1164838A1 (ru) Цифровое устройство дл управлени преобразователем частоты с непосредственной св зью и однократной модул цией
SU1674128A1 (ru) Устройство дл локализации неисправностей
SU1307404A1 (ru) Устройство дл бесконтактного измерени импульсного тока
SU1121795A1 (ru) Резервированное устройство
SU1522209A2 (ru) Система дл контрол сложных релейных распределителей
SU869049A1 (ru) Релейный триггер
SU1242963A1 (ru) Устройство дл контрол адресных шин интерфейса
SU1048578A1 (ru) Устройство дл контрол источников сигналов
JPH08149681A (ja) デジタル形保護リレーのa/d変換部監視装置
RU2037937C1 (ru) Способ контроля каскада наружного освещения
SU921083A1 (ru) Коммутатор с самоконтролем
SU1406685A1 (ru) Устройство дл диагностировани выпр мител
SU1388984A1 (ru) Аналого-цифровой преобразователь
SU1264181A1 (ru) Устройство дл контрол БИС
SU1234984A2 (ru) Устройство тактовой синхронизации
SU257584A1 (ru)
SU1185486A1 (ru) Устройство дл контрол системы управлени вентильным преобразователем