SU1121781A2 - Binary counter with error check - Google Patents

Binary counter with error check Download PDF

Info

Publication number
SU1121781A2
SU1121781A2 SU833629535A SU3629535A SU1121781A2 SU 1121781 A2 SU1121781 A2 SU 1121781A2 SU 833629535 A SU833629535 A SU 833629535A SU 3629535 A SU3629535 A SU 3629535A SU 1121781 A2 SU1121781 A2 SU 1121781A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
counter
additional
Prior art date
Application number
SU833629535A
Other languages
Russian (ru)
Inventor
Екатерина Марковна Блохина
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU833629535A priority Critical patent/SU1121781A2/en
Application granted granted Critical
Publication of SU1121781A2 publication Critical patent/SU1121781A2/en

Links

Landscapes

  • Small-Scale Networks (AREA)

Abstract

ДВОИЧНЫЙ СЧЕТЧИК С КОНТРОЛЕМ ОШИБОК по авт.св. № 666645, о тличающийс  тем, что, с целью повышени  достоверности контрол , в него введены первый и второй дополнительные элементы ИЛИ и дополнителыи 1Й элемент И, входы первого дополнительного элемента ИЛИ соединены с единичными выходами раз-; р дов счетчика, выход - с первым входом дополнительного элемента И, второй вход которого соединен с единичным выходом (г +1) -го D -триггера , третий вход - с шиной импульсов опроса, а выход соединен с- первым входом второго дополнительного элемента ИЛИ, второй вход которого соединен с выходом элемента И, а выход - с входом установки единичного состо ни  контрольного триггера .BINARY COUNTER WITH CONTROL OF ERRORS by auth. No. 666645, differing from the fact that, in order to increase the reliability of the control, the first and second additional elements OR and additional 1 st element AND, the inputs of the first additional element OR are connected to the single outputs of the same; rows of the counter, output - with the first input of an additional element, And, the second input of which is connected to a single output (r +1) of the D-trigger, the third input - with the bus of interrogation pulses, and the output connected to the first input of the second additional element OR , the second input of which is connected to the output of the element I, and the output - to the input of the installation of the unit state of the control trigger.

Description

00 1 Изобретение относитс  к автомати ке и вычислительной технике и может быть использовано дл  контрол  работоспособности и поиска неисправ ности в двоичном счетчике. По основному авт.св. N 666645 известен двоичный счетчик с контролем ошибок, содержащий п-разр дны счетчик на триггерах, П+1 D -три геров, п+1. элементов ИЛИ, элемент И и триггер контрол , счетный вход каждого D -триггера, кроме n+J-ro соединен t единичным выходом соответствующего разр да счетчика, а счетный вход h+1-го D -триггера с нулевым выходом п-го разр да счетчика, входы каждого элемента ИЛИ соединены с нулевым выходом соответ ствующего В -триггера и с единичны выходами других Б -триггеров, выходы элементов ИЛИ соединены с входами элемента И, один из входов которого соединен с входом импульсов опроса, а выход -.с входом установки единичного состо ни  контрольного триггера, вход установки нулевого состо ни  которого соединен с ши ной установки нул  контрольного триггера Cl3« Однако Известное устройство достоверно койтролирует неисправности и локализует место неисправности только в счетчиках последовательног действи . В счетчиках с другой орга низацией переноса, например со скво ным, групповым и групповым одновременным переносом, неисправность за сание на триггерах посто нной 1 не вы вл етс . Цель изобретени  - повьппение дос товерности контрол  при использовании счетчиков с различной организац ей переноса. Поставленна  цель достигаетс  те что в двоичный счетчик с контролем ошибок введены первый и второй дополнительные элементы ИЛИ, дополнительный элемент И, входы первого до полнительного элемента ИЛИ соединен с единичными выходами разр дов счет чика, выход - с первым входом допол нительного элемента И, второй вход которого соединен с единичным выходом п +1-ГО D-триггера, третий вход - с шиной импульсов опроса, а выход соединен с первым входом второго дополнительного элемента ИЛИ, второй вход которого соединен с вы ходом элемента И, а выход - с входо 811 установки единичного состо ни  контрольного триггера. На фиг.1 приведена схема двоичного счетчика с контролем, ошибок; на фиг.2 - временные диаграммы входных сигналов f Устройство содержит триггерный счетчик 1, D -триггеры 2-5, элементы ИЛИ 6-9, элемент И 10, первый дополнительный элемент ИЛИ 11, дополнительный элемент И 12, второй дополнительный элемент ИЛИ 13, контрольный триггер 14; на вход 15 подаютс  счетные импульсы, на вход 16 - импульсы обнулени , на вход 17 импульсы опроса, вход 18 предназначен дл  импульсов установки нул  контрольного триггера, выход 19  вл етс  выходом контрольного триггера, импульсы 20 - сигнал на выходе 17, импульсы 21 - сигнал на входе 16, импульсы 22 - сигнал на входе 15. Импульсы опроса на входе 17 должны опережать импульсы 21 обнулени  на входе 16, которые, в свою очередь , должны .опережагь импульсы 22 счета на входе 15. Счетные входы D -триггеров 2-4 подключены к единичным выходам соответствующих разр дов двоичного счетчика 1, счетный вход D -триггера 5 соединен с нулевым выходом последнего разр да. Входы каждого из элементов ИЛИ 6-9 соединены с нулевым выходом соответствующего Этриггера и с единичными выходами других ID-триггеров. Входы элемента 10.соединены с выходами элементов 6-9 и с входом 17 импульсов onpocia. Входы первого дополнительного элемента ИЛИ 11 соединены с единичными выходами счетчика 1, выход элемента ИЛИ 11 соединен с третьим входом эле мента И 12, первый вход которого соединен с шиной импульсов опроса 17, второй вход - с единичным выходом n+l-ro D -триггера. Выход элемента И I2 соединен с входом элемента ИЛИ 13, второй вход которого соединен с выходом элемента И 10, а выход - с входом установки единичного состо ни  контрольного триггера . Вход 16 соединен с Е-входами всех D -триггеров, на D -входы которых подан сигнал логической 1 Устройство работает следующим образом. В счетчике используетс  свойство D -триггеров переходить в единич3 ное состо ниЬ (при наличии логической 1 на входе) в момент воздействи  на счетный перепада от уровн  логического О до уровн  логической 1 и устанавливатьс  в исходное состо ние (например, в .нулевое при воздействии сигнала установки на R-вход- независимо от наличи  посто нных логических сигналов на С-и D-входах. При нормальной работе счетчика ,при поступлении на вход 15 счетного импульса только один триггер счетчи ка переходит в единичное состо ние (или при переполнении счетчика последний триггер переходит в нулевое состо ние ). Поэтому при нормаль ной работе счетчика только на один D-триггер (из 3)-триггеров 2-5) переходит в единичное состо ние, остальные остаютс  в нулевом. Так как имеетс  один элемент ШШ (из элементов ИЛИ 6-9 ), который соединен с нулевым выходом этого D-триг гера и единичными выходами других В-триггеров, на всех входах этого элемента ИЛИ присутствуют логически О. На выходе также находитс  логический О. Элемент И 10 при поступлении импульса опроса не вырабатывает сигнала и контрольный триг гер 14 остаетс  в нулевом состо нии Если при поступлении на вход 12 счетного импульса ни один триггер счетчика 1 не переходит в единичное состо ние (или последний триггер не переходит в нулевое состо ние , все D -триггеры остаютс  в нулевом состо нии , все элементы ИЛИ 6-9 вырабатывают уровень логической 1. В итоге по импульсу опроса контрольный триггер фиксирует сбой (неиспра ность/. Возможен произвольный переброс (сбой ) какого-либо триггера счетчика 1 (или .нескольких триггеров счетчика ), что сразу приводит к переходу соответствутрщего D -триг гера в единичное состо ние. Таким образом, при сбое счетчика в единичном состо нии оказываетс  814 еще один Сили более чем один)1).-триг гер, кроме того,который перешел в . единичное состо ние при поступлении последнего счетного импульса. Это приводит к тому, что все элементы 6-9 вырабатывают уровень логической I. В результате по импульсу опроса контрольный триггер фиксирует сбой. fi счетчиках со сквозным, групповым и групповым одновременным переносом Зависание на триггерах 1 состо нием D -триггеров 2-5 не вы вл етс . Например, единичное состо ние первого разр да п -разр дного счетчика 1 со сквозным переносом после импульса переполнени  не з-апрещает прохождение следующего импульса на второй триггер счетчика 1, при этом только один триггер переходит в состо ние 1 из состо ни  О и контрольный триггер остаетс  в нулевом состо нии. Неисправность Зависание посто нной 1 и триггерах счетчика 1 определ етс  элементами ИЛИ 1I и И 12. Если один или несколько триггеров после переполнени  сохран ют единичное состо ние, то эта неисправность вы вл етс  элементом ШШ 1 I , соединенным со всеми единичными выходами счетчика 1, элементом И 12, на вход которого поступает импульс,опроса , информаци  с единичного выхода 1л +1-ГО -триггера (зафиксировавшего импульс переполнени ) и информаци  с элементами I1 и фиксируетс  через элемент ИЛИ 13 контрольным триггером 14. Технико-экономическим эффектом предлагаемого изобретени   вл етс  то, что двоичный счетчик с контролем ошибок фиксирует сбои в работе, привод щие к изменению количества триггеров , переход щих из единичного состо ни  в нулевое, и неисправность Зависание триггеров в единичном состо нии в счетчиках с любым цере- . носом.00 1 The invention relates to automation and computing and can be used to monitor the health and troubleshooting of a binary counter. According to the main auth. N 666645 a binary error-checking counter is known, containing an n-bit counter on triggers, P + 1 D - three heres, n + 1. elements OR, the element And and the trigger control, the counting input of each D-trigger, except n + J-ro is connected by a single output of the corresponding counter digit, and the counting input of the h + 1-th D-trigger with zero output of the n-th bit the counter, the inputs of each element OR are connected to the zero output of the corresponding B-trigger, and to the single outputs of other B-triggers, the outputs of the OR elements are connected to the inputs of the AND element, one of the inputs of which is connected to the input of the polling pulses, and the output — from the installation input single state control trigger input Settings state zero which is connected to the zero setting shi hydrochloric control trigger Cl3 «known device however significantly koytroliruet fault and fault location localizes only in the counters posledovatelnog effect. In counters with a different transfer organization, for example, with skvoy, group and group simultaneous transfer, the failure of the trigger on triggers constant 1 is not detected. The purpose of the invention is to improve the monitoring of control when using meters with different transfer organizations. The goal is achieved by the fact that the first and second additional elements OR, the additional element AND, the inputs of the first additional element OR are connected to the unit outputs of the counter bits, the output to the first input of the additional element AND, the second input which is connected to a single output of n + 1-th D-flip-flop, the third input is connected to the interrogation pulse bus, and the output is connected to the first input of the second additional OR element, the second input of which is connected to the output of the AND element, and the output to input 811 of setting a single state of the control trigger. Figure 1 shows a diagram of a binary counter with control errors; figure 2 - timing charts of the input signals f The device contains a trigger counter 1, D-triggers 2-5, elements OR 6-9, the element And 10, the first additional element OR 11, the additional element And 12, the second additional element OR 13, control trigger 14; counting pulses are fed to input 15, zeroing pulses to input 16, polling pulses to input 17, input 18 is designed for setting the control trigger zero, output 19 is the control trigger output, pulses 20 are output 17, pulses 21 are signal at the input 16, the pulses 22 are the signal at the input 15. The polling pulses at the input 17 must precede the zero impulses 21 at the input 16, which, in turn, must anticipate the pulses 22 at the input 15. The counting inputs of the D-triggers 2-4 connected to the unit outputs of the corresponding bits of two Nogo counter 1 counting input D -triggera 5 is connected to the zero output of the last discharge. The inputs of each of the elements OR 6-9 are connected to the zero output of the corresponding Etrigger and to the single outputs of the other ID triggers. The inputs of the element 10. are connected to the outputs of elements 6-9 and to the input of 17 onpocia pulses. The inputs of the first additional element OR 11 are connected to the unit outputs of the counter 1, the output of the element OR 11 is connected to the third input of the element 12, the first input of which is connected to the polling pulse bus 17, the second input to the single output n + l-ro D trigger . The output of the element I I2 is connected to the input of the element OR 13, the second input of which is connected to the output of the element AND 10, and the output to the input of setting the single state of the control trigger. Input 16 is connected to the E-inputs of all D-triggers, D-inputs of which are given a logical 1 signal. The device operates as follows. The counter uses the property of D-triggers to go to the single state (if there is a logical 1 at the input) at the moment of influence on the counting difference from the logical level O to the logical level 1 and to be set to the initial state (for example, zero). installation on the R input, regardless of the presence of constant logic signals on the C and D inputs. During normal operation of the counter, when a counting pulse arrives at the input 15, only one trigger of the counter goes into one state (or if the counter overflows The last trigger goes to the zero state.) Therefore, during normal operation of the counter, only one D trigger (out of 3) triggers 2-5) turns into one state, the rest remain in the zero state. Since there is one SHS element (from OR elements 6-9), which is connected to the zero output of this D-trigger and the single outputs of other B-triggers, there are logical O on all inputs of this element OR. There is also a logical O on the output. Element AND 10 does not generate a signal when a polling pulse arrives and the control trigger 14 remains in the zero state. When a counting pulse arrives at input 12, no trigger of counter 1 goes to one state (or the last trigger does not go to zero, all D - the triggers remain in the zero state, all the elements of OR 6–9 produce a logic level of 1. As a result, the control trigger detects a failure by a polling pulse (failure /. Any flip-flop of one of the trigger 1 (or several counter triggers ), which immediately leads to the transition of the corresponding D-triger to the single state.Thus, if the counter fails, the single state will have 814 another Sealy more than one) 1) .- trigger, except for the one that went to. single state when the last counting pulse arrives. This leads to the fact that all elements 6-9 produce a level of logic I. As a result, the control trigger detects a failure using a polling pulse. fi counters with end-to-end, group and group simultaneous transfer. There is no hang on triggers 1 in D-triggers 2-5. For example, a single state of the first bit of a n-bit counter 1 with end-to-end transfer after an overflow pulse does not preclude the passage of the next pulse to the second trigger of counter 1, with only one trigger going to state 1 of state O and control trigger remains in the zero state. Fault Hanging constant 1 and triggers of counter 1 is determined by the elements OR 1I and AND 12. If one or several triggers after the overflow retains a single state, then this fault is detected by an IW 1 I element connected to all the single outputs of counter 1, element 12, the input of which receives a pulse, interrogation, information from a single output of a 1l + 1-r trigger (registering an overflow pulse), and information with elements I1 and fixed through an element OR 13 by a control trigger 14. Feasibility study relationship involved the proposed invention is that the binary counter detects the error control malfunctions which lead to changes in the number of flip-flops, the transition boiling state of the unit to zero, and the fault in the unit triggers Stuck state in counters with any tsere-. nose.

аг.1ag.1

Claims (1)

ДВОИЧНЫЙ СЧЕТЧИК С КОНТРОЛЕМ ОШИБОК по авт.св. № 666645, о тличающийся тем, что, с целью повышения достоверности контроля, в него введены первый и второй дополнительные элементы ИЛИ и дополнительный элемент И, входы первого дополнительного элемента ИЛИ соединены с единичными выходами раз-; рядов счетчика, выход - с первым входом дополнительного элемента И, второй вход которого соединен с единичным выходом (η +1)-го D -триггера, третий вход - с шиной импульсов опроса, а выход соединен с- первым входом второго дополнительного элемента ИЛИ, второй вход которого соединен с выходом элемента И, а выход - с входом установки единичного состояния контрольного тригге-BINARY COUNTER WITH ERROR CONTROL by ed. No. 666645, characterized in that, in order to increase the reliability of control, the first and second additional OR elements and an additional element AND are introduced into it, the inputs of the first additional OR element are connected to single outputs; rows of the counter, the output is with the first input of the additional AND element, the second input of which is connected to the single output of the (η +1) th D-trigger, the third input is connected to the polling pulse bus, and the output is connected to the first input of the second additional OR element, the second input of which is connected to the output of the And element, and the output - to the input of the installation of a single state of the control trigger J 121781J 121781
SU833629535A 1983-07-28 1983-07-28 Binary counter with error check SU1121781A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833629535A SU1121781A2 (en) 1983-07-28 1983-07-28 Binary counter with error check

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833629535A SU1121781A2 (en) 1983-07-28 1983-07-28 Binary counter with error check

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU666645 Addition

Publications (1)

Publication Number Publication Date
SU1121781A2 true SU1121781A2 (en) 1984-10-30

Family

ID=21077171

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833629535A SU1121781A2 (en) 1983-07-28 1983-07-28 Binary counter with error check

Country Status (1)

Country Link
SU (1) SU1121781A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 666645, кл. Н 03 К 21/34, 1977. *

Similar Documents

Publication Publication Date Title
US4956807A (en) Watchdog timer
US3366930A (en) Method and apparatus for rejecting noise in a data transmission system
US3805040A (en) Self-checked single bit change register
SU1121781A2 (en) Binary counter with error check
US3056108A (en) Error check circuit
SU666645A1 (en) Error-checking binary counter
SU491130A1 (en) Device for monitoring series-connected meters
SU1015500A1 (en) Ring counter with error detecting device
SU1182559A1 (en) Defice for indicating conditions of checked objects
SU388288A1 (en) ALL-UNION
SU1141414A1 (en) Device for checking digital units
US3237158A (en) Ring counter checking circuit
SU1348838A2 (en) System for checking electronic devices
SU1615880A1 (en) Device for checking up/down binary counter
SU1111168A1 (en) Device for generating,detecting and displaying fault signals
SU1598164A1 (en) Counting device with failure correction
SU362333A1 (en) DEVICE FOR AUTOMATIC CHECKS
SU437227A1 (en) Binary Counter with Fault Detection Device
SU744478A1 (en) Fault locating device
SU1176331A1 (en) Device for correcting failure in n-bit ring shift register
SU533894A1 (en) Device for finding multiple faults in cvm circuits
SU1265993A1 (en) Pulse distributor with check
SU661809A1 (en) N-digit binary counter checking device
SU1239857A1 (en) Counting device with check
SU1564066A1 (en) Information device