SU1109939A1 - Цифровой демодул тор многофазных фазоманипулированных сигналов - Google Patents

Цифровой демодул тор многофазных фазоманипулированных сигналов Download PDF

Info

Publication number
SU1109939A1
SU1109939A1 SU823434574A SU3434574A SU1109939A1 SU 1109939 A1 SU1109939 A1 SU 1109939A1 SU 823434574 A SU823434574 A SU 823434574A SU 3434574 A SU3434574 A SU 3434574A SU 1109939 A1 SU1109939 A1 SU 1109939A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
phase
input
phase detector
Prior art date
Application number
SU823434574A
Other languages
English (en)
Inventor
Анатолий Архипович Надточий
Original Assignee
Московский Ордена Ленина И Ордена Октябрьской Революции Энергетический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Ордена Ленина И Ордена Октябрьской Революции Энергетический Институт filed Critical Московский Ордена Ленина И Ордена Октябрьской Революции Энергетический Институт
Priority to SU823434574A priority Critical patent/SU1109939A1/ru
Application granted granted Critical
Publication of SU1109939A1 publication Critical patent/SU1109939A1/ru

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

ЦИФРОВОЙ ДЕМОДУЛЯТОР МНОГОФАЗНЫХ ФАЗОМАНИПУЛИРОВАННЫХ СИГНАЛОВ, содержащий первый фазовый.детектор, выходы ,которого подключены к одним входам перемножител , другой вход и выходы которого соединены соответ- / ственно с выходом второго фазового детектора и с входами хщфрраналогового преобразовател , выход которого через фильтр нижних частот подключен к входу управл емого генератора,при этом сигнальные входы первого и втоfef5mF ,,-.,:,-™i R9Vi.. .v.. i--jг SAiS THi -гг;; .:/ tV t,: ..-«w диттил-атцппаде рого фазовых детекторов объединены, отличающийс  тем, что,с целью повьшени  помехоустойчивости, введены инвертор, блок сз мматоров по модулю два, блок поразр дного накоплени , дешифратор и делитель частоты , выходы которого подключены к опорным входам первого и второго фазовых детекторов, счетные входы которых соединены с выходом управл емого генератора и с входом делител  частоты, причем соответствующие выходы первого фазового детектора подключены к входам блока сумматоров по модулю два, выход которого соединен с одним входом блока поразр дного накоплени , к другим входам (Л которого подключены соответствующий выход перрого фазового детектора и выход второго фазового детектора, выходы блока поразр дногонакоплени  соединены с входами дешифратора, а дополнительный выход перемножител  через инвертор подключен к дополнительному входу цифроаналогового со со 00 со преобразовател .

Description

Изобретение относитс  к технике св зи и может использоватьс  в системах передачи цифровой информации дл  приема фазоманипулированных сигналов с нестабильной частотой не сущей . Известен демодул тор фазоманипул рованных сигналов, содержащий устро ство формировани  опорного колебани состо щее из умножител , схемы фазо вой автоподстройки частоты и делител , и схему демодул ции фазы, состо щую из N фазовых детекторов, фазовращателей и решающей схемы f1j Однако данный демодул тор имеет сложную схему. Наиболее близким техническим решением к изобретению  вл етс  цифровой демодул тор многофазных фазоманипулированных сигналов, содержащий первый фазовый детектор, выходы которого подключены к одним входам перемножител , другой вход и выходы которого соединены соответственно с выходом второго фазового детектора и с входами цифроаналогового преобразовател , выход которого через фильтр нижних частот подключен к входу управл емого генератора, при этом сигнальные входы первого и вто рого фазовых детекторов объединены 2. Однако известный демодул тор имеет низкую помехоустойчивость. Цель изобретени  - повьшение помехоустойчивости . Цель достигаетс  тем, что в цифровой демодул тор многофазных фазоманипулированных сигналов, содержащий первый фазовый детектор, выходы которого подключены к одним входам перемножител , другой вход и выходы которого соединены соответственно с выходом второго фазового детектор и с входами цифроаналогового преобразовател , выход которого через фильтр нижних частот подключен к входу управл емого генератора, при этом сигнальные входы первого и вто рого фазовых детекторов объединены, введены инвертор, блок сумматоров по модулю два, блок поразр дного на коплени , дешифратор и делитель час тоты, выходы которого подключены к опорным входам перврго и второго фазовых детекторов, счетные входы которых соединены с выходом управл  мого генератора и с входом делител  частоты, причем соответствунмще вы9 ходы первого фазового детектора подключены к входам блока сумматоров по модулю два, выход которого соединен с одним входом блока поразр дного накоплени , к другим входам которого подключены соответствующий выход первого фазового детектора и выход второго фазового детектора, выходы блока поразр дного накоплени  соединены с входами дешифратора, а дополнительный выход перемножител  через инвертор подключен к дополнительному входу 1щфроаналогового преобразовател . На чертеже представлена структурна  электрическа  схема предложенного демодул тора. . Цифровой демодул тор многофазных фазоманипулированных сигналов содержит дешифратор. 1, первый фазовый детектор 2, состо щий из сумматора 3 по модулю два, реверсивного счетчика 4 и регистра 5, блок 6 сумматоров по модулю два, второй фазовый детектор 7, СОСТОЯП1ИЙ из сумматора 8 по модулю два, реверсивного счетчика 9 и регистра 10, перемножитель 11, инвертор 12, цифроаналоговый преобразователь 13, фильтр 1А нижних частот , управл емый генератор 15, делитель 16 частоты, блок 17 поразр дного накоплени , состо щий из блока 18 символьной синхронизации, трех реверсивных счетчиков 19-21 и регистра 22. Устройство работает следующим образом. Во врем  -действи  импульса записи число, соответствующее значению характеристики первого фазового детектора 2,переписываетс  из реверсивного счетчика 4 в регистр 5. После этого реверсивный счетчик 4 устанавливаетс  в нулевое состо ние под действием обнул ющего импульса. Затем осуществл етс  новый цикл счета, в конце которого информци  о фазовом рассогласовании, поступающа  через сумматор 3, снова переписываетс  в регистр 5. В результате перемножени  в перемножителе 11 всех (т+1) разр дов первого фазового детектора 2 с одним знаковым разр дом второго фазового детектора 7 на выходе цифроаналогового преобразовател  13 формируетс  пилообразна  характеристика с периодом J( (инвертор 12 при этом исключен ). Отбрасывание старшего (т+1)-го
разр да первого фазового детектора 2 и использование в качестве знакового т-го разр да вызывает уменьшени в два раза, максимально возможного числа на выходе первого фазового детектора 2. Это приводит к формированию на выходе цифроаналогового преобразовател  13 пилообразной характеристики с периодом /2. Подключе ние инвертора 12 смещает характеристику по фазе на половину ее периода. Этот процесс формировани  может быть продолжен и дальше. Исключение т-го разр да и использование (m-l)-r в качестве старшего сформирует на выходе цифроаналогового преобразовател  13 характеристику с периодом 11/4. Второй фазовый детектор 7, состо щий из сзтФ1атора 8 по модулю два, реверсивного счетчика 9 и регистра 10, работает аналогично первому фазовому детектору 2. Аналогично может быть получена результирующа  пилообразна  характеристика с произвольным периодом 2л/2 ;где п 2,
J у «
При этом осуществл етс  разбиение оси разности фаз на области монотонности результирующей характеристики , причем каждой области поставлено в соответствие двоичное число, сформированное на выходе блока 6 сумматоров по модулю два.Причем в качестве двух старших разр дов числа используютс  выходные сигналы знаковых разр дов первого и второго фазовых детекторов 2 и 7. Особенност такого кодировани  заключаетс  в том, что числа, соответствующие соседним фазовым област м, имеют отличи  только в одном двоичном разр д Области, расположенные через одну, имеют отличи  в двух разр дах демодулированного числа. Указанные свойства позвол ют вместо вычислени  среднего значени  передаваемой фазы (измен ющейс  под действием шума на входе) усредн ть значени  отдельных двоичных разр дов трехзначного числа на выходе блока 6.
После установки в О импульсом с выхода блока 18 символьной
синхронизации блока 17 поразр дного накоплени  реверсивные счетчики 19-21 начинают подсчет тактовых импульсов . При этом выходные сигналы блока 6 сумматоров по модулю два и
знаковых разр дов обоих фазовых детекторов 2 и 7 управл ют направлением счета- этих реверсивных счетчиков . В конце интервала накоплени  значени  знаковых разр дов реверсивных счетчиков 19-21 переписываютс  в регистр 22 при помощи импульса, также вьфабатываемого блоком 18. Вслед за этим все реверсивные счетчики 19-21 устанавливаютс  в О, и процесс накоплени  начинаетс  сначала. Дешифратор 1 при помощи ключей реализует однозначное соответствие оценки 0.
fS
передаваемой фазы демодулированному числу на выходе блока 17. Так, например , -при действии на входе комбинации ЮГ на выходе дешифратора 1 формируетс  напр жение, соответствующее значению оценки 0| , 000 соответствует оценке Ъ 13 Л/8 и т.д.
При этом сигнал с пилообразной характеристикой с выхода цифроаналогового преобразовател  13 поступает на вход фильтра 14 нижних частот и далее управл ет работой управл емого генератора 15. Сигнал с выхода управл емого генератора Л5 через делитель 16 частоты поступает на опорные входы первого и
второго фазовых детекторов 2 и 7.
Таким образом, использование предложенного цифрового демодул тора позвол ет улучпшть по сравнению с известным помехоустойчивость системы св зи с фазомодулированным сигналом.

Claims (1)

  1. I ЦИФРОВОЙ ДЕМОДУЛЯТОР МНОГОФАЗНЫХ ФАЗОМАНИПУЛИРОВАННЫХ СИГНАЛОВ, содержащий первый фазовый .детектор, выходы .которого подключены к одним входам перемножителя, другой вход и выходы которого соединены соответ- t ственно с выходом второго фазового детектора и с входами цифроаналогового 'преобразователя, выход которого через фильтр нижних частот подключен к входу управляемого генератора,при этом сигнальные входы первого и второго фазовых детекторов объединены, отличающийся тем, что,с целью повышения помехоустойчивости, введены инвертор, блок сумматоров по модулю два, блок поразрядного накопления, дешифратор и делитель частоты, выходы которого подключены к опорным входам первого и второго фазовых детекторов, счетные входы которых соединены с выходом управляемого генератора и с входом делителя частоты, причем соответствующие выходы первого фазового детектора подключены к входам блока сумматоров по модулю два, выход которого соединен с одним входом блока поразрядного накопления, к другим входам которого подключены соответствующий выход перрого фазового детектора и выход второго фазового детектора, выходы блока поразрядного'накопления соединены с входами дешифратора, а дополнительный выход перемножителя через инвертор подключен к дополнительному входу цифроаналогового преобразователя.
SU823434574A 1982-05-07 1982-05-07 Цифровой демодул тор многофазных фазоманипулированных сигналов SU1109939A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823434574A SU1109939A1 (ru) 1982-05-07 1982-05-07 Цифровой демодул тор многофазных фазоманипулированных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823434574A SU1109939A1 (ru) 1982-05-07 1982-05-07 Цифровой демодул тор многофазных фазоманипулированных сигналов

Publications (1)

Publication Number Publication Date
SU1109939A1 true SU1109939A1 (ru) 1984-08-23

Family

ID=21010601

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823434574A SU1109939A1 (ru) 1982-05-07 1982-05-07 Цифровой демодул тор многофазных фазоманипулированных сигналов

Country Status (1)

Country Link
SU (1) SU1109939A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Линдсей В. Системы синхронизации в св зи и управлении. М., Советское радио, 1978, с. 130. 2. Патент US 3806815, кл. 325-320, 1973 (прототип). *

Similar Documents

Publication Publication Date Title
US3938052A (en) Digital demodulator for phase-modulated waveforms
KR900008412B1 (ko) 주파수 검파기
KR0176696B1 (ko) 입력 신호를 직접 구적 샘플링하는 수신기
US5406584A (en) Time shift keying digital communications system
US4368439A (en) Frequency shift keying system
US3263185A (en) Synchronous frequency modulation of digital data
US4680775A (en) Device for coding-decoding a binary digital signal bit stream for an "OQPSK" digital modulator-demodulator with four phase states
US4345211A (en) Digital phaselock demodulator
US5789991A (en) FSK modulating and demodulating apparatus wherein each binary data is represented by same number of cycles of modulated signal
SU1109939A1 (ru) Цифровой демодул тор многофазных фазоманипулированных сигналов
US4206424A (en) Digitized phase modulating means
US4206423A (en) Digitized phase modulating means
US3932705A (en) Psk telemetering synchronization and demodulation apparatus including an ambiguity eliminating device
US4088957A (en) Method and apparatus for synchronously detecting a differentially encoded carrier signal
US3617941A (en) Table look-up modulator
US3739289A (en) Apparatus for demodulation of phase difference modulated data
JPH0194723A (ja) デイジタル信号の分周装置
US5712878A (en) Digital FSK modulator
GB2193065A (en) Phase lock loop
SU1376262A1 (ru) Система передачи дискретной информации частотно-манипулированными сигналами
RU1815803C (ru) Цифровой формирователь сигналов с манипул цией минимальным сдвигом
SU1636992A1 (ru) Синтезатор дискретных частотных сигналов
SU1083401A1 (ru) Устройство дл приема сигналов с относительной фазовой модул цией
RU2065255C1 (ru) Устройство для формирования сигналов двухчастотной и четырехчастотной телеграфии
RU1817250C (ru) Демодул тор фазоманипулированных сигналов