Изобретение относитс к электросв зи и может использовано в устройствах контрол достоверности передачи информации квазитроичными кодами ЧПИСАМО, МЧПИ(НЛВ-3 и B6ZS) в цифровых системах передачи.The invention relates to telecommunications and can be used in devices for monitoring the reliability of information transmission with quasitrotic codes CHISSAMO, MChPI (NLV-3 and B6ZS) in digital transmission systems.
По основному авт.св. № 906011 известно устройство дл контрол достоверности перед;ачи информации квазитроичным кодом, содержащее выпр митель , выходы которого подключены к входам первого триггера, первого элемента ИЛИ и первым входам первого и второго элементов И, вторые входы которых соединены с выходами первого триггера, к соответствующему входу которого подключен выход элемента НЕ, вход которого соединен с выходом первого элемента ИЛИ, при этом выходы первого и второго элементов И подключены к входам второго триггера, второго элемента ИЛИ и первым входам третьего и четвертого элементов И, вторые входы которых соединены с выходом второго триггера, к соответ ствующему входу которого подключен второй элемент НЕ, вход которого соединен с выходом второго элемента ИЛИ, а выходы третьего и четвертого элементов И подключены к входам третьего элемента ИЛИ, а также последовательно соединенные выделитель тактовой частоты, формирователь тактовых импульсов и счетчик, выход которого подключен к дополнительному входу третьего элемента ИЛИ, причем выход первого элемента ИЛИ соединен с входом выделител тактовой частоты и вторым входом счетчика 1 }.According to the main auth. No. 906011, a device is known for verifying reliability before; reads information with a quasitroic code containing a rectifier whose outputs are connected to the inputs of the first trigger, the first OR element and the first inputs of the first and second AND elements, the second inputs of which are connected to the outputs of the first trigger, to the corresponding input which is connected to the output element is NOT, the input of which is connected to the output of the first element OR, while the outputs of the first and second elements AND are connected to the inputs of the second trigger, the second element OR and the first input m of the third and fourth And elements, the second inputs of which are connected to the output of the second trigger, to the corresponding input of which is connected the second element NOT, the input of which is connected to the output of the second element OR, and the outputs of the third and fourth elements AND are connected to the inputs of the third element OR, and also a serially connected clock frequency selector, a clock pulse generator and a counter, the output of which is connected to the auxiliary input of the third OR element, and the output of the first OR element is connected to the output input clock divisor and the second input of counter 1}.
Однако устройство обнаруживает ошибки лишь в квазитроичных кодах AMI и НДВ-3, но не выдел ет ошибки в третьем виде квазитроичных кодов B6ZS, который примен етс также достаточно широко. По алгоритму кодировани в коде B6ZS осуществл етс чередование пол рности импульсов. Однако, если в исходной последовательности есть комбинаци с шестью следующими подр д нул ми, то эти нули замен ютс определенной замещающей кодовой группой (ЗКГ). При этом, в зависимости от пол рности последнего импульса может использоватьс одна из двух ЗКГ (например, 01-10-11 или 0-1101-1. Отличительными признакаьо) замещений кодовой группы вл ютс : нарушение чередовани пол рности импульсов и строгий пор док следовани символов. Любое нарушение чередовани г.ол рности импульсов, не принадлежащее ЗКГ, свидетельствует о по влении ошибки. Ошибкой вл етс и по вление в последовательности более шести нулей подр д .However, the device detects errors only in the quasi-black AMI and NDV-3 codes, but does not isolate errors in the third type of the quasi-black codes B6ZS, which is also widely used. The coding algorithm in the B6ZS code alternates the polarity of the pulses. However, if there is a combination with six next zeros in the original sequence, then these zeros are replaced with a particular replacement code group (GCG). In this case, depending on the polarity of the last pulse, one of two WKGs (for example, 01-10-11 or 0-1101-1 can be used. Distinctive features) of code group substitutions are: violation of polarity reversal of pulses and strict sequence characters. Any violation of the alternation of the g-polarity of the pulses, which does not belong to the CGD, indicates the appearance of an error. It is also an error to appear in a sequence of more than six zeros of the order.
Цель изобретени - расширение функциональных возможностей устройства путем обнаружени ошибок как в кодах AMI и НДВ-3, так и в кодах B6ZS.The purpose of the invention is to expand the functionality of the device by detecting errors in both the AMI and NDV-3 codes and the B6ZS codes.
Дл достижени цели в устройство дл контрол достоверности передачи информации квазитроичным кодом, содержащее выпр митель,выходы которого подключены к входам первого триггера, первого элемента ИЛИ и первым входам первого и второго элементов И, вторые входы которых соединены с выходами первого триггера, к соответствующему входу которого подключен выход элемента НЕ, вход которого соединен с выходом первого элемента ИЛИ, при этом выходы первого и второго элементов И подключены к входам второго триггера, второго элемента ИЛИ и первым входам третьего и четвертого элементов И, вторые входы которых соединены с выходом второго триггера, к соответствующему входу которого подключен второй элемент НЕ, вход которого соединен с выходом второго элемента ИЛИ, а выходы третьего и четвертого элементов И подключены к входам третьего элемента ИЛИ, а также последовательно соединенные вьщелитель тактовой частоты, формирователь тактовых импульсов и счетчик, выход которого подключен к дополнительному входу третьего элемента ИЛИ, причем выход первого элемента ИЛИ соединен с входо вьщелител тактовой частоты и вторым входом счетчика, введены сдвигающий регистр, два датчика замещающих кодовых групп, два блока поразр дного сранени , четвертый и п тый элементы ИЛИ, два элемента запрета, третий тригер , п тый элемент И, второй и третий счетчики, при этом вход выпр мител подключен к выходу сдвигающего регистра , вход которого вл етс входом устройства, поразр дные выходы сдвигающего регистра параллельно соединены с соответствующими входами первого и второго блоков поразр дного сравнени , другие входы которых подключены |с соответствующим выходам первого И второго датчиков замещающих кодовых групп, а выходы соединены с входами четвертого элемента ИЛИ, выход которого подключен к сбросовому входу второго счетчика, к пр мому входу третьего триггера и к управл ющему входу первого элемента запрета, выход которого соединен с инверсным входом третьего триггера, а информаци онный вход подключен к выходу второго счетчика, счетный вход которого соединен с выходом п того элемента И первый вход которого соединен с выходом формировател тактовых импульсов и с счетным входом третьего счетчика , а второй вход соединен с выходом третьего триггера и с управл ющим входом второго элемента запрета, к информационному входу которого чере п тый элемент ИЛИ подключены выход третьего счетчика, сбросовый вход которого подключен к выходу первого элемента ИЛИ, и выход второго элемента ИЛИ, причем выход второго элемента запрета вл етс первым дополнительны выходом устройства, а выход второго элемента ИЛИ - вторым дополнительным выходом устройства. На чертеже представлена структурна электрическа схема устройства дл контрол достоверности передачи информации квазитроичным кодом. Устройство содержит выпр митель 1 элементы ИЛИ 2-6, вьщелитель 7 тактовой частоты, формирователь 8 тактовых импульсов, счетчики 9-11, элементы НЕ 12 и 13, триггеры 14-16, элементы И 17-21, сдвигающий регистр 22, датчики 23 и 24 замещающих кодовых групп блоки 25 и 26 поразр дного сравнени элементы 27 и 28 запрета. Устройство работает следующим образом . Бипол рные сигналы квазитроичного кода вначале поступают на вход сдвигающего регистра 22, емкость которого равна длине замещающей кодовой группы т.е. щести разр дам. По мере поступле ни сигналов они продвигаютс к выходу сдвигающего регистра 22. С этого выхода бипол рные сигналы поступают на вход выпр мител 1. Пройд через выпр митель 1, они превращаютс в две последовательности однопол рных импульсов двоичного кода, поступающие Щ1Я анализа в логическую часть устройства , состо щую из двух идентичных логических цепей. Перва логическа цепь, состо ща из элемента ИЛИ 2, элемента НЕ 12, триггера 14, элементов И 17 и 18 обнаруживает нарушени бипол рности в сигнале, передаваемом квазитроичными кодами AMI и B6ZG. На выходе элемента ИЛИ 3 по вл етс (1с-1) -импульс на k последовательных импульсов одинаковой пол рности. Втора логическа цепь, состо ща из элемента ИЛИ 3, элемента НЕ 13, триггера 15, элементов И 19 и 20, совместно с элементом ИЖ 4 вы вл ет нарушени сигнала в коде НДВ-3. На k импульсов одинаковой пол рности на входе устройства на выходе элемента ИЛИ 4 получаетс ( -2) импульсов, соответствующих числу нарушений бипол рности в сигнале, передаваемом кодом НДВ-3. В сигнале с линейным кодом НДВ-3 могут следовать друг за другом два импульса одинаковой пол рности, а поэтому третий подобный импульс будет ошибкой. С помощью последователь но соединенных выделител 7 тактовой частоты, формировател 8 тактовых импульсов и счетчика 9 выдел ютс ошибки , которые не соответствуют второму условию дл кода НДВ-3, а именно - по вление на входе устройства последовательности с количеством следую1ЦИХ подр д нулей более трех. На выходе счетчика 9 будет по вл тьс импульс , cигнaлизиpyюшJ й о по влении четырех нулей подр д, что вл етс признаком ошибки дл кода НДВ-3, а на выхоДе счетчика 11 будет по вл тьс импульс, сигнализирующий о по влении семи нулей подр д на входе устройства, что вл етс признаком ошибки дл кода B6ZS. Импульсы с выхода счетчика 9 поступают на дополнительный вход элемента ИЛИ 4, а с выхода счетчика 11-- на вход элемента ИЛИ 6, увеличива тем самым количество, сигналов ошибок, обнаруженных по нарушению чередовани пол рностей импульсов . Дл обнаружени ошибок в коде B6ZS необходимо из всех нарушений чередовани пол рности импульсов, снимаемых с выхода элемента ИЛИ 3, исключить те, которые наход тс в замещающей кодовой группе. Происходит это следующим образом. По мере поступлени сигнала с линии передачи они с помощью синхроимпульсов от формировател 8 тактовых импульсов (не показаны) продвигаютс по разр дам сдвигающего регистра 22. Так как выходы всех шести разр To achieve the goal of a device for controlling the reliability of information transfer by a quasi-trivial code containing a rectifier whose outputs are connected to the inputs of the first trigger, the first element OR, and the first inputs of the first and second elements AND, the second inputs of which are connected to the outputs of the first trigger, to the corresponding input of which connected to the output element NOT, the input of which is connected to the output of the first element OR, while the outputs of the first and second elements AND are connected to the inputs of the second trigger, the second element OR and the first the inputs of the third and fourth elements And, the second inputs of which are connected to the output of the second trigger, to the corresponding input of which is connected the second element NOT, the input of which is connected to the output of the second element OR, and the outputs of the third and fourth elements AND are connected to the inputs of the third element OR, as well as serially connected clock frequency selector, clock pulse generator and counter, the output of which is connected to the auxiliary input of the third OR element, and the output of the first OR element is connected to the input about the clock frequency selector and the second counter input, a shift register, two sensors of the replacing code groups, two blocks of the bit match, the fourth and fifth elements OR, two prohibition elements, the third trigger, the fifth element And, the second and third counters, with In this case, the rectifier input is connected to the output of the shift register, whose input is the input of the device, the bit outputs of the shift register are connected in parallel with the corresponding inputs of the first and second blocks of bitwise comparison, the other inputs of which are under are connected to the corresponding outputs of the first and second sensors of the replacing code groups, and the outputs are connected to the inputs of the fourth OR element, the output of which is connected to the reset input of the second counter, to the forward input of the third trigger and to the control input of the first inhibit element, which is connected to the inverse input of the third trigger, and the information input is connected to the output of the second counter, the counting input of which is connected to the output of the fifth element And the first input of which is connected to the output of the clock pulse generator The second input is connected to the output of the third trigger and to the control input of the second prohibition element, to the information input of which the fifth element OR the output of the third counter is connected, the reset input of which is connected to the output of the first element OR, and the output of the second OR element, and the output of the second prohibition element is the first additional output of the device, and the output of the second OR element - the second additional output of the device. The drawing shows a structural electrical circuit of the device for controlling the reliability of information transmission with a quasi-trivial code. The device contains rectifier 1 elements OR 2-6, allocator 7 clock frequency, driver 8 clock pulses, counters 9-11, elements NOT 12 and 13, triggers 14-16, elements AND 17-21, shifting register 22, sensors 23 and The 24 replacement code groups are blocks 25 and 26 of the same comparison as elements 27 and 28 of the ban. The device works as follows. Bipolar signals of a quasi-Troich code are first fed to the input of the shift register 22, whose capacity is equal to the length of the replacement code group, i.e. I will give you a hand. As signals arrive, they advance to the output of the shift register 22. From this output, the bipolar signals arrive at the input of rectifier 1. Passing through rectifier 1, they turn into two sequences of unipolar binary code pulses, arriving by analyzing the logical part of the device consisting of two identical logic circuits. The first logical circuit consisting of the element OR 2, the element NOT 12, the trigger 14, the elements AND 17 and 18 detects bipolarity violations in the signal transmitted by the quasi-tropic AMI and B6ZG codes. At the output of the element OR 3, a (1s-1) pulse for k consecutive pulses of the same polarity appears. The second logical circuit consisting of the element OR 3, the element NOT 13, the trigger 15, the elements AND 19 and 20, together with the element IL 4, reveals signal violations in the NDV-3 code. For k pulses of the same polarity at the input of the device, at the output of the element OR 4, (-2) pulses are obtained, corresponding to the number of bipolar violations in the signal transmitted by the NDV-3 code. In a signal with a linear NDV-3 code, two pulses of the same polarity can follow each other, and therefore a third such pulse will be an error. Using successively connected clock selectors 7, driver 8 clock pulses and counter 9, errors that do not meet the second condition for the NDV-3 code, namely, the appearance of a sequence with the number of more than three zeros next to the device, are selected. At the output of counter 9, a pulse will appear, a signal of occurrence of four zeros of the order, which is a sign of an error for the NDV-3 code, and at the output of counter 11, a pulse will appear indicating the appearance of seven zeros of the digits on the input of the device, which is a sign of an error for the B6ZS code. The pulses from the output of counter 9 are fed to the additional input of the element OR 4, and from the output of the counter 11-- to the input of the element OR 6, thereby increasing the number of error signals detected by the violation of alternating polarities of pulses. In order to detect errors in the B6ZS code, it is necessary to exclude from all violations of the polarity of the pulses taken from the output of the element OR 3, those that are in the replacement code group. It happens as follows. As the signal from the transmission line arrives, they use 8 clock pulses (not shown) using clock pulses to advance the shift register 22. As the outputs of all six bits