SU1095226A1 - Device for detecting and recording processes with high speed of progress - Google Patents

Device for detecting and recording processes with high speed of progress Download PDF

Info

Publication number
SU1095226A1
SU1095226A1 SU833578700A SU3578700A SU1095226A1 SU 1095226 A1 SU1095226 A1 SU 1095226A1 SU 833578700 A SU833578700 A SU 833578700A SU 3578700 A SU3578700 A SU 3578700A SU 1095226 A1 SU1095226 A1 SU 1095226A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
switch
output
counter
memory block
Prior art date
Application number
SU833578700A
Other languages
Russian (ru)
Inventor
Сергей Федорович Мельников
Валерий Петрович Березиенко
Владимир Иванович Майбуров
Григорий Васильевич Куклин
Original Assignee
Могилевский Машиностроительный Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Могилевский Машиностроительный Институт filed Critical Могилевский Машиностроительный Институт
Priority to SU833578700A priority Critical patent/SU1095226A1/en
Application granted granted Critical
Publication of SU1095226A1 publication Critical patent/SU1095226A1/en

Links

Landscapes

  • Recording Measured Values (AREA)

Abstract

УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ БЫСТРОПРОТЕКАЮЩИХ ПРОЦЕССОВ , содержащее последовательно соединенные усилитель, аналого-цифровой преобразователь , первый коммутатор, первый блок пам ти и преобразователь кодов, выходы которого соединены с горизонтальными, шинами матричной индикаторной панели, вертикальные шины которой соединены с выходами распределител  импульсов, вход которого соединен с выходом второго коммутатора, первый вход которого соединен с вторым входом первого коммутатора, третий вход которого соединен с вторым входом второго коммутатора и  вл етс  первым входом устройства , четвертый вход первого коммутатора соединен с третьим входом второго коммутатора и  вл етс  вторым входом устройства , второй вход аналого-цифрового преобразовател  и четвертый вход второго коммутатора  вл етс  третьим входом устройства , а п тый вход второго коммутатора  вл етс  четвертым входом устройства, посдедНИИ выход распределител  импульсов соединен с вторым входом первого блока пам ти, третий вход которого соединен с выходом второго коммутатора, вход усилител   вл етс  п тым входом устройства, отличающеес  тем, что, с целью повышени  точности регистрации ординат исследуемого процесса , устройство содержит последовательно соединенные генератор импульсов, первый счетчик, блок сравнени , третий коммутатор, второй блок пам ти, второй преобразователь кодов, первый дешифратор и первый индикатор , и последовательно соединенные вторые счетчик, дешифратор и индикатор, вы (Л ход третьего коммутатора соединен с первым входом второго счетчика, выход которого соединен с вторым входом блока сравнени , второй вход третьего коммутатора  вл етс  вторым входом устройства, а третий вход - первым входом устройства, выход первого коммутатора соединен с вторым входом блока пам ти, второй вход первого счетчика, ) четвертый вход первого блока пам ти, тре- ел to ю тий вход второго блока пам ти и второй вход второго счетчика  вл ютс  шестым входом устройства, вход генератора импульсов  вл етс  седьмым входом устройства. О5A DEVICE FOR REGISTRATION OF FAST PROCESSES containing a series-connected amplifier, analog-to-digital converter, first switch, first memory block and code converter, the outputs of which are connected to horizontal, matrix display panel buses, vertical buses of which are connected to the outputs of the pulse distributor, whose input is connected with the output of the second switch, the first input of which is connected to the second input of the first switch, the third input of which is connected to the second input of V switch is the first input of the device, the fourth input of the first switch is connected to the third input of the second switch and is the second input of the device, the second input of the A / D converter and the fourth input of the second switch is the third input of the device, and the fifth input of the second switch is the fourth input of the device, after the output the pulse distributor output is connected to the second input of the first memory block, the third input of which is connected to the output of the second switch, the input of the amplifier is Fifth input of the device, characterized in that, in order to increase the accuracy of registration of the ordinates of the process under study, the device contains serially connected pulse generator, first counter, comparison unit, third switch, second memory block, second code converter, first decoder and first indicator and a second counter, a decoder and an indicator connected in series, you (L stroke of the third switch is connected to the first input of the second counter, the output of which is connected to the second input of the comparator unit, The third input of the third switch is the second input of the device, and the third input is the first input of the device, the output of the first switch is connected to the second input of the memory block, the second input of the first counter, the fourth input of the first memory block, the third to the second input the memory unit and the second input of the second counter are the sixth input of the device, the input of the pulse generator is the seventh input of the device. O5

Description

Изобретение относитс  к информационно-измерительной технике и может быть использовано дл  визуального исследовани  формы процесса, регистрации и отображени  единичных значений величин быстропротекающих процессов во времени в цифровом виде. Известно устройство дл  отображени  формы регистрируемого процесса, состо щее из аналого-цифрового преобразовател , запоминающего устройства и индикаторной матричной панели 1. . Недостатком данного устройства  вл етс  низка  точность измерени  величин исследуемого процесса, обусловленна  необходимостью проведени  дополнительной обработки информации, выданной устройством . Наиболее близким по технической сущности и достигаемым результатам к изобретению  вл етс  устройство дл  отображени  формы регистрируемого процесса, содержащее последовательно-соединенные усилитель , аналого-цифровой преобразователь, коммутатор режимов, запоминающее устройство , преобразователь кодов, соединенный с горизонтальными шинами индикаторной панели, вертикальными шина-ми соединенной с распределителем, который соединен с тактовым входом запоминающего устройства и выходом коммутатора частот, имеющe o совместно с коммутатором режимов несколько входов, выходы аналого-цифрового преобразовател , запоминающего устройства и один из выходов коммутатора частот соединены соответственно с двум  входами и выходом коммутатора кодов, а два входа цифро-аналогового преобразовател  св заны через входной коммутатор со входом усилител  и одним из входов коммутатора режимов 2. Недостатком известного устройства,,прин того за прототип,  вл етс  невозможность « регистрации исследуемых величин в цифровом виде. Информаци  о значени х величин быстропротекающих процессов, полученна  с помощью устройства в графическом виде, нуждаетс  в дальнейщей обработке, т.е. в измерении известными методами и переводе информации в цифровую форму. При этом перевод информации, отраженной в графическом виде на индикаторной панели, в цифровую форму занимает значительный промежуток времени, а точность цифровых данных снижаетс  за счет погрещности визуального наблюдени  при измерении. Цель изобретени  - повышение точности регистрации быстропротекающих процессов . Указанна  цель достигаетс  тем, что в устройство дл  регистрации быстропротекающих процессов, содержащее последовательно соединенные усилитель, аналого-цифровой преобразователь, первый коммутатор, первый блок пам ти и преобразователь кодов. выходы которого соединены с горизонтальными щинами матричной индикаторной панели , вертикальные шины которой соединены с выходами распределител  импульсов, вход которого соединен с выходом второго коммутатора, первый вход которого соединен с вторым входом первого коммутатора, третий вход которого соединен с вторым входом второго коммутатора и  вл етс  первым входом устройства, четвертый вход первого коммутатора соединен с третьим входом второго коммутатора и  вл етс  вторым входом устройства, второй вход аналого-цифрового преобразовател  и четвертый вход второго коммутатора  вл ютс  третьим входом . устройства, а п тый вход второго коммутатора  вл етс  четвертым входом устройства, последний выход распределител  импульсов соединен с вторым входом первого блока пам ти , третий вход которого соединен с выходом второго коммутатора, вход усилител   вл етс  п тым входом устройства, введены последовательно соединенные генератор импульсов, первый счетчик, блок сравнени , третий коммутатор, второй блок пам ти, второй преобразователь кодов, первый дещифратор и первый индикатор, и последовательно соединенные вторые счетчик, дешифратор и индикатор, выход третьего коммутатора соединен с первым входом второго счетчика, выход которого соединен с вторым .входом блока сравнени , второй вход третьего коммутатора  вл етс  вторым входом устройства, а третий вход - первым входом устройства, выход первого коммутатора соединен с вторым входом блока пам ти , второй вход первого счетчика, четвертый вход первого блока пам ти, третий вход второго блока пам ти и второй вход второго счетчика  вл ютс  щестым входом устройства , вход генератора импульсов  вл етс  седьмым входом устройства. Данное устройство дл  регистрации быстропротекающих процессов, одновременно с отображением формы регистрируемого процесса , дает возможность последовательно, в пор дке расположени  во времени, выводить на устройства индикации значени  величины точек с указанием номера (адреса) каждой точки, отобража  одновременно не более одной точки и ее адреса, что значительно ускор ет процесс получени  информации и повыщает его точность. На чертеже представлена блок-схема устройства дл  регистрации быстропротекающих процессов. Устройство дл  регистрации быстропротекающих процессов содержит последовательно соединенные усилитель 1, аналогоцифровой преобразователь (АЦП) 2, первый коммутатор 3, первый блок пам ти 4, первый преобразователь кодов 5, -соединенный с горизонтальными щинами матричной индикаторной панели 6, вертикальные шины которой соединены с выходами распределител  импульсов 7, вход которого соединен с выходом второго коммутатора 6, генера.и|) импульсов 9, первый счетчик 10, блок сравнени  11, третий коммутатор 12, второй блок пам ти 13, второй преобразователь кода 14, первый дешифратор 15, первый индикатор 16, второй счетчик 17, второй дешифратор 18, второй индикатор 19, п тый, второй , первый, третий, четвертый, шестой и седьмой входы устройства соответственно .The invention relates to an information-measuring technique and can be used to visually examine the form of the process, record and display unit values of the magnitudes of fast processes in time in a digital form. A device for displaying the shape of a recorded process is known, consisting of an analog-digital converter, a memory device and a display matrix panel 1.. The disadvantage of this device is the low accuracy of measurement of the values of the process under study, due to the need for additional processing of information issued by the device. The closest in technical essence and achievable results to the invention is a device for displaying the shape of a recorded process, containing a series-connected amplifier, analog-to-digital converter, mode switch, memory device, code converter connected to horizontal bars of the display panel, vertical tires connected to the distributor, which is connected to the clock input of the memory device and the output of the frequency switch, having o in conjunction with the switch By the mode input, several inputs, outputs of the analog-digital converter, a storage device and one of the outputs of the frequency switch are connected respectively to two inputs and output of the code switch, and two inputs of the digital-analog converter are connected through the input switch to the amplifier input and one of the mode switch inputs 2. A disadvantage of the known device, adopted as a prototype, is the impossibility of "recording the investigated quantities in digital form. Information about the values of the magnitudes of fast processes, obtained by means of the device in graphic form, needs further processing, i.e. in measurement by known methods and digitization of information. At the same time, the translation of the information reflected in the graphic form on the display panel into digital form takes a considerable period of time, and the accuracy of the digital data is reduced due to the error of visual observation during the measurement. The purpose of the invention is to improve the accuracy of registration of fast processes. This goal is achieved in that a device for registering fast processes comprising a series-connected amplifier, an analog-to-digital converter, a first switch, a first memory block, and a code converter. the outputs of which are connected to horizontal matrix matrix panels, the vertical tires of which are connected to the outputs of the pulse distributor, the input of which is connected to the output of the second switch, the first input of which is connected to the second input of the first switch, the third input of which is connected to the second input of the second switch the input of the device, the fourth input of the first switch is connected to the third input of the second switch and is the second input of the device, the second input of the analog-digital converter The diverter and the fourth input of the second switch are the third input. device, and the fifth input of the second switch is the fourth input of the device, the last output of the pulse distributor is connected to the second input of the first memory block, the third input of which is connected to the output of the second switch, the amplifier input is the fifth input of the device, serially connected pulse generator is entered , the first counter, the comparison unit, the third switch, the second memory block, the second code converter, the first decipher and the first indicator, and the serially connected second counter, the decoder the indicator, the output of the third switch is connected to the first input of the second counter, the output of which is connected to the second input of the comparison unit, the second input of the third switch is the second input of the device, and the third input is the first input of the device, the output of the first switch is connected to the second input of the memory block the second input of the first counter, the fourth input of the first memory block, the third input of the second memory block and the second input of the second counter are the device's second input, the input of the pulse generator is the seventh input of the device properties. This device for registering fast processes, simultaneously with the display of the form of the process being registered, makes it possible to sequentially, in order of location in time, output to the display devices the value of the magnitude of points with the number (address) of each point, displaying no more than one point and its address simultaneously , which greatly speeds up the process of obtaining information and increases its accuracy. The drawing shows a block diagram of a device for registering fast processes. The device for registering fast processes contains a series-connected amplifier 1, an analog-to-digital converter (ADC) 2, first switch 3, first memory block 4, first code converter 5, connected to the horizontal bars of the matrix display panel 6, the vertical buses of which are connected to the outputs of the distributor pulses 7, the input of which is connected to the output of the second switch 6, generation and |) pulses 9, the first counter 10, the comparison unit 11, the third switch 12, the second memory block 13, the second transform Spruce code 14, the first decoder 15, the first indicator 16, the second counter 17, the second decoder 18, the second indicator 19, the fifth, second, first, third, fourth, sixth and seventh inputs of the device, respectively.

Устройство дл  регистрации быстропротекаюш ,их процессов работает следующим образом .The device for registering fast-process, their processes works as follows.

В исходном состо нии информаци  с входа 20 через усилитель 1 поступает на вход АЦП 2. Командой с входа 22 «Запись разрешаетс  прохождение информации на блоки пам ти 4 и 13 через первь1Й коммутатор 3 с частотой записи Ьад. Поступление частоты записи Гэа . на тактовый вход блока пам ти 4 осуществл етс  через соответствующий канал второго коммутатора 8. С выхода второго коммутатора 8 импульсы записи fj. поступают на вход блока пам ти 13 через открытый канал третьего коммутатора 12. После заполнени  всего объема блоков пам ти процесс записи прекращаетс . Затем устройство по команде «Считывание со второго входа устройства переходит в режим считывани  и отображени  исследуемого сигнала из блока пам ти на матричную индикаторную панель 6, на второй индикатор адреса (номера точки) 19 и первый индикатор 16. Предварительно сигналом с входа16 «Установка О счетчики 10 и 17 и счетчики блоков пам ти 4 и 13 устанавливаютс  в исходное состо ние.In the initial state, information from input 20 through amplifier 1 is fed to the input of ADC 2. The command from input 22 allows the information to be passed to memory blocks 4 and 13 through the first switch 3 at a write frequency of b. The arrival of the recording frequency Gea. to the clock input of the memory 4 is carried out through the corresponding channel of the second switch 8. From the output of the second switch 8, write pulses fj. arrive at the input of the memory unit 13 through the open channel of the third switch 12. After filling the entire volume of the memory blocks, the recording process is terminated. Then, the device, by the command "Read from the second input of the device, enters the reading and display mode of the signal under study from the memory unit to the matrix display panel 6, to the second address indicator (point number) 19 and the first indicator 16. Preliminary signal from input 16" Setting O Counters 10 and 17 and the counters of the memories 4 and 13 are reset.

Команда «Считывание со входа 21 открывает соответствующий канал второго коммутатора 8, через который тактовые импульсы с частотой fcvai. поступают в блок пам ти 4 и на счетный вход распределител  импульсов 7. С выхода блока пам ти 4 коды ординат исследуемого сигнала поступают с частотой считывани  на первый преобразователь кодов 5 дл  отображени  на матричной индикаторной панели. Синхронизаци  положени  отображаемого сигнала на матричной индикаторной панели 6 обеспечиваетс  св зью последнего разр да распределител  импульсов со входом установки на алького адреса считывани  блока пам ти 4.The “Read from input 21” command opens the corresponding channel of the second switch 8, through which the clock pulses with the frequency fcvai. are transferred to the memory block 4 and to the counting input of the pulse distributor 7. From the output of the memory block 4, the ordinate codes of the signal under investigation are sent to the first code converter 5 for display on the matrix display panel. The synchronization of the position of the displayed signal on the matrix display panel 6 is provided by the connection of the last bit of the pulse distributor with the input of the memory address 4 set to the alco- ch address.

Одновременно отк -ьраетс  соответствующий канал третьего коммутатора 12, по которому на вход блока пам ти 13 поступает тактовый импульс. В то же врем  через второй счетчик (адреса точки) 17 этот импульс, преобразованный в код, проходит на вход блока сравнени  11 и, кроме того, через дешифратор 18 - на второй индикатор (адреса точки) 19, где этот адрес и высвечиваетс .At the same time, the corresponding channel of the third switch 12 opens, through which a clock pulse is fed to the input of the memory unit 13. At the same time, the second counter (point addresses) 17, this pulse, converted into a code, passes to the input of the comparison unit 11 and, in addition, through the decoder 18, to the second indicator (point addresses) 19, where this address is highlighted.

Импульс, выданный снератором импульсов 9, преобразуетс  счётчиком 10 в код и у поступает на другой вход блока сравнени  11. Оба кода сравниваютс . В случае их совпадени  блок сравнени  11 выдает сигнал , запрещающий прохождение тактовых импульсов через третий коммутатор 12. Информаци  из соответствующей  чейки блока пам ти 13 через второй преобразователь кода 14 и дешифратор 15 поступает на индикатор 16.The pulse given by the pulse pulse generator 9 is converted by the counter 10 into a code and is fed to another input of the comparison unit 11. Both codes are compared. In case of their coincidence, the comparison unit 11 generates a signal prohibiting the passage of clock pulses through the third switch 12. Information from the corresponding cell of the memory block 13 through the second code converter 14 and the decoder 15 is supplied to the indicator 16.

Через определенный промежуток времени , определ емый частотой вывода f на вход блока сравнени  11 от генератора импульсов 9 через счетчик 10 поступает следующий код. При несовпадении этих кодов сигналом из блока сравнени  11 коммутатор 12 переключаетс  на канал, по которому поступает очередной тактовый, импульс , и процесс повтор етс .After a certain period of time, determined by the output frequency f, the following code is received through the counter 10 at the input of the comparator unit 11 from the pulse generator 9. If these codes do not match with the signal from the comparison unit 11, the switch 12 switches to the channel through which the next clock enters, and the process repeats.

После окончани  процесса считывани  он может быть многократно повторен, либо устройство дл  регистрации и исследовани  быстропротекаюЩих процессов: может осуществл ть запись следующего сигнала.After the end of the reading process, it can be repeated many times, or a device for recording and examining fast processes: it can record the next signal.

Применение предлагаемого устройства дл  регистрации быстропротекающих процессов значительно ускор ет процесс обработки информации и повышает его точность за счет вывода данных на устройство индикации в цифровой форме. Предлагаемое устройство позвол ет регистрировать и исследовать как электрические, так и неэлектрические процессы. В последнем случае необходимо преобразование неэлектрических сигналов в электрические.The use of the proposed device for registering fast processes greatly accelerates the processing of information and improves its accuracy by outputting data to the display device in digital form. The proposed device allows the recording and investigation of both electrical and non-electrical processes. In the latter case, the conversion of non-electrical signals into electrical ones is necessary.

Claims (1)

УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ БЫСТРОПРОТЕКАЮЩИХ ПРОЦЕССОВ, содержащее последовательно соединенные усилитель, аналого-цифровой преобразователь, первый коммутатор, первый блок памяти и преобразователь кодов, выходы которого соединены с горизонтальными, шинами матричной индикаторной панели, вертикальные шины которой соединены с выходами распределителя импульсов, вход которого соединен с выходом второго коммутатора, первый вход которого соединен с вторым входом первого коммутатора, третий вход которого соединен с вторым входом второго коммутатора и является первым входом устройства, четвертый вход первого коммутатора соединен с третьим входом второго коммутатора и является вторым входом устрой- ства, второй вход аналого-цифрового преобразователя и четвертый вход второго коммутатора является третьим входом устройства, а пятый вход второго коммутатора является четвертым входом устройства, последний выход распределителя импульсов соединен с вторым входом первого блока памяти, третий вход которого соединен с выходом второго коммутатора, вход усилителя является пятым входом устройства, отличающееся тем, что, с целью повышения точности регистрации ординат исследуемого процесса, устройство содержит последовательно соединенные генератор импульсов, первый счетчик, блок сравнения, третий коммутатор, второй блок памяти, второй преобразователь кодов, первый дешифратор и первый индикатор, и последовательно соединенные вто- § рые счетчик, дешифратор и индикатор, выход третьего коммутатора соединен с первым входом второго счетчика, выход которого соединен с вторым входом блока сравнения, второй вход третьего коммутатора является вторым входом устройства, а третий вход — первым входом устройства, выход первого коммутатора соединен с вторым входом блока памяти, второй вход первого счетчика, четвертый вход первого блока памяти, тре- тий вход второго блока памяти и второй вход второго счетчика являются шестым входом устройства, вход генератора импульсов ' является седьмым входом устройства.DEVICE FOR REGISTRATION OF QUICK-PROCESSING PROCESSES, containing a series-connected amplifier, analog-to-digital converter, first switch, first memory unit and code converter, the outputs of which are connected to the horizontal buses of the matrix display panel, the vertical buses of which are connected to the outputs of the pulse distributor, the input of which is connected to the output of the second switch, the first input of which is connected to the second input of the first switch, the third input of which is connected to the second input of the second mmutator is the first input of the device, the fourth input of the first switch is connected to the third input of the second switch and is the second input of the device, the second input of the analog-to-digital converter and the fourth input of the second switch is the third input of the device, and the fifth input of the second switch is the fourth input of the device , the last output of the pulse distributor is connected to the second input of the first memory block, the third input of which is connected to the output of the second switch, the input of the amplifier is the fifth in the course of the device, characterized in that, in order to improve the accuracy of registration of the ordinates of the process under study, the device contains a pulse generator, a first counter, a comparison unit, a third switch, a second memory unit, a second code converter, a first decoder and a first indicator, and connected in series second, counter, decoder and indicator, the output of the third switch is connected to the first input of the second counter, the output of which is connected to the second input of the comparison unit, the second input of the third the switch is the second input of the device, and the third input is the first input of the device, the output of the first switch is connected to the second input of the memory block, the second input of the first counter, the fourth input of the first memory block, the third input of the second memory block and the second input of the second counter are the sixth input 'Pulse generator input' is the seventh input of the device. SU ..,.1095226SU ..,. 1095226 СчитываниеReading Надпись jtfeuum·Jtfeuum lettering Т >T>
SU833578700A 1983-04-08 1983-04-08 Device for detecting and recording processes with high speed of progress SU1095226A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833578700A SU1095226A1 (en) 1983-04-08 1983-04-08 Device for detecting and recording processes with high speed of progress

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833578700A SU1095226A1 (en) 1983-04-08 1983-04-08 Device for detecting and recording processes with high speed of progress

Publications (1)

Publication Number Publication Date
SU1095226A1 true SU1095226A1 (en) 1984-05-30

Family

ID=21058875

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833578700A SU1095226A1 (en) 1983-04-08 1983-04-08 Device for detecting and recording processes with high speed of progress

Country Status (1)

Country Link
SU (1) SU1095226A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 516070, кл. G 09 G 3/20, 1975. 2. Авторское свидетельство СССР № 732668, кл. G 01 D 7/00, 1978 (прототип) . *

Similar Documents

Publication Publication Date Title
CA1143068A (en) Waveform storage system
SU1095226A1 (en) Device for detecting and recording processes with high speed of progress
RU176659U1 (en) ANALOG-DIGITAL CONVERTER
SU1129529A1 (en) Oscilloscope having matrix-type screen
SU1571646A1 (en) Device for presentation of information
SU1164549A1 (en) Digital monitor
SU997245A1 (en) Measuring system
SU1018020A1 (en) Method of stroboscopic conversion of periodic electrical signals
SU1441320A1 (en) Method of measuring the amplitude value of electric signal
SU703846A1 (en) Device for registering non-recurrent processes
SU1672475A1 (en) Device to determine extremums
SU1114983A1 (en) Device for analysis of non-periodic pulse signal shape
SU1132241A1 (en) Device for measuring impact pulse peak value
SU1765890A1 (en) Device for measuring dynamic response of high-speed digit-to-analog converters
SU892705A1 (en) Device for automatic measuring of dynamic characteristics of quick-action analogue-digital converter
US3538505A (en) Waveform measuring system and method
SU1624346A1 (en) Analyzer of random signal amplitude and time parameters
SU1295516A1 (en) Device for measuring error of shaft turn angle-to-digital converter
SU1113841A1 (en) Device for displaying information
SU1559373A1 (en) Device for registering single signals
SU930361A1 (en) Device for displaying information on crt screen
SU1267480A1 (en) Device for checking digital magnetic recording equipment
SU664120A1 (en) Digital phase meter
SU959111A1 (en) Device for registering single-occurance processes
SU861928A1 (en) Calculating strain gauge