Изобретение относитс к телевизионной технике, в частности к . устройствам отображени информации Наиболее близким по технической сущности к предлагаемому вл етс телевизионный синхрогенератор, содержащий последовательно соединенн задающий генератор, первый делител частоты, счетчик строк и второй де литель частоты формирователь сигнала отклонени , пороговый элемент , реверсивный счетчик и цифроаналоговый преобразователь m. Недостатком устройства вл етс низка стабильность формируемых си налов, Цель изобретени - повышение стабильности формируемых сигналов Поставленна цель достигаетс тем, что в телевизионный синхрогенератор , содержащий последовательно соединенные задающий генератор первый делитель частоты и счетчик строк, введены второй делитель час тоты, измеритель периода напр жени сети, дешифратор 9 регистр пам ти и компаратор, причем вход второго делител частоты вл етс входом напр жени питающей сети, а выход соединен с первым входом измерител периода напр жени сети и первым входом регистра пам тиs второй вход измерител периода напр жени сети соединен с выходом первого делител частотыj а выход с вторым входом регистра пам ти выход которого соединен с первым входом компаратора5 второй и трети входы которого соединены соответст венно с первым выходом счетчика строк и вьгходом дешифратора, вход которого соединен с вторым выходом счетчика строк, а выход компаратора соединен с входом установки в ноль счетчика строк при этом выход первого делител частоты и третий выход счетчика строк вл ютс выходами импульсов строчной и кадровой частоты соответственно Кроме того, измеритель периода напр жени сети содержит счетчик и сумматор, причем вход установки в ноль и счетный вход счетчика вл ютс соответственно первым и вторым входами измерител периода напр жени сети, первые разр дные входы и вход переноса сумматора соединену с выходами старших разр дов счетчика, а вторые разр дные входы сумматора вл ютс входом задани числа строк, выход сумматора вл етс выходом измерител периода напр жени сети. На чертеже представлена структурна электрическа схема телевизионного синхрогенератора. Телевизионный синхрогенератор содержит задаюгций генератор 1 , первый: делитель 2 частоты, счетчик 3 строк, дешифратор А, компаратор 5, второйделитель 6 частоты измеритель 7 периода напр жени сети и регистр 8 пам ти. Измеритель 7 периода напр жени сети содержит счетчик 9 и сумматор tO. Телевизионный синхрогенератор работает следующим образом. Задающий генератор 1 вырабатьтает импульсы с посто нной частотой, поступающие на вход первого делител 2 частоты, на выходе которого формируютс импульсы с частотой строк. Эти,импульсы поступают на измеритель 7 периода напр жени сети и на первый вход счетчика 3 строк, на третьем выходе котррого формируютс импульсы с частотой ка,цров. Синхронизаци частоты кадров устройства с частотой сети осуществл етс путем изменени числа строк в кадре. Сравнение периодов частоты питающей сети и собственной частоты устройства осуществл етс компара-. тором 5, на первьш вход которого подаетс код, соответствующий периоду напр жени сети, измеренному в единицах периода строчных импульсов, а на второй вход - код,, соответствующий текущему значению содержимого счетчика 3 строк. Дл уменьшени разр дности компаратора 5 на его второй вход подаетс сигнал только четырех ишадших разр дов счетчика 3 строкg а дешифратор 4 разрешает сравнение только в окне строк, например с 304 по 320 (дл стардарта 625 строк прн чересстрочной развертке). Дл уменьшени заметности изменени числа строк в кадре подстройка частот1з телевизионного синхрогенератора цроизводитс не в каждом кадре, а, напрш ер, один раз за 10 с что обеспечиваетс вторым делителем 6 частоты.The invention relates to television technology, in particular to. Information display devices The closest in technical essence to the present invention is a television synchronizing generator containing a serially connected master oscillator, a first frequency divider, a row counter and a second frequency divider, a deviation signal generator, a threshold element, a reversible counter and a digital-analog converter m. The disadvantage of the device is the low stability of the generated signals. The purpose of the invention is to increase the stability of the generated signals. The goal is achieved by introducing the second frequency divider, the mains voltage period meter, into the television clock generator containing the serially connected master oscillator. the decoder 9 is a memory register and a comparator, with the input of the second frequency divider being the input of the supply voltage, and the output connected to the first input of the measurement the grid voltage period period and the first input of the memory register; the second input of the network voltage period period meter is connected to the output of the first frequency divider j and the output to the second memory register input, the output of which is connected to the first input of the comparator; the second and third inputs are connected respectively to the first output row counter and the decoder input, the input of which is connected to the second output of the row counter, and the output of the comparator is connected to the input of setting the row counter to zero, with the output of the first frequency divider and the third output The row meter is the line and frame frequency pulse outputs, respectively. In addition, the grid voltage period meter contains a counter and adder, the setting input to zero and the meter count input are the first and second inputs of the network voltage period meter, respectively. and the transfer input of the adder is connected to the outputs of the higher bits of the counter, and the second discharge inputs of the adder are the input of specifying the number of rows, the output of the adder is the output of the mains voltage period meter . The drawing shows a structural electrical circuit of a television synchro-generator. The TV synchro generator includes a generator 1, the first one: a divider 2 frequencies, a 3 line counter, a decoder A, a comparator 5, a second frequency divider 6 and a meter 7 for the period of the network voltage and the register 8 for memory. The meter 7 of the mains voltage period contains the counter 9 and the adder tO. Television sync generator works as follows. The master oscillator 1 generates pulses with a constant frequency, arriving at the input of the first divider 2 frequency, at the output of which pulses are formed with a frequency of lines. These pulses go to the meter 7 of the mains voltage period and to the first input of the 3-row counter; at the third output, pulses are generated with the frequency ka, cc. The device frame rate is synchronized with the network frequency by changing the number of lines in the frame. Comparison of the periods of the mains frequency and the natural frequency of the device is carried out by the compara- 5, the first input of which is supplied with a code corresponding to the period of the network voltage, measured in units of the period of horizontal pulses, and the second input - the code corresponding to the current value of the contents of the counter of 3 lines. To reduce the width of the comparator 5, only the four older bits of the counter 3 lines are sent to its second input, and the decoder 4 only allows comparisons in the row window, for example, from 304 to 320 (for a standard 625 lines of interlaced scanning). To reduce the visibility of the change in the number of rows in a frame, the adjustment of the frequencies of the television clock generator is not made in every frame, but, for example, once every 10 seconds, which is provided by the second frequency divider 6.
Дл правильной работы измерител 7 периода напр жени сети счетчик 9 должен иметь на четыре разр да больше, чем второй делитель 6 частоты , при этом со старших четырех разр дов счетчика 9 информаци поступает на первые входы сумматора 10, а с предыдущего разр да - на вход переноса сумматора 10, что необходимо дл округлени изложенного числа строк до .ближайшего целого значени . Информаци о периоде напр жени сети с частотой измерени периода напр жени сети записываетс в регистрFor correct operation of the meter 7 period of the mains voltage, the counter 9 must have four bits more than the second frequency divider 6, while the information from the older four bits of the counter 9 goes to the first inputs of the adder 10, and from the previous bit to the input transfer of the adder 10, which is necessary to round the stated number of lines to the nearest integer value. Information about the period of the network voltage with the frequency measurement frequency of the network voltage is written to the register
S пам ти, с которого поступает на компаратор 5. При достижении равенства кодов на первом и втором входах компаратора 5 при наличии разрешающего сигнала на его третьем входе с дешифратора 4 на выходе компаратора 5 формируетс сигнал, сбрасывающий счетчик 3 строк, после чего начинаетс формирование нового периода импульсов частоты кадров.S memory from which enters comparator 5. When equality of codes on the first and second inputs of comparator 5 is reached, if there is an enable signal on its third input from decoder 4, a signal is generated at the output of comparator 5 that resets the counter of 3 lines, after which the formation of a new one begins period of frame rate pulses.
Предлагаемое устройство позвол ет повысить стабильность формировани сигналов синхронизации телевизионных устройств.The proposed device makes it possible to increase the stability of the formation of synchronization signals of television devices.