SU1083388A1 - Device for shaping sync pulses - Google Patents

Device for shaping sync pulses Download PDF

Info

Publication number
SU1083388A1
SU1083388A1 SU833542263A SU3542263A SU1083388A1 SU 1083388 A1 SU1083388 A1 SU 1083388A1 SU 833542263 A SU833542263 A SU 833542263A SU 3542263 A SU3542263 A SU 3542263A SU 1083388 A1 SU1083388 A1 SU 1083388A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
additional
trigger
Prior art date
Application number
SU833542263A
Other languages
Russian (ru)
Inventor
Александр Михайлович Бендерский
Владимир Денисович Гринченко
Валентин Иванович Козлов
Вячеслав Павлович Лобынцев
Игорь Степанович Мошников
Виктор Петрович Потапов
Original Assignee
Специальное Конструкторское Бюро Гидрометеорологического Приборостроения
Центральная аэрологическая обсерватория
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторское Бюро Гидрометеорологического Приборостроения, Центральная аэрологическая обсерватория filed Critical Специальное Конструкторское Бюро Гидрометеорологического Приборостроения
Priority to SU833542263A priority Critical patent/SU1083388A1/en
Application granted granted Critical
Publication of SU1083388A1 publication Critical patent/SU1083388A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СИНХРОИМПУЛЬСОВ, содержащее последовательно соединенные генератор тактовых импульсов и первый элемент И, к второму входу которого подключен выход первого триггера, а выход первого элемента И подключен к входу сложени  первого счетчика, к входу сброса которого подключен выход первого элемента задержки, а также второй элемент задержки, второй элемент И, вьосод которого подключен к входу сложени  второго счетчика, третий элемент И, к первому входу которого подключен выход второго триггера, четвертый, п тый, и шестой элементы И, о тличающееСЯ тем, что, с целью повьппени  точности формировани  синхроимпульсов, в него введены первый дополнительньй счетчик , последовательно соединенные второй дополнительный счетчик и третий дополнительный счетчик, а также четвертый дополнительный счетчик, регистр, блок индикации, три элемента ИЛИ, четыре дешифратора два формировател  импульсов и элемент НЕ, выход которого, подключен к пер- . вому входу четвертого элемента И, второй вход которого объединен с первым входом второго элемента И, едиi ничным входом первого триггера, нулевым входом второго триггера и первым входом первого элемента ИЛИ и  вл етс  входом устройства, при этом выход второго элемента задержки подключен к входу первого элемента задержки и входу записи первоV го дополнительного счетчика, к информационным входам которого ,подключены выходы первого счетчика, вход сложени  которого объединен с входами сложени  второго и четвертого доС с полнительных счетчиков и входом вычитани  первого дополнительного счетчика, причем выход первого ЭО СО элемента задержки подключен к нулевому входу первого триггера и со первому входу п того элемента И, 00 00 к второму входу которого и первому входу шестого элемента И подключен выход второго счетчика, вхоД сложени  которого объединен с вторым входом шестого элемента И, выход которого подключен к входу записи регистра, к информационным входам которого подключены выходы третьего дополнительного счетчика, к входу сброса которого, а также к входам сброса первого счетчика и второго дополнительного счетчика подключен выход второго элемента ИЛИ, к первому входу которого подключенA DEVICE FOR FORMING SYNCHROPULSES containing a series-connected clock generator and the first element I, to the second input of which the output of the first trigger is connected, and the output of the first element I connected to the addition input of the first counter, to the reset input of which the output of the first delay element is connected, as well as the second the delay element, the second element And, whose vosod is connected to the input of the second counter, the third element And, to the first input of which is connected the output of the second trigger, the fourth, p The sixth and sixth elements are AND, distinguished by the fact that, in order to ensure the accuracy of the formation of clock pulses, the first additional counter, the second additional counter and the third additional counter, and the fourth additional counter, register, display unit, three elements OR, four decoders, two pulse drivers and an element NOT, the output of which is connected to the transducer. the first input of the fourth element AND, the second input of which is combined with the first input of the second element AND, the unit input of the first trigger, the zero input of the second trigger and the first input of the first OR element and is the device input, while the output of the second delay element is connected to the input of the first element the delays and the input of the record of the first additional counter, to the information inputs of which are connected the outputs of the first counter, the input of which is combined with the inputs of the addition of the second and fourth degrees to counters and the subtracting input of the first additional counter, the output of the first EO CO delay element connected to the zero input of the first trigger and from the first input of the fifth element I, 00 00 to the second input of which and the first input of the sixth element And connecting the second counter, the input of which combined with the second input of the sixth element And, the output of which is connected to the input of the register entry, to the information inputs of which the outputs of the third additional counter are connected, to the reset input of which, as well as to the inputs reset the first counter and the second additional counter connected to the output of the second element OR, the first input of which is connected

Description

выход п того И, а к второму входу второго элемента ИЛИ подключен выход четвертого элемента И, при этом выходы первого дополнительного счетчика через первый и второй дешифраторы подключены к входам третьего элемента ИЛИ, выход которого подключен к второму входу второго элемента И и входу элемента НЕ, а выходы регистра подключены к входам блока индикации и информационным входам четвертого дополнительного счетчика, выходы всех разр дЪн которого подключены черезthe output of the first AND, and the second input of the second element OR is connected to the output of the fourth element AND, while the outputs of the first additional counter are connected via the first and second decoders to the inputs of the third element OR, the output of which is connected to the second input of the second element AND and the input of the element NOT, and the outputs of the register are connected to the inputs of the display unit and the information inputs of the fourth additional counter, the outputs of all bits of which are connected through

последовательно соединенные третий дешифратор и первый формирователь импульсов к второму входу третьего элемента И, выход которого подкЛЙчен к второму входу первого элемента ИЛИ, выход которого  вл етс  выходом устройства и подключен к входу записи четвертого дополнительного счетчика, выходы старших разр дов которого через последовательно соединенные четвертый дешифратор и второй формирователь импyJ JЬcoв подклчены к единичному входу второго триггера.the third decoder and the first pulse generator are connected in series to the second input of the third element AND whose output is connected to the second input of the first OR element whose output is the device output and connected to the recording input of the fourth additional counter, the outputs of the higher bits of which through sequentially connected fourth decoder and the second imperial driver is connected to the single input of the second trigger.

Изобретение относитс  к импульсной технике и может быть использовано в приемных устройствах дискретной информации дл  з:ащиты от пропадани  сопровождающих ее синхроимпульсов . Известно устройство дл  генерировани  тактовых импульсов, содержащее задающий генератор, выход которого подключен к входу счетчика с сумматором в цепи обратной св зи ерез элемент И, причем между входом устройства и управл ющим входом элемента И включен триггер, а выход счетчика подключен параллельно к вхо ду первого элемента ИЛИ, выход которого  вл етс  выходом устройства, и через реле времени к входам двух дополнительных элементов И, вторые входы которых соединены с входом устройства, при этом выход первого дополнительного элемента И подключен к одному из входов первого и второго элементов ИЛИ и к входу Изменение кода счетчика, а выход второго дополнительного элемента И - к соответствующему входу второго Элемента ИЛИ, выход которого подключен к вхо ду Передача кода в сумматор счетчи ка непосредственно, а к входу Прием кода из сумматора счетчика через линию задержки, а также дополнитель ный триггер, к единичному и нулевом входам которого подключены соответс венно выход второго элемента И и до полнительный выход счетчика, а инве ный выход триггера подключен к дополнительному .входу первого элемента ИГ1. Данное устройство обладает низкой точностью формировани  тактовых импульсов . Наиболее близким к предлагаемому  вл етс  устройство дл  формировани  синхроимпульсов, содержащее последовательно соединенные генератор тактовых импульсов и первый элемент И, к второму входу которого подключен выход первого триггера, а выход первого элемента И подключен к входу сложени  первого счетчика, к входу сброса которого подключен выход первого элемента задержки, а также второй элемент задержки, второй элемент И, выход которого подключен к входу сложени  второго счетчика, третий элемент И, к первому входу которого подключен выход второго триггера, чeтвepтый п тый, шестой и седьмой элементы И, блок синхронизации, два блока сравнени  кодов, третий и четвертый элементы задержки С 23. Известное устройство дл  формировани  синхроимпульсов обладает большой инерционностью слежени  за периодом входного сигнала и, как следствие, невысокой надежностью и точностью формировани  выходных синхроимпульсов. Цель изобретени  - повышение точности формировани  синхроимпульсов. Поставленна  цель достигаетс  тем, что в устройство дл  формировани  синхроимпульсов, содержащее последовательно соединенные генератор тактовых импульсов и первый элемент И, к второму входу которого подключен выход первого триггера, а выход первого элемента И подключен к входу сложени  первого счетчика, к входу сброса которого подключен выход первого элемента задержки, а также второй элемент задержки, вт рой элемент И, ыход которого подкл чен к входу сложени  второго счетчи ка, третий элемент И, к первому вхо ду которого подключен выход второго триггера, четвертый, п тый и шестой элементы И, введены первый дополнительный счетчик, последовательно сое диненные второй дополнительный счетчик и третий дополнительный счетчик а также четвертый дополнительный счетчик, регистр, блок индикации, тр элемента ИЛИ, четьфе дешифратора, два формировател  импульсов и элемент НЕ, выход которого подключен к первому входу четвертого элемента И, второй вход которого объединен с первым входом второго элемента И, единичным входок первого триггера, нулевым входом второго триггера и первым входом первого элемента ИЛИ и  вл етс  входом устройства, при этом выход второго элемента задержки подключен к входу первогб элемента задержки, и входу записи первого дополнительного счетчика, к информационным входам которого подключены выходы первого счетчика, вход сложени  которого объединен с входами сложени  второго и четвертого дополнительных счетчиков и входом вычитани  первого дополнительного счетчика, причем выход первого элемента задержки подключен к нулевому входу вервого триггера и первому входу п того элемента И, к второму входу которого и первому входу шесто го элемента И подключен выход второг счетчика, вход сложени  которого объединен с вторым входом шестого элемента И, выход которого подключен к входу записи регистра, к информационным входам которого подключены выхода третьего дополнительного счет.чика , к входу сброса которого, а также к входам сброса первого счетчи-ка и второго дополнительного счетчика55 The invention relates to a pulse technique and can be used in receiving devices of discrete information for s: protection against loss of the accompanying clock pulses. A device for generating clock pulses is known, which contains a master oscillator, the output of which is connected to the counter input with an adder in the feedback circuit through element I, and a trigger is turned on between the device input and the control input of the element I, and the counter output is connected in parallel to the input of the first the OR element, the output of which is the output of the device, and through a time relay to the inputs of two additional elements AND, the second inputs of which are connected to the input of the device, while the output of the first additional element And is connected to one of the inputs of the first and second elements OR and to the input Change code counter, and the output of the second additional element AND to the corresponding input of the second OR element, the output of which is connected to the input of the code directly to the adder of the counter, and to the input the code from the counter adder via the delay line, as well as an additional trigger, to the unit and zero inputs of which the output of the second element AND and the additional output of the counter are connected, respectively, and the investment output of the trigger is connected to The main entrance of the first element IG1. This device has a low clock accuracy. The closest to the present invention is a device for generating sync pulses, containing a serially connected clock generator and a first AND element, to the second input of which the output of the first trigger is connected, and the output of the first element I is connected to the addition input of the first counter, to the reset input of which the output of the first the delay element and the second delay element, the second element And, the output of which is connected to the input of the addition of the second counter, the third element And, to the first input of which is connected output of the second trigger, the fourth, fifth, sixth and seventh elements AND, synchronization unit, two code comparison blocks, third and fourth delay elements C 23. A known device for generating sync pulses has a high inertia for monitoring the input signal period and, as a result, low reliability and the accuracy of the formation of output clock pulses. The purpose of the invention is to improve the accuracy of the formation of clock pulses. The goal is achieved by the fact that the device for forming sync pulses, containing serially connected clock generator and the first AND element, to the second input of which the output of the first trigger is connected, and the output of the first element AND is connected to the addition input of the first counter, to the reset input of which is connected the first delay element, as well as the second delay element, the second AND element, whose output is connected to the addition input of the second counter, the third And element, to the first input of which the output is connected the second trigger, the fourth, fifth and sixth elements AND, the first additional counter, the second additional counter and the third additional counter in series, as well as the fourth additional counter, register, display unit, TR element OR, decoder chip, two pulse former and element NOT, the output of which is connected to the first input of the fourth element I, the second input of which is combined with the first input of the second element I, the single input of the first trigger, the zero input of the second trigger and the first the first element OR is the input of the device, while the output of the second delay element is connected to the input of the first delay element and the recording input of the first additional counter, to the information inputs of which are connected the outputs of the first counter whose addition input is combined with the addition inputs of the second and fourth additional counters and the input of the subtraction of the first additional counter, and the output of the first delay element is connected to the zero input of the first trigger and the first input of the fifth And element, to the second The second input of which and the first input of the sixth element I is connected to the output of the second counter, the addition input of which is combined with the second input of the sixth element I, the output of which is connected to the input of the register entry, to the information inputs of which the output of the third additional counter.character is connected. and also to the reset inputs of the first counter and the second additional counter55

подключен выход второго элемента ИЛИ, к первому входу которого подключен выход п того элемента И, ,а к второмуconnected to the output of the second element OR, the first input of which is connected to the output of the fifth element And, and to the second

импульсы передаютс  на выход устройства без искажени  фазы. К ним по первому элементу ИЛИ 15 добавл ютс  импульВХОДУ второго элемента ИЛИ подключен выход четвёртого элемента И, при этом выходы первого дополнительного счетчика через первый и- второй дешифраторы подключены к входам тре- тьего элемента ИЛИ, выход которого подключен к второмуовходу второго элемента И и входу элемента НЕ а выходы регистра подключены к входам блока индикации и информационным входам четвертого дополнительного счетчика, выходы всех разр дов которого подключены через последовательно соединенные третий дешифратор и первый формирователь импульсов к второму входу третьего элемента И, выход которого подключен к второму входу первого элемента ИЛИ, выход которого  вл етс  выходом устройства и подключен к входу записи четвертого дополнительного счетчика, выходы старших разр дов которого через последовател ьно соединенные четвертый дешифратор и второй формирователь импульсов подключены к единичному входу второго триггера. На чертеже приведена структурна  электрическа  схема предлагаемого устройства; Устройство дл  формировани  синхроимпульсов содержит генератор 1 тактовых импульсов, первый и второй элементы 2 и 3 задержки, первый и второй триггеры 4 и 5, элемент НЕ 6, первый второй, третий, четвертый, п тый и шестой элементы И 7-12, первый и второй счетчики 13 и 14, первый. i второй и третий элементы ИЛИ 15-17, первый второй, третий и четвертый дополнительные счетчики 18-21, регистр 22, блок 23 индикации, первый, второй третий и четвертый дешифраторы 24-27 первый и второй формирователи 28 и 29 импульсов. Работа устройства дл  формировани  синхроимпульсов основана на формировании кода среднего значени  периода поступающих синхроимпульсов и генерации в соответствии с этим кодом синхроимпульсов с частотой и фазой, близ--. кими к частоте и фазе входной импульсной последовательности. Однако дл  повьш1ени  надежности и точности формировани  выходного сигнала алгоритм работы устройства изменен следующим образом. Во-первых, входные синхросы , сформированные в соответствии с кодом среднего значени  периода вход ного сигнала. Каждый из этих импульсов в зависимости от соотношени  меж ду средним значением периода и текущим может либо опережать, либо запаз дывать по фазе относительно соответс вующего входного синхроимпульса. При чем, если входна  последовательность не имеет пропусков, то к ней добавл ютс  только опережающие импульсы , а прохождение запаздывающих блокируетс  очередными входными синхроимпульсами. При этом опережающий синхроимпульс не мешает работе последующих устройств, так как поступивший следом за ним входной синхроимпульс скорректирует их состо ние. При наличии пропусков по входном сигнале блокировка не осуществл етс  и на выход устройства свободно проход т импульсы, сформированные в соответствии с кодом среднего значени  периода входного сигнала. В зависимости от качества входно сигнала, частоты и продолжительност пропусков выбираетс  коэффициент среднего периода, т.е. количество периодов входного сигнала, за которые формируетс  их среднее значение . В соответствии с этим устанавл ваетс  -коэффициент делени  счетчико 14 и 19. При формировании кода среднего значени  периода анализируетс  разность ме сду кодами предыдущего и текущего периодов входного сигнала. Обновление кода среднего значени  периода, которое хранитс  в регистре 22. осуществл етс  по прохождени подр д выбранного количества периодов , из которых каждый последующий отличаетс  от предьщущего на величи ну, не превышакнцую установленный допуск. Зона допуска задаетс  количеством младших разр дов первого дополнительного счетчика 18, не подключенных к первому и второму дешифраторам 24 и 25, и выбираетс  в зависимости от динамики изменени  периода входного сигнала. Устройство работает следующим образом. На вход устройства поступает последовательность,синхроимпульсов, котора  может иметь нестабильный период следовани  (в результате изменени  питающего напр жени  и температурных условий бортовой передающей системы или неравномерной скорости прот жки магнитной ленты) и пропуски, т.е. отсутствие сйнХЬоимпульсов пачками (из-за изменени  ориентации бортовой аппаратуры при некруговой диаграмме направленности антенны либо плохого качества магнитной ленты). Каждый из входньпс импульсов передним фронтом устанавливает в единичное состо ние первый триггер 4, который вернетс  в нулевое состо ние по окончании импульса на выходе первого элемента 2 задержки. Этим обеспечиваетс  пауза в последовательности импульсов генератора 1 тактовых импульсов, которые через первый элемент И 7 поступают на входы сложени  первого счетчика 13 и первого, второго и четвертого дополнительных счетчиков 18,19 и 21. Пауза необходима дл  выполнени  трех операций которые должны быть разнесены во времени и выполнению которых может помешать импульс генератора 1 тактовых импульсов. По времени пауза много меньше периода импульсов генератора 1 тактовых импульсов и не вносит погрешности в результат измерени  периода входньос синхроимпульсов . На интервале текущего периода первый счетчик 13 формирует код его значени , а первый дополнительный счетчик 18 вычисл ет разность между Кодами предыдущего и текущего периодов , так как счетные импульсы поступают на его вычитающий вход, а до начала счета в него заноситс  код предыдущего периода и первого счетчика 13 импульсом с выхода второго элемента 3 задержки (втора  операци ). После считывани  состо ни  первого счетчика 13 он сбрасьшаетс  импульсом с выхода первого элемента 2 задержки (треть  операци ) и начинает цикл измерени  следук цего периода. Разность между кодами предьщущего и текущего периодов при нормальном сигнале на входе устройства может принимать как положительное, так и отрицательное значение. В первом случае первый дополнительный счетчик 18 не досчитывает несколько единиц до нулевого состо ни , а во втором случае переходит нулевое состо ние и его старшие разр ды устанавливаютс  в единицу.,Поэтому дл  организации зоны допуска к выходам старших разр дов первого дополнительного счетчика 18 подключены первый дешифратор 24 нулей, фиксирующий положительные значени  разницы кодов и второй дешифратор 25 единиц, фикси рукщйй их отрицательные значени . Ширина зоны допуска, как уже отме чалось, определ етс  количеством младших разр дов, не подключенных к этим,дешифраторам. Например, если к дешифраторам не подключены два младших разр да восьмиразр дного счетчика, то первый дешифратор 24 вырабатывает единичный сигнал в диа пазоне кодов от 00000000 до 000000011, а второй дешифратор 25 - в диапазоне от 11111100 до 11111111, что в сумме составит 7 состо ний счетчика, а по временной оси - это семь периодов генератора 1 тактовых импульсов. Поскольку выходы первого и второго дешифраторов 2ft к 25 подключены через третий элемент ИЛИ 17 к втором входу второго элемента И 8 непосред ственно, а к первому входу четверто элемента И 10 через элемент НЕ 6, то при стробировании этих элементов И входным синхроимпульсом (перва  операци ) на выходе второго элемента И 8 выдел етс  импульс в том случае, если разность между кодами, предьщущего и текущего периодов находитс  в пределах установленного допуска, а на выходе четвертого элемента И 10 - если эта разность вьшша за пределы допуска. Сигнал с выхода второго элемента ИВ поступает на вход сложени  второго счетчика 14, который производит отсчет количества периодов, попадающих в зону допуска. При переходе второго счетчика 14 в заданное значение , соответствующее количеству периодов входного сигнала, на интервале которых формируетс  код среднего значени  периода по вл етс  разрешающий потенциал на его выходе, в результате чего на выходе шестого элемента И 12 формируетс  импульс записи содержимого третьего дополнительного счетчика 20 в регистр 22. Затем импульсом с выхода первого элемента 2 задержки (треть  операци  через открытый п тый элемент И 11 и второй элемент ШШ 16 осуществл ет с  сброс второго счетчика 14, второг и четвертого дополнительных счетчиков 19 и 21. После этого начинаетс  новый цикл формировани  кода среднего значени  периода. При этом разр дность четвертого дополнительного счетчика 21 соответствует разр д- ности первого счетчика 13, первого и четвертого дополнительных счет- . . чиков 18 и 21,, а разр дность второго дополнительного счетчика 19 соответствует разр дности второго счетчика 14, что обеспечивает накопление в третьем дополнительном счетчике 20 кода среднего значени  периода за то количество периодов, которое отсчитывает второй счетчик 14. Новый цикл формировани  среднего значени  может начинатьс  преждевременно , если по вл етс  импульс на выходе четвертого элемента И 10, который через второй элемент ШШ 16 также сбрасывает второй счетчик 14, второй и третий дополнительные счетчики 19 и 20. Эта-цепь будет работать , когда очередной входной синхроимпульс не попадает в зону допуска. Это означает, что либо даиный импульс  вл етс  случайной помехой , либо накануне имел место пропуск синхроимпульса. При этом содержимое регистра 22 не мен етс . Как уже отмечалось, критерием дл  обновлени  кода среднего значени  периода, хран щегос  в регистре 22,  вл етс  факт поступлени  на вход устройства подр д заданного количества синхроимпульсов , разность интервалов между которыми не превьшает установленной величины. Посредством четвертого дополнительного счетчика 21 код среднего значени  периода преобразуетс  в пропорциональный ему интервал времени. С этой целью в четвертый дополнительный счетчик 21 входным синхроимпульсом через первый элемент ИЖ 15 записываетс  обратный код среднего значени  периода, а на вход сложени  подаютс  импульсы генератора 1 тактовых импульсов с выхода первого элемента И 7. В момент заполнени  четвертого дополнительного счетчика 21, т.е. когда все его разр ды устанавливаютс  в единицу, на выходе третьего дешифраторд 26 вырабатываетс  фронт сигнала, по которому первым формироВателем 28 импульсов формируетс  импульс . Положение этого импульса на временной оси соответствует коду . среднего значени  периода. По влению этого импульсэ предшествует на заданное числопериодов генератор 1 тактовых импульсов импульс с выхода второго формировател  29 импул сов, который устанавливает в единицное состо ние второй триггер 5. Если импульс на выходе первого формировател  28 импульсов вырабатываетс  раньше, чем поступил очере ной синхроимпульс устройств то он проходит через открытый четвер тый элемент И 10 и первый элемент ИЛИ 15 на выход устройства и вход записи.четвертого Дополнительного счетчика 21. Как уже отмечалось, этот импульс не помешает работе последующих устройств по обработке информации, так как следующий за ним входной синхроимпульс скорректи рует их состо ние. Аналогично этот входной импульс скорректирует работ четвертого дополнительного счетчика 21, произвед  в него повторную пере запись кода среднего значени  перио да. Если импульс не выходе первого формировател  28 импульсов сформирован позже момента поступлени  входного синхроимпульсаj то второй триггер 5 будет сброшен и этот импульс через четвертый элемент И не пройдет. Врем  опережени , импульса на выходе второго формировател  29 импульсов по отношению к импульсу первого формировател  28 импульсов выбираетс  из тех же соображений, что и зона допуска, образуема  первым и вторым дешифраторами 24 и 25, т.е. с учетом кратковременной неста бильности периода входных синхроимпульсов , и устанавливаетс  аналогично - неподключением к четверто дешифратору 27 соответствующего количества младаиих разр дов четвертог дополнительного счетчика 21. При наличии пропусков в последовательности входных синхроимпульсов второй триггер 5 остаетс  в единичн состо нии и на выход устройства выдаютс  импульсы, прив занные к фазе последнего поступившего синхроимпул са, период между которыми формирует с  в соответствии с кодом среднего значени  периода, т.е. устройство переходит в режим автогенерации . синхроимпульсов. Дл  нормального функционировани  устройства необходимо, чтобы первый счетчик 13, а соответственно третий дополнительный счетчик 20 не переполн лись . Разр дность этих счетчиков выбираетс  исход  из требований по точности восстановлени  синхроимпульсов . Частота генератора 1 тактовых импульсов рассчитываетс  таким образом, чтобы при максимально возможном периоде входных синхроимпульсов состо ние neiJBoro счетчика 13 и третьего дополнительного счетчика 20 было близким к заполнению. Удобно иметь генератор 1 тактовых импульсов перестраиваемым в небольших пределах. При этой его подстройка осуществл етс  по показани м блока индикации, который индицирует осред-г ненное состо ние первого счетчика 13 и третьего дополнительного счетчика 20. Следует отметить, что предлагаемое устройство представлено на функциональном уровне. При схемотехнической реализации необходимо учесть, что импульсы на входе устройства и выходах элементов 2 и 3 задержки не должны перекрыватьс  по времени , первый триггер 4 должен устанавливатьс  в нулевое состо ние по заднему фронту сигнала, поступающего на его нулевой вход, дл  чего необходимо использовать Си) -входы, счетчик 14 должен переключатьс  от переднего фронта сигнала, поступающего на его вход сложени , а на выходе п того элемента И 11 необходимо ввести небольшую задержку, чтобы на выходе шестого элемента И 12 сформировалс  импульс достаточной длительности. Таким образом, применение изобретени  обеспечивает повышение качества и объема информации, полученной в результате обработки бортового . сигнала с использованием предлагаемого устройства, что может позволить сократить количество необходимых пусков метеоракет:pulses are transmitted to the device output without phase distortion. To them, the first element OR 15 is added to the pulse INPUT of the second element OR the output of the fourth element AND is connected, while the outputs of the first additional counter through the first and second decoders are connected to the inputs of the third element OR, the output of which is connected to the second input of the second element And and the input the NOT element and the register outputs are connected to the inputs of the display unit and the information inputs of the fourth additional counter, the outputs of all bits of which are connected through the third decoder connected in series and the first pulse generator to the second input of the third element AND, the output of which is connected to the second input of the first element OR, whose output is the output of the device and connected to the recording input of the fourth additional counter, the outputs of the higher bits of which through the sequentially connected fourth decoder and the second pulse shaper connected to the single input of the second trigger. The drawing shows a structural electrical circuit of the proposed device; A device for generating sync pulses comprises a clock pulse generator 1, the first and second delay elements 2 and 3, the first and second triggers 4 and 5, the HE element 6, the first second, third, fourth, fifth and sixth elements AND 7-12, the first and the second counters 13 and 14, the first. i the second and third elements OR 15-17, the first second, third and fourth additional counters 18-21, register 22, display unit 23, the first, second third and fourth decoders 24-27 first and second pulse drivers 28 and 29. The operation of the device for generating sync pulses is based on the formation of a code for the average value of the period of the incoming sync pulses and the generation in accordance with this code of sync pulses with a frequency and phase near -. kimi to the frequency and phase of the input pulse sequence. However, to increase the reliability and accuracy of the output signal, the algorithm of the device operation is changed as follows. Firstly, the input syncrosses formed in accordance with the code of the average value of the period of the input signal. Each of these pulses, depending on the ratio between the average value of the period and the current one, can either be ahead or delayed in phase with respect to the corresponding input clock. Moreover, if the input sequence does not have gaps, then only leading pulses are added to it, and the passage of the delayed ones is blocked by successive input clock pulses. In this case, the forward clock pulse does not interfere with the operation of subsequent devices, since the incoming clock pulse following it will correct their state. If there are gaps in the input signal, the blocking is not carried out, and the pulses generated in accordance with the code of the average value of the input signal period pass freely to the device output. Depending on the quality of the input signal, frequency and duration of gaps, the coefficient of the average period is selected, i.e. the number of periods of the input signal over which their average value is formed. In accordance with this, the division coefficient of the counter 14 and 19 is set. When forming the average value of the period code, the difference between the codes of the previous and current periods of the input signal is analyzed. The update of the period average code, which is stored in register 22., is carried out by passing through a series of selected periods, of which each successive period differs from the previous one by a value that does not exceed the established tolerance. The tolerance zone is specified by the number of low bits of the first additional counter 18, not connected to the first and second decoders 24 and 25, and is selected depending on the dynamics of the change in the period of the input signal. The device works as follows. The device receives a sequence of sync pulses, which may have an unstable follow-up period (as a result of changes in the supply voltage and temperature conditions of the onboard transmission system or an uneven speed of the magnetic tape) and skips, i.e. the absence of synHo pulses in batches (due to a change in the orientation of the onboard equipment with a non-circular antenna pattern or poor quality of the magnetic tape). Each of the pulses with a leading edge sets the first trigger 4 to the one state, which returns to the zero state at the end of the pulse at the output of the first delay element 2. This provides a pause in the pulse sequence of the clock generator 1, which through the first element And 7 enters the addition inputs of the first counter 13 and the first, second and fourth additional counters 18.19 and 21. The pause is necessary to perform three operations that must be separated in time and the implementation of which can prevent the pulse generator 1 clock pulses. By the time of the pause, it is much less than the period of the pulses of the generator of 1 clock pulses and does not introduce an error in the result of measuring the period of input clock pulses. In the current period interval, the first counter 13 forms a code for its value, and the first additional counter 18 calculates the difference between the codes of the previous and current periods, since the counting pulses go to its subtractive input, and the code of the previous period and the first counter are entered into it 13 impulse from the output of the second element 3 delay (second operation). After reading the state of the first counter 13, it is reset by the pulse from the output of the first delay element 2 (third operation) and begins the measurement cycle of the next period. The difference between the codes of the previous and the current periods with a normal signal at the input of the device can take both positive and negative values. In the first case, the first additional counter 18 does not count several units to the zero state, and in the second case the zero state passes and its high bits are set to one. Therefore, to organize the tolerance zone, the first bits are connected to the high bits of the first additional counter 18. a decoder of 24 zeros, fixing positive values of the difference of codes and a second decoder of 25 units, fixing their negative values. The width of the tolerance zone, as already noted, is determined by the number of least significant bits not connected to these decoders. For example, if two lower-order bits of an eight-bit counter are not connected to the decoders, the first decoder 24 generates a single signal in the code range from 00000000 to 000000011, and the second decoder 25 - in the range from 11111100 to 11111111, which total will be 7 states counter, and the time axis is the seven periods of the generator 1 clock pulses. Since the outputs of the first and second decoders 2ft to 25 are connected through the third element OR 17 to the second input of the second element AND 8 directly, and to the first input the fourth element AND 10 through the element NOT 6, when strobe these elements AND input sync pulse (first operation) at the output of the second element And 8, a pulse is released if the difference between the codes of the previous and current periods is within the established tolerance, and at the output of the fourth element And 10 - if this difference is out of tolerance. The signal from the output of the second EI element is fed to the input of the addition of the second counter 14, which counts the number of periods falling within the tolerance zone. When the second counter 14 transitions to a predetermined value corresponding to the number of periods of the input signal, an interval potential appears at the interval of which a code of the mean period value appears, resulting in the output pulse of the third additional counter 20 B at the output of the sixth element 12. register 22. Then, with a pulse from the output of the first delay element 2 (a third operation through the open fifth element 11 and the second element 16 of the dial 16, the second counter 14 is reset, and the second and fourth Additional counters 19 and 21. After this, a new cycle of forming the code of the average period value begins. At that, the size of the fourth additional counter 21 corresponds to the size of the first counter 13, the first and fourth additional counters 18 and 21, a The size of the second additional counter 19 corresponds to the size of the second counter 14, which ensures the accumulation in the third additional counter 20 of the code of the average period for the number of periods counted by the second counter 14. New This cycle of forming the average value can start prematurely if a pulse appears at the output of the fourth element 10, which, through the second element 16 of the shsh 16, also resets the second counter 14, the second and third additional counters 19 and 20. This chain will work when the next The input clock pulse does not fall within the tolerance zone. This means that either the dain pulse is a random disturbance, or a sync pulse has passed before. The contents of register 22 do not change. As already noted, the criterion for updating the code of the average value of the period stored in register 22 is the fact that the input of the device is next to a specified number of clock pulses, the difference of the intervals between which does not exceed the set value. By means of the fourth additional counter 21, the code of the average period value is converted into a proportional time interval. To this end, the fourth additional counter 21 uses an input sync pulse through the first element IL 15 to write down the return code of the average period, and to the addition input pulses of the clock generator 1 from the output of the first element 7 are sent. At the moment of filling the fourth additional counter 21, i.e. . when all its bits are set to one, at the output of the third decoder 26 a signal front is generated, according to which a pulse is generated by the first pulse generator 28. The position of this pulse on the time axis corresponds to the code. mean period value. The occurrence of this impulse is preceded by a pulse pulse generator 1 for a given number of periods, the pulse from the output of the second imaging unit 29 impulses, which sets the second trigger 5 to the unit state. If the output impulse of the first imaging unit 28 is generated before the clock synchro pulse of the devices arrives, then it passes through the open fourth element And 10 and the first element OR 15 to the output of the device and the input of the record. The fourth Additional counter 21. As already noted, this pulse does not interfere with the work on leduyuschih information processing device, since it follows the input clock Adjusted ruet their state. Similarly, this input pulse will correct the work of the fourth additional counter 21 by re-recording the code of the average period value into it. If the pulse does not exit the first pulse driver 28 is generated after the arrival of the input clock pulse, then the second trigger 5 will be reset and this pulse through the fourth And element will not pass. The advance time, the pulse at the output of the second pulse shaper 29 with respect to the pulse of the first pulse shaper 28, is selected from the same considerations as the tolerance zone formed by the first and second decoders 24 and 25, i.e. taking into account the short-term instability of the input sync pulse period, and it is set similarly - by not connecting the fourth decoder 27 with the appropriate number of quarter bits of the additional counter 21. If there are gaps in the sequence of input sync pulses, the second trigger 5 remains in a single state and the device outputs pulses, tied to the phase of the last received sync pulse, the period between which is formed with in accordance with the code of the average value of the period, i.e. the device goes into autogeneration mode. sync pulses. For normal operation of the device, it is necessary that the first counter 13, and accordingly the third additional counter 20, not overflow. The bit size of these counters is selected on the basis of the accuracy requirements for clock recovery. The frequency of the clock generator 1 is calculated in such a way that, with the maximum possible input clock period, the state neiJBoro of the counter 13 and the third additional counter 20 is close to filling. It is convenient to have a generator of 1 clock pulses tunable in small limits. In this case, its adjustment is carried out according to the indications of the display unit, which indicates the average state of the first counter 13 and the third additional counter 20. It should be noted that the proposed device is represented on a functional level. In the circuit implementation, it is necessary to take into account that the pulses at the device input and the outputs of delay elements 2 and 3 should not overlap in time; the first trigger 4 must be set to zero state on the falling edge of the signal arriving at its zero input, for which it is necessary to use C) -inputs, the counter 14 must switch from the leading edge of the signal arriving at its addition, and a short delay must be introduced at the output of the 11th element 11 so that the output of the sixth element 12 forms an impulse Long enough. Thus, the application of the invention improves the quality and amount of information obtained as a result of onboard processing. signal using the proposed device, which can reduce the number of meteorological starts required:

Claims (1)

УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СИНХРОИМПУЛЬСОВ, содержащее последовательно соединенные генератор тактовых импульсов и первый элементDEVICE FOR FORMING SYNCHRONOUSES, containing serially connected clock generator and the first element И, к второму входу которого подключен выход первого триггера, а выход первого элемента И подключен к входу сложения первого счетчика, к входу сброса которого подключен выход первого элемента задержки, а также второй элемент задержки, второй элемент И, выход которого подключен к входу сложения второго счетчика, третий элемент И, к первому входу которого подключен выход второго триггера, четвертый, пятый, и шестой элементы И,. о т— личающееся тем, что, с целью повышения точности формирования синхроимпульсов, в него введены первый дополнительный счетчик, последовательно соединенные второй дополнительный счетчик и третий дополнительный счетчик, а также четвертый дополнительный счетчик, регистр, блок индикации, три элемента ИЛИ, четыре дешифратора; два формирователя импульсов и элемент НЕ, выход которого, подключен к первому входу четвертого элемента И, второй вход которого объединен с первым входом второго элемента И, еди;ничным входом первого триггера, нулевым входом второго триггера и первым входом первого элемента ИЛИ и является входом устройства, при этом выход второго элемента задержки подключен к входу первого элемента задержки и входу записи первого дополнительного счетчика, к информационным входам которого подключены выходы первого счетчика, вход сложения которого объединен с входами сложения второго и четвертого дополнительных счетчиков и входом вычитания первого дополнительного счетчика, причем выход первого элемента задержки подключен к нулевому входу первого триггера и первому входу пятого элемента И, к второму входу которого и первому входу шестого элемента И подключен выход второго счетчика, вхоД сложения которого объединен с вторым входом шестого элемента И, выход которого подключен к входу записи регистра, к информационным входам которого подключены выходы третьего дополнительного счетчика, к входу сброса которого, а также к входам сброса первого счетчика и второго дополнительного счетчика подключен выход второго элемента ИЛИ, к первому входу которого подключен выход пятого элемента И, а к второму входу второго элемента ИЛИ подключен выход четвертого элемента И, при этом выходы первого дополнительного счетчика через первый и второй дешифраторы подключены к входам третьего элемента ИЛИ, выход которого подключен к второму входу второго элемента И и входу элемента НЕ, а выходы регистра подключены к входам блока индикации и информационным входам четвертого дополнительного счетчика, выходы всех разрядЪн которого подключены через последовательно соединенные третий дешифратор и первый формирователь импульсов к второму входу третьего элемента И, выход которого подключен к второму входу первого элемента ИЛИ, выход которого является выходом устройства и подключен к входу записи четвертого дополнительного счетчика, выходы старших разрядов которого через последовательно соединенные четвертый дешифратор и второй формирователь импудьсов подключены к единичному входу второго триггера.And, to the second input of which the output of the first trigger is connected, and the output of the first element And is connected to the addition input of the first counter, to the reset input of which the output of the first delay element is connected, as well as the second delay element, the second element And, the output of which is connected to the addition input of the second counter, the third element And, to the first input of which the output of the second trigger is connected, the fourth, fifth, and sixth elements of And. about t - characterized in that, in order to increase the accuracy of the formation of clock pulses, the first additional counter, the second additional counter and the third additional counter connected in series, as well as the fourth additional counter, register, display unit, three OR elements, four decoders are introduced into it; two pulse shapers and a NOT element whose output is connected to the first input of the fourth AND element, the second input of which is combined with the first input of the second AND element, the single input of the first trigger, the zero input of the second trigger and the first input of the first OR element and is the input of the device wherein the output of the second delay element is connected to the input of the first delay element and the recording input of the first additional counter, to the information inputs of which the outputs of the first counter are connected, the addition of which is combined is not with the addition inputs of the second and fourth additional counters and the subtraction input of the first additional counter, and the output of the first delay element is connected to the zero input of the first trigger and the first input of the fifth element And, the second input of which and the first input of the sixth element And the output of the second counter is connected, input the addition of which is combined with the second input of the sixth element AND, the output of which is connected to the input of the register entry, to the information inputs of which the outputs of the third additional counter are connected, to the reset input of which, as well as to the reset inputs of the first counter and the second additional counter, the output of the second OR element is connected, to the first input of which the output of the fifth AND element is connected, and the output of the fourth AND element is connected to the second input of the second OR element, while the outputs of the first additional the counter through the first and second decoders are connected to the inputs of the third OR element, the output of which is connected to the second input of the second AND element and the input of the element NOT, and the outputs of the register are connected to the inputs of the display unit and the input inputs of the fourth additional counter, the outputs of all bits of which are connected through a third decryptor and the first pulse shaper connected to the second input of the third AND element, the output of which is connected to the second input of the first OR element, the output of which is the output of the device and connected to the recording input of the fourth additional counter whose high-level outputs are connected through a fourth decryptor and a second impuser to the unit through a series-connected at the entrance of the second trigger.
SU833542263A 1983-01-19 1983-01-19 Device for shaping sync pulses SU1083388A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833542263A SU1083388A1 (en) 1983-01-19 1983-01-19 Device for shaping sync pulses

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833542263A SU1083388A1 (en) 1983-01-19 1983-01-19 Device for shaping sync pulses

Publications (1)

Publication Number Publication Date
SU1083388A1 true SU1083388A1 (en) 1984-03-30

Family

ID=21046198

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833542263A SU1083388A1 (en) 1983-01-19 1983-01-19 Device for shaping sync pulses

Country Status (1)

Country Link
SU (1) SU1083388A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР. №758546, кл. Н 04 L 7/00, 1978. 2. Вашкевич Н.П. и Голованов Г.М. Надежность сохранени информации запоминающих устройств на магнитной ленте. М., Машиностроение, 1974, с.43, рис.6 (прототип). *

Similar Documents

Publication Publication Date Title
US4657406A (en) Timing generating device
JPS57173230A (en) Phase synchronizing circuit
SU1083388A1 (en) Device for shaping sync pulses
US5005190A (en) Window system synchronizing protective circuit
SU1003322A1 (en) Device for restoring synchroinformation
SU1370643A2 (en) Time scale correction device
SU1345305A1 (en) Pulse repetition rate multiplier
SU1422173A1 (en) Digital frequency meter
SU1132351A1 (en) Process for digital multiplying of frequency
SU600510A1 (en) Method of automatic correction of common time information system instruments
SU860296A1 (en) Device for forming pulse sequences
SU1192125A1 (en) Device for generating pulses
SU917172A1 (en) Digital meter of time intervals
SU1324067A2 (en) Device for detection of frequency- and phase=keyed signals of digital information reproduced from magnetic carrier
SU961119A1 (en) Shaper of delayed and lead signals
SU1027830A1 (en) Pulse repetition rate
SU1084981A2 (en) Device for detecting pulse loss
SU1035559A2 (en) Device for automatic tying time scale to reference radio signals
SU1149233A1 (en) Timer
SU610297A1 (en) Time interval extrapolating arrangement
SU1035828A1 (en) Tv signal reception portion synchrogenerator
SU1506524A1 (en) Pulse shaper
SU1444939A1 (en) Variable-countdown frequency divider
SU1029403A1 (en) Multichannel pulse generator
SU1363509A1 (en) Time scale correction device