SU1078633A1 - Приемное устройство - Google Patents
Приемное устройство Download PDFInfo
- Publication number
- SU1078633A1 SU1078633A1 SU833585767A SU3585767A SU1078633A1 SU 1078633 A1 SU1078633 A1 SU 1078633A1 SU 833585767 A SU833585767 A SU 833585767A SU 3585767 A SU3585767 A SU 3585767A SU 1078633 A1 SU1078633 A1 SU 1078633A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- digital
- analog converter
- input
- clock
- Prior art date
Links
- 238000005070 sampling Methods 0.000 description 10
- 230000007423 decrease Effects 0.000 description 3
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Landscapes
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
Abstract
ПРИЕМНОЕ УСТРОЙСТВО, содержащее последовательно соединенные первый цифроаналоговый преобразователь , первый фильтр нижних частот, усилитель и первую нагрузку, последовательно соединенные второй иифроаналоговый преобразователь, второй фильтр нижних частот и вторую нагрузку , а также генератор тактовых импульсов, выход которого соединен с тактовым входом первого иифроаналогового преобразовател , и блок пам ти , -при этом сигнальный вход первого иифроаналогового преобразовател вл етс входом звуковой инфорг ; мации в пифровом виде приемного устройства , отличающеес тем, что, с целью уменьшени нелинейных искажений и увеличени длительности запоминаемой информации при неизменном объеме пам ти, в него введены делитель частоты, кольцевой распределитель, сигнальный вход которого объединен с сигнальным входом первого цифроаналогового преобразовател , а тактовый вход соедин н с выходом генератора тактовых импульсов , последовательно соединенные сумматор, регистр сдвига и дельта-модул тор выход которого соединен с сигнальным входом блока пам ти, VI регистров, вход каждого из которых д соединен с соответствующим выходом кольцевого распределител , а выходы (Л П регистров соединены с соответствующими входами сумматора, вход делител частоты соединен свыходом генератора тактовых импульсов, а выход делител частоты соединен с тактовыми входами сумматора, регистра сдвига, дельта-модул тора, блока пам ти и второго цифроаналогового преобразовател , сигнальный вход которого соединен с выходом блока пам ти. 00 W со
Description
Изобретение относитс к радиотех нике и может быть использовано в ка честве приемника в сети эфирного ве щани . Наиболее близким по технической сущности к предлагаемол1у вл етс приемное устройство, содержащее пос ледовательно соединенные первый циф роаналоговый преобразователь, первы фильтр нижних частот, усилитель и первую нагрузку, последовательно со диненные второй цифроаналоговый преобразователь, второй фильтр нижних частот и вторую нагрузку, а так же генератор тактовых импульсов,выход которого через блок пам ти соединен с тактовым входом первого пиф роаналогового преобразовател , и до полнительный генератор тактовых импульсов , выход которого через дополнительный блок пам ти соединен с тактовым входом второго цифроаналогового преобразовател , при этом сигнальный вход первого цифроаналог вого преобразовател вл етс входо звуковой информации в цифровом виде приемного устройства 1 . Однако в изв-естном приемном уст эойстве . в блок пам ти может быть записана информаци недостаточной, длительности. Увеличение длительное ти записываемой информации возможно за счет усложнени выполнени блока пам ти, т.е. увеличени числа вход щих в него элементов, что невозможно при проектировании радиовещательных приемников, в рамках определенных заданных габ-аритов. Другой путь увеличени длительности записываемой информации в уменьшении частоты дискретизации, например, пу тем записи только каждой четвертой выборки, при этом частота дискретизации уменьшаетс вчетверо ig ig-/4где i частота дискретизации. Однако уменьшение частоты дискретизаиии повлечет за собой по вление нелинейных искажений в воспроизводимом с пам ти сигнале, так как в известном приемном устройстве фильтр пропускает частоты i . 1 3/2. Нелинейные искажени tioryT быть снижены за счет включени в тракт приемного устройства цифрового фильтра с частотой сре,за ig 3/2. Однако ци ровые фильтры очень сложны и введение их значительно усложнит схему приемного устройства. Изменение же частоты дискретизации за счет включени в приемное устройство нескольких фильтров нижних частот такж невозможно, поскольку дл систем радиовещани частота дискретизации передаваемого сигнала, выбираема из услови передачи наиболее качест венного сигнала, посто нна во времени . Цель изобретени - уменьшение нелинейных искажений и увеличение длительности запоминаемой информации при неизменном объеме пам ти. Дл достижени поставленной цели в приемное устройство, содержащее последовательно соединенные первый цифроаналоговый преобразователь, первый фильтр нижних частот, усили тель и первую нагрузку, последовательно соединенные второй цифроаналоговый преобразователь, второй фильтр нижних частот и вторую нагрузку , а также генератор тактовых импульсов, выход которого соединен с тактовым входом первого пифроаналогового преобразовател , и блок пам ти, при этом сигнальный вход первого цифроаналогового преобразовател вл етс входом звуковой информации в цифровом виде приемного устройства, введены делитель частоты , кольцевой распределитель, сигнальный вход которого объединен с сигнальным входом первого цифроаналогового преобразовател , а тактовый вход 2 соединен с вьтходом генератора тактовых импульсов, последовательно соединенные сумматор, регистр сдвига и дельта-модул тор, выход которого соединен с сигнальным входом блока пам ти, h регистров , вход каждого из которых соединен с соответствующим выходом кольцевого распределител , а выходы h регистров соединены с соответствующими входами сумматора, вход делител частоты соединен с выходом генератора тактовых импульсов, а выход делител частоты соединен с тактовыми входами сумматора, регистра сдвига, дельта-модул тора, блока пам ти и второго цифроаналогового преобразовател , сигнальный вход которого соединен с выходом блока пам ти . На фиг.1 представлена структурна схема приемного устройства; на фиг.2характеристики , по сн ющие его работу . Приемное устройство содержит первый цифроаналоговый преобразователь 1, первый фильтр 2 нижних частот , усилитель 3, первую нагрузку 4, кольцевой распределитель 5, регистры б, сумматор 7, регистр 8 сдвига, дельта-модул тор 9, блок 10 пам ти, второй иифроаналоговый преобразователь 11, второй фильтр 12 нижних частот , вторую нагрузку 13, генератор 14тактовых импульсов, делитель 15частоты. Приемное устройство рабошает следующим образом. С помощью первого цифроаналогового преобразовател 1 звукова информаци , поступающа на его сигнальный вход в цифровом виде, преобразуетс в аналоговую, после чего посредством первого фильтра 2 задерживаютс , все составл ющие с частотами Т- if/2, где {f - частота дискретизации.При этом принимаема приемным устройством информаци пг тупает также на кольцевой распределитель 5, который после каждой смены пол рности осуществл ет подачу значений отсчетов передаваемого сигнала по очереди с каждым тактом на соответствующий ре гистр 6. Каждым и -ным тaктoвы l импульсом запускаетс cy 1мaтop 7, регистр 8 сдвига, дельта-модул тор 9, блок 10 пам ти и второй иифроаналоговый преобразователь 11, т.е. в этот момент значени сигнала с выхо дов регистров 6 складываютс , а регистр 8 сдвига сдвигает это значение на соответствующее число разр дов , т.е. делит полученную .сумму на k . Таким образом, на выходе регистра 8 сдвига частота дискретизации уменьшаетс в. п раз ig-, ) Далее сигнал проходит через второй фильтр 12 нижних частот, где по.авл ютс все составл ющие вьоше i 3/2 Последнее утверждение подтверждаетс характеристиками, приведенными на фиг.2, где сплошной линией обозначен сигнал на выходе приемника (крива 1) , сигнал на выходе второго фильтра 12 крива 2 ) , полуВход Ци dH чаемый при уменьшении частоты дискретизации путем записи отдельных выборок, например, каждой четвертой выборки передаваемого сигнала, крива 3 - сигнал на выходе второго фильтра 12 в случае уменьшени частоты дискретизации путем вычислени среднего значени , например, четырех выборок. При этом даны характеристики как дл случа , когда исходный сигнал имеет низкочастбтные и высокочастотные составл ющие (фиг.2а), так и дл случа , когда исходный сигнал имеет только высокочастотные составл ющие (фиг.2&. Характеристики, приведенные на фиг.28, доказывают, что в приемном устройстве сигнал на выходе второго фильтра 12 имеет форму, близкую к пр мой, следовательно, все высокочастотные составл ющие в нем отсекаютс . Таким образом, по сравнению с устройством-прототипом в предлагаемом устройстве достигнуто уменьшение частоты, а значит увеличение длительности информации, записываемой в. тот же объем пам ти при одновременном уменьшении нелинейных искажений , обусловленным подавлейнем частот выше Ig 3/2, что позвол ет получить достаточно высокое качество воспроизводимого сигнала. 4 2 И J
Claims (1)
- ПРИЕМНОЕ УСТРОЙСТВО, содержащее последовательно соединенные первый цифроаналоговый преобразователь, первый фильтр нижних частот, усилитель и первую нагрузку, последовательно соединенные второй цифроаналоговый преобразователь, второй фильтр нижних частот и вторую нагрузку, а также генератор тактовых импульсов, выход которого соединен с тактовым входом первого цифроаналогового преобразователя, и блок памяти, -при этом сигнальный вход первого цифроаналогового преобразователя является входом звуковой информации в цифровом виде приемного уст ройства, отл д чающееся тем, что, с целью уменьшения нелинейных искажений и увеличения длительности запоминаемой информации при неизменном объеме памяти, в него введены делитель частоты, кольцевой распределитель, сигнальный вход которого объединен с сигнальным входом первого цифроаналогового преобразователя, а тактовый вход соединен с выходом генератора тактовых импульсов, последовательно соединенные сумматор, регистр сдвига и дельта-модулятор выход которого соединен с сигнальным входом блока памяти, П регистров, вход каждого из которых с соединен с соответствующим выходом S£ кольцевого распределителя, а выходы П регистров соединены с соответствующими входами сумматора, вход делителя частоты соединен с'выходом генератора тактовых импульсов, а выход делителя частоты соединен с тактовыми^ входами сумматора, регистра сдвига, дельта-модулятора, блока памяти и второго цифроаналогового преобразователя, сигнальный вход которого соединен с выходом блока памяти.<1 □о о00 00
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833585767A SU1078633A1 (ru) | 1983-05-12 | 1983-05-12 | Приемное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833585767A SU1078633A1 (ru) | 1983-05-12 | 1983-05-12 | Приемное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1078633A1 true SU1078633A1 (ru) | 1984-03-07 |
Family
ID=21061400
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833585767A SU1078633A1 (ru) | 1983-05-12 | 1983-05-12 | Приемное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1078633A1 (ru) |
-
1983
- 1983-05-12 SU SU833585767A patent/SU1078633A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР 944128, кл. Н 04 J 3/00, 1981 Гпрототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4509037A (en) | Enhanced delta modulation encoder | |
US5014304A (en) | Method of reconstructing an analog signal, particularly in digital telephony applications, and a circuit device implementing the method | |
CA1042353A (en) | Method and apparatus for error reduction in digital information transmission systems | |
US5952947A (en) | Flexible and programmable delta-sigma analog signal converter | |
SE8503057L (sv) | Datamottagare for upptecknad data | |
US4528551A (en) | Digital to analog converter employing sigma-delta modulation for use in telephone systems | |
US4127865A (en) | System and method for decoding time-division-multiplexed color T.V. signals | |
US4233684A (en) | Arrangement for decoding a signal encoded by means of adaptive delta modulation | |
US4929947A (en) | Constant width pulse distribution in a digital to analog converter for serial digital data | |
JPS5981988A (ja) | カラ−映像信号のデジタル化記録方式 | |
AU632722B2 (en) | Digital filter | |
SU1078633A1 (ru) | Приемное устройство | |
US3715509A (en) | Method and means for providing resolution level selection in a spectrum analyzer | |
US4620158A (en) | PCM signal demodulating circuit | |
KR900013803A (ko) | 컬러성분 신호 변환장치 | |
US4811370A (en) | Digital muting circuit | |
US4823090A (en) | Digital signal synthesis using low frequency sampling clock | |
US5610608A (en) | Method of recording signal, method of reproducing signal, and method of recording/reproducing signal | |
US4534037A (en) | Method and apparatus for scrambled pulse-code modulation transmission or recording | |
CA2230481A1 (en) | Method and device for the aggregation of signals from sampling values | |
JPH1075177A (ja) | ディジタルフィルタ装置及び信号処理方法 | |
JP3239756B2 (ja) | ミキシング回路、符号化装置および符復号化装置 | |
GB1596943A (en) | Level control of digital signals | |
SU1088100A1 (ru) | Цифровой фильтр с ограниченной производной | |
US20080272947A1 (en) | System Clock Generator Circuit |