SU1075405A1 - Аналого-цифровой преобразователь - Google Patents

Аналого-цифровой преобразователь Download PDF

Info

Publication number
SU1075405A1
SU1075405A1 SU823517225A SU3517225A SU1075405A1 SU 1075405 A1 SU1075405 A1 SU 1075405A1 SU 823517225 A SU823517225 A SU 823517225A SU 3517225 A SU3517225 A SU 3517225A SU 1075405 A1 SU1075405 A1 SU 1075405A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
inputs
threshold
Prior art date
Application number
SU823517225A
Other languages
English (en)
Inventor
Евгений Александрович Андреев
Михаил Иванович Скопюк
Original Assignee
Киевский Ордена Ленина Государственный Университет Им.Т.Г.Шевченко
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Государственный Университет Им.Т.Г.Шевченко filed Critical Киевский Ордена Ленина Государственный Университет Им.Т.Г.Шевченко
Priority to SU823517225A priority Critical patent/SU1075405A1/ru
Application granted granted Critical
Publication of SU1075405A1 publication Critical patent/SU1075405A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ , содержащий интегратор, вход которого соединен с входной шино, а выход подключен к входам первого и второго пороговых элементов, стабилизатор тока разр да, выход которого соединен с входом интегратора через ключ, управл ющий вход которого соединен с выходом fiepBoro триггера и первым входом первого элемента И, второй вход которого соединен ( ;i irtttif i( 13 .Xf 4h liM«f КМНЛЙоНс выходом генератора опорной частоты, а выход - со счетным входом первого счетчика, элемент ИЛИ, первый вход которого соединен с первой управл ющей шиной, второй вход - с выходом первого порогового элемента, а выходс первым входом первого триггера, второй вход которого соединен с выходом второго порогового элемента и счетным входом второго счетчика, и арифметический блок делени , первый и второй входы которого подключены соответственно к выходам второго и первого счетчиков, отличающийс  тем, гго, с целью повышени  точности, в него введены второй триггер и второй элемент И, выход i 5 которого подключен к установочным (Л входам первого и второго счетчиков, входу запуска арифметического блока делени  и к первому входу второго триггера, второй вход которого соединен с второй управл ющей шиной, а выход - с первым входом второго элемента И, второй вход которого подключен к выходу второго порогового элемента. , СП 4: о ел

Description

Изобретение относитс  к информационного-измерительной технике и может быть использовано в цифровых измерительных системах. Известен ансшого-цифровой преобразователь , содержащий интегратор, к выходу которого подключен пороговый элемент, источник опорного тока соединенный с входом интегратора че рез ключ, и блок цифрового преобразовани , входы которого подключены к выходам порогового элемент:а и генератора опорной частоты l. ч Его.; недостатком  вл етс  понижен на  точность преобразовани . Наиболее близким к изобретению  вл етс  аналого-цифровой преобразователь , содержащий интегратор, вх которого соединен с входной шиной, а выход подключен к входам первого и второго пороговых элементов, стабилизатор тока разр да, выход которого соединен с входом интегратора через ключ,.управл ющий вход которо соединен с выходом первого триггера и первым входом первого элемента И, второй вход которого соединен с выходом генератора опорной частоты, а выход - со счетным входом первого счетчика,- элемент ИЛИ, первый вход которого соединен с первой управл ю щей шиной преобразовател , а второй вход - с. выходом первого порогового элемента, а выход - с первым входом первого триггера, второй вход которого соединен с выходом второго порогового элемента и счетным входо второго счетчика, и арифметический блок делени , первый и второй вхоДы I которого подключены соответственно к выходам второго и первого счетчи:КОВ . В указанном устройстве результат преобразовани  получаетс  как частное от делени  числа циклов на сум марный результат счета тактовых импульсов за врем  измерени  Г2. J eдocтaткoм известного устройств ва  вл етс  наличие погрешности, обусловленное тем, что последний ци преобразовани  происходит не до кон ца. Это приводит к тому, что относи тельна  ошибка измерени  тока, осо бенно в области нижнего кра  диапазона , увеличиваетс  в 1,5-2 раза по сравнению со средней относительной -.ошибкой измерени  тока по всему диа паэону. Целью изобретени   вл етс  повышение точности. Поставленна  цель достигаетс  те что в аналого-цифровой преобразователь , содержащий интегратор, вход которого соединен с входной шиной, а выход додключен к входам первого второго пороговых элементов, стабилизатор тока разр да, выход которог соединен с входом интегратора через ключ, управл ющий вход которого соединен с выходом Первого триггера и первым входом первого элемента И, второй вход которого соединен с выходом генератора опорной частоты, а выход - со счетным входом первого счётчика, элемент ИЛИ, первый вход которого соединен с первой управл ющей шиной преобразовател , второй вход - с выходом первого порогового элемента, а выход - с первым входом первого триггера, второй вход которого соединен с выходом второго порогового элемента и счетным входом второго счетчика, и арифметический блок делени , первый и второй входы которого подключены соответственно к выходам второго и первого счетчиков , введены в торой триггер и второй элемент И, выход которого подключен к установочным входам первого и второго счетчиков, входу запуска арифметического блока делени  и к перво-. му входу второго триггера, второй вход которого соединен с второй управл ющей шиной преобразовател , а выход - с первым входом второго элемента И, второй вход которого подключен к выходу второго порогового элемента . На чертеже представлена функциональна  электрическа  схема преобразовател  . Устройство содержит интегратор 1, к входу которого подключен выход ключа 2. Вход ключа 2 подключен к выходу стабилизатора 3 тока разр да. Управл ющий вход ключа 2 подключен к выходу триггера 4. Первый вход триггера 4 подключен к выходу элемента ИЛИ 5, а второй - к первому входу элемента И 6. Выход элемента И б подключен к первому входу триггера 7. К выходу интегратора 1 подключены входы пороговых элементов 8 и 9, выход первого из которых подключен к входу элемента ИЛИ 5, а второго - к второму входу триггера 4. Выходы генератора 10 опорной частоты и триггера 4 подключены к входам элемента И.11, выход которого соединен со Счетным входом счетчика. 12. Выход счетчика 12 подключен к .первому входу арифметического блока 13 делени , второй вход которого подключен к выходу второго счетчика 14, счетный вход которого соединен с выходом порогового элемента 9. Установочные входы счетчиков 12 и 14 и вход запуска блока 13 делени  соединены с выходом элемента И 6. Входна  шина преобразовател  15 подключена к к входу интегратора 1, выходна  шина 16 - к выходу блока 13 делени , перва  управл юща  шина 17 - к входу элемента ИЛИ 5, втора  управл юща  шина 18 - к второму входу триггера 7. Устройство работает следующим образом. В исходном состо нии ключ 2 замкнут . Сигнал с первой управл ющей шины 17 через элемент ИЛИ 5 переключает триггер 4. Ключ 2, размыкаетс . Входной ток поступает на интегратор 1, и напр жение на выходе последнего растет. В момент размыкани  ключа 2 открываетс  первый элемент И 11 и сигнал генератора 10 опорной частотвл поступает на вход счетчика 12. Через некоторое врем  срабаты вает пороговый элемент 9, триггер 4 перебрасываетс , ключ 2 разкыкаетс  элемент И 11 запираетс . Под действи ем разр дного тока напр жение на выходе интегратора 1 снижаетс  до Inoporaсрабатывани  порогового элемента8 . При срабатывании последнего триггер 4 перебрасываетс  и начи наетс  следующий цикл. Циклы повтор ютс , пока не поступит сигнал с |управл ющей шины 18. Этот сигнал пе ребрасывает триггер 7, в результате чего на втором входе элемента И б по вл етс  логическа  единица/ Устройство отработает последний полный цикл, и сигнал с. выхода порогового элемента 9, пройд  элемент И 6/ осуществит запуск блока 13 делени , и установку счетчиков 12 и 14 и триггера 7 в исходное состо ние. На выходе блока 13 делени  формируетс  цифровой выходной сигнал устройства, пропорциональный входному сигналу и равный отнс иению числа, записанного в счетчике 14 к числу, записанному в счетчике 12. В отличие от известных устройств в предлагаемом преобразователе за счет введени  элемента И 6 и триггера 7 достигаетс  автоматическое увеличение полного времени преобразовани  до величины, равной целому числу циклов. Благодар  этому повышаетс  точность преобразовани .

Claims (1)

  1. АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ, содержащий интегратор, вход которого соединен с входной шино$, а выход подключен к входам первого ( и второго пороговых элементов, стабилизатор тока разряда, выход которого соединен с входом интегратора через ключ, управляющий вход которого соединен с выходом Первого триггера и первым входом первого элемента И, второй вход которого соединен с выходом генератора опорной частоты, а выход - со счетным входом первого счетчика, элемент ИЛИ, первый вход которого соединен с первой управляющей шиной, второй вход - с выходом первого порогового элемента, а выходс первым входом первого триггера, второй вход которого соединен с выходом второго порогового элемента и счетным входом второго счетчика, и арифметический блок деления, первый и второй входы которого подключены соответственно к выходам второго и первого счетчиков, о т л и ч а тощи й с я тем, что, с целью повышения точности, в него введены второй триггер и второй элемент И, выход ι которого подключен к установочным входам первого и второго счетчиков, входу запуска арифметического блока деления и к первому входу второго триггера, второй вход которого соединен с второй управляющей шиной, а выход - с первым входом второго элемента И, второй вход которого подключен к выходу второго порогово го элемента. ,
SU823517225A 1982-11-23 1982-11-23 Аналого-цифровой преобразователь SU1075405A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823517225A SU1075405A1 (ru) 1982-11-23 1982-11-23 Аналого-цифровой преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823517225A SU1075405A1 (ru) 1982-11-23 1982-11-23 Аналого-цифровой преобразователь

Publications (1)

Publication Number Publication Date
SU1075405A1 true SU1075405A1 (ru) 1984-02-23

Family

ID=21037637

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823517225A SU1075405A1 (ru) 1982-11-23 1982-11-23 Аналого-цифровой преобразователь

Country Status (1)

Country Link
SU (1) SU1075405A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Гнатек Ю.Р. Справочник по цифроаналогоным и аналого-цифровым преобразовател м. М., Радио и св зь, 1982, с,301, рис.5.12. 2. Авторское свидетельство СССР № 959276, кл. Н 03 К 13/20, 09.01.81. (прототип). *

Similar Documents

Publication Publication Date Title
SU1075405A1 (ru) Аналого-цифровой преобразователь
GB1220091A (en) Improvements in ramp type analogue to digital converters
SU606202A1 (ru) Устройство дл контрол аналогоцифрового преобразовател
SU902249A1 (ru) Преобразователь интервала времени в цифровой код
SU805199A1 (ru) Инфранизкочастотный цифровой фазометр- чАСТОТОМЕР
SU959276A1 (ru) Устройство дл измерени величины тока
SU822212A1 (ru) Устройство дл логарифмировани ОТНОшЕНи дВуХ НАпР жЕНий
SU493912A1 (ru) Устройство дл измерени интервала времени между двум сигналами
SU1539674A1 (ru) Цифровой измеритель отношений напр жений
SU469098A1 (ru) Цифровой фазометр с перекрытием
SU624364A1 (ru) Аналого-цифровой преобразователь
SU560185A1 (ru) Цифровой частотомер
SU612263A1 (ru) Цифровой интегратор
SU725223A1 (ru) Устройство дл проверки аналого-цифровых преобразователей
SU830463A1 (ru) Преобразователь фаза-интервалВРЕМЕНи
SU488163A1 (ru) Цифровой фазометр
SU546101A1 (ru) Преобразователь "измен юща с частота-код
SU959104A1 (ru) Устройство дл определени условного математического ожидани
SU573797A1 (ru) Преобразователь временных интервалов в цифровой код
SU936423A1 (ru) Преобразователь напр жени в частоту
SU498735A2 (ru) Логарифмический аналого-цифровой преобразователь
SU1053286A1 (ru) Двухканальный интегрирующий аналого-цифровой преобразователь
SU764120A1 (ru) Интегрирующий преобразователь напр жение-код
SU1112373A1 (ru) Устройство дл логарифмировани отношени сигналов
SU741281A1 (ru) Устройство дл интегрировани функций, имеющих форму пика