Изобретение относитс к технике св зи и предназначено дл оперативной оценки качества приема дискретной информации при испытани х и экс плуатации различной аппаратуры св зи на каналах с переменными парамет рами . Известно устройство оценки веро тности ошибки в дискретных каналах св зи, содержащее последовательно соединенные регенератор и дешифрато последовательно соединенные узел дл измерени величины краевых иска жений, решающий у.зел и узел дл вычислени оценки веро тности ошибки, а также генератор шума, при этом вход регенератора и выход генератора шума через сумматор подключен к входу узла дл измерени величины краевых искажений 1. Однакодл проведени измерений с помощью данного устройства необхо димо провести подготовительную рабо ту, котора заключаетс в наборе статистики дл определени вида пло ности веро тности величины краевых искажений в канале и установлени взаимнооднозначного соответстви ме ду мощностью генератора шума и вели чиной дисперсии на выходе сумматора Наиболее близким по технической сущности к изобретению вл етс уст ройство дл определени достовернос ти передачи двоичной информации, содержащее последовательно соединенные блок пересчета и блок индика ции, последовательно соединенные формирователь интервалов анализа и счетчик допустимого числа ошибок, последовательно соединенные блок по элементной синхронизации, блок цикловой синхронизации, блок запрета, датчик контрольного сигнала, блок сравнени , измеритель длительности безошибочных Интервалов, блок совпа дени , второй вход которого соедине с выходом счетчика допустимого числа ошибок, выход блока сравнени подключен к второму входу счетчика допустимого числа ошибок, второй вы ход блока поэлементной синхронизации - к второму входу блока запрета а входы блока сравнени и блока поэлементной синхронизации объединены и вл ютс входом устройства 2. В известном устройстве дл опред лени достоверности передачи двоичной информации с высокой точностью интервал измерений должен включать в себ достаточное число.интервалов анализа,, каждый из которых должен быть по крайней мере на пор док больше величины, обратной допустимой величине веро тности ошибок при передаче информации. Поэтому контроль достверности производитс неоперативно. Цель изобретени - уменьшение времени определени достоверности передачи двоичной информации при сохранении точности. Поставленна цель достигаетс тем, что в,устройство дл определени достоверности передачи двоичной информации, содержащее последовательно соединенные блок пересчета и блок индикации, последовательно соединенные формирователь интервалов анализа,и счетчик допустимого числа ошибок, последовательно соединенные блок поэлементной синхронизации , блок цикловой синхронизации., блок запрета, датчик контрольного сигнала, блок сравнени , измеритель длительности безошибочных интервалов , блок совпадени , второй вход которого соединен с выходом счетчика допустимого числа ошибок, выход блока сравнени подключен к второму входу счетчика допустимого числа ошибок, второй выход блока поэлементной синхронизации - к второму входу блока запрета, а входы блока сравнени и блока поэлементной синхронизации объединены и вл ютс входом устройства , введен регистр сдвига, первый вход которого соединен с выходом блока совпадени , второй вход с вторым выходом измерител длительности безошибочных интервалов, выход регистра сдвига подключен к входу блока пересчета, кроме того, первый выход блока поэлементной синхронизации подключен к входу формировател интервалов анализа. На чертеже представлена структурна электрическа схема устройства дл определени достоверности передачи двоичной информации. Устройство содержит блок 1 сравнени , датчик 2 контрольного сигнала , блок 3 запрета, блок 4 поэлементной синхронизации, блок 5 цикловой синхронизации, измеритель 6 длительности безошибочных интервалов, регистр 7 сдвига, блок 8 пересчета, блок 9 индикации, блок 10 совпадени , счетчик 11 допустимого числа ошибок, формирователь 12 интервалов анализа. Устройство работает следующим образом . Демодулированный сигнал поступает на вход блока 4 поэлементной синхронизации и на блок 1 сравнени , на второй вход которого подаетс аналогична последовательность импульсов с датчика 2 контрольного сигнала. Синхронизаци датчика контрольного сигнала с прин тым испытательным сигналом обеспечиваетс с помощью блока 4 поэлементной синхронизации и блока 5 цикловой синхронизации, управл ющих через блок 3 запрета фазой датчика 2 контрольного сигнала.The invention relates to communication technology and is intended to quickly assess the quality of reception of discrete information when testing and operating various communication equipment on channels with variable parameters. A device for estimating an error probability in discrete communication channels is known, comprising a serially connected regenerator and a decrypted serially connected node for measuring the magnitude of edge distortions, a decisive loop and a node for calculating the error probability estimate, and a noise generator, with the regenerator input and the output of the noise generator through the adder is connected to the input of the node to measure the magnitude of the edge distortion 1. However, it is necessary to carry out a preparatory work one that consists in a set of statistics for determining the type of probability potential for the value of edge distortions in the channel and establishing a one-to-one correspondence between the power of the noise generator and the magnitude of the variance at the output of the adder. The device closest to the technical essence to the invention is binary information containing a series-connected conversion unit and an indication unit, a series-connected analysis data generator and an allow counter the number of errors, serially connected by elemental synchronization unit, frame alignment unit, prohibition unit, pilot signal sensor, comparison unit, error duration meter of error intervals, coincidence unit, the second input of which is connected to the output of the counter of allowable number of errors, the comparison unit output is connected to the second input of the counter of the allowable number of errors, the second output of the element-synchronization block to the second input of the prohibition block and the inputs of the comparison block and the element-synchronization block of the union are not known and are the input of device 2. In a known device for determining the reliability of binary information transmission with high accuracy, the measurement interval must include a sufficient number of analysis intervals, each of which must be at least an order of magnitude larger than the reciprocal the magnitude of the likelihood of errors in the transmission of information. Therefore, the control of trustworthiness is not operative. The purpose of the invention is to reduce the time for determining the reliability of transmission of binary information while maintaining accuracy. The goal is achieved by the fact that in, a device for determining the reliability of binary data transmission, comprising a serially connected recalculation unit and an indication unit, a serially connected analysis interval generator, and an allowable number of errors counter, serially connected unit of unit synchronization, frame alignment unit., Prohibition unit , pilot signal sensor, comparator unit, error duration meter, coincidence unit, the second input of which is connected to you one counter of the permissible number of errors, the output of the comparison block is connected to the second input of the counter of the permissible number of errors, the second output of the element synchronization block is connected to the second input of the prohibition block, and the inputs of the comparison block and the element synchronization block are combined and are the input of the device, the shift register is entered, the first the input of which is connected to the output of the coincidence unit, the second input with the second output of the meter of error-free intervals, the output of the shift register is connected to the input of the conversion unit, in addition, the first th output chip unit synchronization unit is connected to the input of the analysis intervals. The drawing shows a structural electrical circuit of the device for determining the reliability of transferring binary information. The device contains a comparison unit 1, a pilot signal sensor 2, a prohibition unit 3, a unit synchronization unit 4, a frame synchronization unit 5, a meter 6 for the duration of error-free intervals, a shift register 7, a recalculation unit 8, a display unit 9, a coincidence unit 10, a valid counter 11 number of errors, shaper 12 analysis intervals. The device works as follows. The demodulated signal is fed to the input of block 4 of element synchronization and to block 1 of comparison, to the second input of which a similar sequence of pulses is fed from sensor 2 of the control signal. The synchronization of the pilot signal sensor with the received test signal is provided by the block 4 element synchronization and the block 5 frame synchronization, which control through the block 3 of the phase ban of the sensor 2 control signal.