SU1069143A1 - Device for delaying rectangular pulses - Google Patents

Device for delaying rectangular pulses Download PDF

Info

Publication number
SU1069143A1
SU1069143A1 SU823471446A SU3471446A SU1069143A1 SU 1069143 A1 SU1069143 A1 SU 1069143A1 SU 823471446 A SU823471446 A SU 823471446A SU 3471446 A SU3471446 A SU 3471446A SU 1069143 A1 SU1069143 A1 SU 1069143A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
trigger
outputs
Prior art date
Application number
SU823471446A
Other languages
Russian (ru)
Inventor
Владимир Александрович Лавров
Original Assignee
Предприятие П/Я В-8025
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8025 filed Critical Предприятие П/Я В-8025
Priority to SU823471446A priority Critical patent/SU1069143A1/en
Application granted granted Critical
Publication of SU1069143A1 publication Critical patent/SU1069143A1/en

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ ПРЯМОУГОЛЬгаК ИМПУЛЬСОВ, содержащее генератор импульсов, два триггера, вентиль, к первс лу входу КОТОЕО.ГО подключен вход устройства, а, к вто рому - выход первого триггера, первый счетчик импульсов, выходы которого подключены к первым входам дешифратора , -отличающеес  тем, что, с целью расширени  функциональных возможностей, в него введены второй счетчик импульсов, коммутатор, блок управлени , элемен сравнени , элемент ИЛИ и установочна  шина, причем вход устройства подключен к первому входу первого триггера, выход которого подключен к своему вторс иу входу и к первому входу элемента ИЛИ, выход которого подключен к первым входам первого счетчика импульсов и блока управлени , выход генератора импульсов подключен к второму входу первого счетчика импульсов и .к третьему входу вентил , выход которого подключен к первому входу второго счетчика импульсов, выходы первого счетчика импульсов,подключены к первым входам элемента сравнени , выходы дешифратора подключены к первым входам коммутатора, к вторым входам которого подключены выходы блока управлени , а выход коммутатора подключен к второму входу элемента .ИЛИ и к первому входу второго триггера, первый выход которого подключен к второму входу дешифратора, выходы второго счетчика подключены к вторым входам элемента сравнени , виход которого подключен к третьему входу элемента ИЛИ и к второму входу второго триггера, второй выход которого подключен к третьему входу элемента сравнени , при этом установочна  шина подклю гена- к вторым входам второго счетчика импульсов и блока управлени  и к третьим входам триггеров.A DEVICE FOR DELAYING RECTANGULOUS PULSES, containing a pulse generator, two triggers, a gate, a device input is connected to the first Kotoe.GO input, and a first trigger output, the first counter of the pulses, the outputs of which are connected to the first inputs of the decoder, is connected to the second, the output of which is connected to the first inputs of the decoder, - the other trigger, the first pulse counter, the outputs of which are connected to the first inputs of the decoder, - the other trigger, the first pulse counter, the outputs of which are connected to the first inputs of the decoder, - the other trigger, the first pulse counter, the outputs of which are connected to the first inputs of the decoder, - the other trigger, the first pulse counter, the outputs of which are connected to the first inputs of the decoder, - the other trigger, the first pulse counter, the outputs of which are connected to the first inputs of the decoder; In order to expand the functionality, a second pulse counter, a switch, a control unit, a comparison element, an OR element and an installation bus have been entered into it, and the device input is connected to the first input of the first trigger whose output is connected to its second input and to the first input of the OR element, whose output is connected to the first inputs of the first pulse counter and control unit, the output of the pulse generator is connected to the second input of the first pulse counter and to the third input of the valve, the output of which is connected to the first input of the second pulse counter, the outputs of the first pulse counter, are connected to the first inputs of the reference element, the outputs of the decoder are connected to the first inputs of the switch, the second inputs of which are connected to the outputs of the switch control, and the switch output is connected to the second input of the element. OR to the first input of the second trigger, the first output of which is connected to the second input of the decoder, the outputs of the second counter are connected to the second inputs of the comparison element, the input of which is connected to the third input of the OR element and to the second the second trigger input, the second output of which is connected to the third input of the comparison element, the installation bus connecting the gene to the second inputs of the second pulse counter and the control unit and to the third inputs of the triggers .

Description

Изобретение относитс  к импульсной технике и может быть использовано в радиотехнике, технике св зи и в устройствах вы гислительной и измерительной техники. Известно устройство дл  задержки пр моугольных импульсов, состо щее из дифференцирующей цени, схемы задержки фронта., генератора импульсов двух вентилей, формирующего триггера и реверсивного счетчика, суммирующий вход которого соединен с выходом генератора импульсов через вентиль, управл ющий вход которого подключен к источнику задерживаемых импульсов, вычитающий вход счетчика подключен к выходу генератора импул сов через второй вентиль, управл ющий вход которого соединен с нулевым выходом формирующего триггера, выходы реверсивного счетчика через дешифратор нул  соединены с единичным входом триггера, к нулевому входу которого через дифференцирующую цепь и схему задержки фронта подключен источник задерживаемых импульсов, причем выходом устройства  вл етс  единичный выход триггера Г1 . Недостатками данного устройства  вл ютс  недостаточна  помехозащищенность при следовании импульса на входе устройства и отсутствие возмо ности многократного восстановлени  задерживаемого импульса, с разной .длительностью задержки, Наиболее .близким по технической сущности к изобретению  вл етс  устройство, состо щее из дифференци рующей цепи, элемента задержки фрон та, генератора импульсов, двух вентилей формирующего триггера и реверсивного счетчика, суммирующий вх которого соединен с выходом генерат ра импульсов через вентиль, управл  ющий вход которого подключен к исто нику задерживаемых импульсов, вычиI тающий вход счетчика подключен к вы ходу генератора импульсов через вто рой вентиль, управл ющий вход которого соединен с нулевым выходом фор мирующего триггера, выходы реверсив -ного счетчика через дешифраторнул  соединены с единичным входом тригге ра, к нулевому входу которого через дифференцирующую цепь и элемент задержки фронта подключен источник задерживаемых импульсов, причем выходом устройства  вл етс  единичный выход триггера о Кроме того, устройство содержит дополнительные вентил триггер и инвертор, при этом вход дополнител1:)Ного вентил  подключен к источнику задерживаемых импульсов а выход - к управл ющему входу первого вентил  и к входу дифференцирующей цепи, к выходу которой под ключей вход инвертора, выход инвертора соединен с нулевым входом допйлнительного триггера, единичный вход которого соединен с выходом дешифратора нул , а выход - с управл ющим входом дополнительного вентил  23. Недостатком известного устройства  вл етс  ограниченна  функциональна  возможность, так как оно не может многократно восстанавливать входной пр моугольный импульс с разной заданной длительностью задержки. Целью изобретени   вл етс  расширение функциональных возможностей устройства. Поставленна  цель достигаетс  тем, что в устройство дл  задержки . пр моугольных импульсов, содержащее генератор импульсов, два триггера, вентиль, к первому входу которого подключен вход устройства, а к второму - выход первого триггера, первый счетчик И1чпульсов, выходы которого подключены к первым входам дешифратора , введены второй счетчик импульсов, коммутатор, блок управлени , элемент сравнени , элемент ИЛИ и установочна  шина, причем вход устройства подключен к первому входу первого триггера, выход которого подключен к своему второму входу и к первому входу элемента ИЛИ, выход которого подключен к первым входам первого счетчика импульсов и блока управлени , выход генератора импульсов подключен к второму входу первого счетчика импульсов и к третьему входу вентил , выход которого подключен к первому входу второго счетчика-й тульсов, выходы первого счетчика импульсов подключены к первым входам элемента сравнени ,, выходы дешифратора подключены к первым входам коммутатора, к вторым входам которого подключены выходы блока управлени , а выход коммутатора подключен к в орому входу элемента ИЛИ и к первому входу второго триггера, первый выход которого подключен к второму входу дешифратора, выходы второго счетчика подключены к вторым входам элемента сравнени р выход которого подклю-чен к третьему входу элемента ИЛИ и к второму входу второго триггера, второй выход которого подключен к третьему входу элемента сравнени , при этом установочна  шина подключена к вторым входам второго счетчика импульсов-и блока управлени  и к третьим входам триггера. На чертеже представлена блок-схема устройства дл  задержки пр моугольных импульсов. Устройство содержит генератор 1, импульсов, два счетчика 2 и 3 импульсов , два триггера 4 и 5, вентиль б.The invention relates to a pulse technique and can be used in radio engineering, communication technology and in computing and measuring devices. A device for delaying rectangular pulses is known, consisting of a differentiating value, a front delay circuit, a pulse generator of two gates, a forming trigger and a reversible counter, the summing input of which is connected to the output of the pulse generator through a gate whose control input is connected to a source of delayed pulses. , subtracting the input of the counter is connected to the output of the impulse generator through the second valve, the control input of which is connected to the zero output of the forming trigger, the outputs are reversible A zero counter is connected to a single trigger input through a zero decoder, to the zero input of which a source of delayed pulses is connected through a differentiating circuit and a front delay circuit, the device output being a single trigger output G1. The disadvantages of this device are the lack of noise immunity when a pulse enters the device and there is no possibility of multiple recovery of a delayed pulse with different delay times. The device consisting of a differentiating circuit, a front delay element is the closest to the technical essence of the invention. one of the pulse generator, two valves of the forming trigger and the reversible counter, the summation in which is connected to the output of the pulse generator through the valve, the control input of which is connected to the source of the delayed pulses, the calculating input of the counter is connected to the output of the pulse generator through a second gate, the control input of which is connected to the zero output of the forging trigger, the outputs of the reversible counter are decoded to the single input trigger Pa, to the zero input of which a source of delayed pulses is connected through a differentiating circuit and a front delay element, the device’s output being a single trigger output o The device contains an additional trigger valve and an inverter, with the additional input1:) The valve is connected to the source of delayed pulses and the output to the control input of the first valve and to the input of the differentiating circuit, to the output of which is the inverter input key; an additional trigger, the single input of which is connected to the output of the decoder zero, and the output to the control input of the additional valve 23. A disadvantage of the known device is its limited functionality, since it cannot repeatedly restore an input rectangular pulse with a different predetermined delay time. The aim of the invention is to expand the functionality of the device. The goal is achieved by having a device for delay. rectangular pulses containing a pulse generator, two triggers, a valve, to the first input of which the device input is connected, and to the second - output of the first trigger, first counter I1chpulsov, the outputs of which are connected to the first inputs of the decoder, the second pulse counter, switch, control unit , the comparison element, the OR element and the installation bus, the device input being connected to the first input of the first trigger, the output of which is connected to its second input and to the first input of the OR element whose output is connected to the first inputs of the first pulse counter and control unit, the output of the pulse generator is connected to the second input of the first pulse counter and to the third input of the valve whose output is connected to the first input of the second counter of pulses, the outputs of the first pulse counter are connected to the first inputs of the comparison element the decoder is connected to the first inputs of the switch, to the second inputs of which the outputs of the control unit are connected, and the switch output is connected to the OR input of the OR element and to the first input of the second trigger, ne the output of which is connected to the second input of the decoder, the outputs of the second counter are connected to the second inputs of the comparison element p whose output is connected to the third input of the OR element and to the second input of the second trigger, the second output of which is connected to the installation bus connected to the second inputs of the second pulse counter and control unit and to the third inputs of the trigger. The drawing shows a block diagram of a device for delaying rectangular pulses. The device contains a generator 1, pulses, two counters 2 and 3 pulses, two trigger 4 and 5, valve b.

Claims (1)

УСТРОЙСТВО ДЛЯ- ЗАДЕРЖКИ ПРЯМОУГОЛЬНЫХ ИМПУЛЬСОВ, содержащее генератор импульсов, два триггера, вентиль, к первому входу которого подключен вход устройства, аг. к второму - выход первого триггера, первый счетчик импульсов, выходы которого подключены к первым входам дешифратора, отличающееся тем, что, с целью расширения функциональных возможностей, в него введены второй счетчик импульсов, коммутатор, блок управления, элемент сравнения, элемент ИЛИ и установочная шина, причем вход устройства подключен к первому входу первого триггера, выход которого подключен к своему второму входу и к первому входу элемента ИЛИ, выход которого подключен к первым входам первого счетчика импульсов и блока управления, выход генератора импульсов подключен к второму входу первого счетчика импульсов и к третьему входу вентиля, выход которого подключен к первому входу второго счетчика импульсов, выходы первого счетчика импульсов, подключены к первым входам элемента сравнения, выходы дешифратора подключены к первым входам коммутатора, к вторым входам которого подключены выходы блока управления, а выход коммутатора подключен к второму входу элемента ИЛИ и к первому входу второго триггера, § первый выход которого подключен к второму входу дешифратора, выходы второго счетчика подключены к вторым входам элемента сравнения, выход которого подключен к третьему входу элемента ИЛИ и к второму входу второго триггера, второй выход которого подключен к третьему входу элемента сравнения, при этом установочная шина подключена- к вторым входам второго счетчика импульсов и блока управления и к третьим входам триггеров.DEVICE FOR - DELAY OF RECTANGULAR PULSES, containing a pulse generator, two triggers, a valve, to the first input of which the device input is connected, and d . to the second - the output of the first trigger, the first pulse counter, the outputs of which are connected to the first inputs of the decoder, characterized in that, in order to expand the functionality, a second pulse counter, a switch, a control unit, a comparison element, an OR element, and an installation bus are introduced into it moreover, the input of the device is connected to the first input of the first trigger, the output of which is connected to its second input and to the first input of the OR element, the output of which is connected to the first inputs of the first pulse counter and control unit , the output of the pulse generator is connected to the second input of the first pulse counter and to the third input of the valve, the output of which is connected to the first input of the second pulse counter, the outputs of the first pulse counter are connected to the first inputs of the comparison element, the outputs of the decoder are connected to the first inputs of the switch, to the second inputs whose outputs are connected to the control unit, and the output of the switch is connected to the second input of the OR element and to the first input of the second trigger, § the first output of which is connected to the second input of the decoder, you the moves of the second counter are connected to the second inputs of the comparison element, the output of which is connected to the third input of the OR element and to the second input of the second trigger, the second output of which is connected to the third input of the comparison element, while the installation bus is connected to the second inputs of the second pulse counter and control unit and to the third inputs of the triggers. 10.69.14310.69.143
SU823471446A 1982-07-14 1982-07-14 Device for delaying rectangular pulses SU1069143A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823471446A SU1069143A1 (en) 1982-07-14 1982-07-14 Device for delaying rectangular pulses

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823471446A SU1069143A1 (en) 1982-07-14 1982-07-14 Device for delaying rectangular pulses

Publications (1)

Publication Number Publication Date
SU1069143A1 true SU1069143A1 (en) 1984-01-23

Family

ID=21022726

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823471446A SU1069143A1 (en) 1982-07-14 1982-07-14 Device for delaying rectangular pulses

Country Status (1)

Country Link
SU (1) SU1069143A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство ССС № 271566, кЛо Н 03 К 5/13, 27.03.69 2. Авторское свидетельство СССР 529552, кл. Н 03 К 5/13, 09.06.75 (прототип). *

Similar Documents

Publication Publication Date Title
SU1069143A1 (en) Device for delaying rectangular pulses
GB1160148A (en) Sequence Detection Circuit
US3145292A (en) Forward-backward counter
GB1128407A (en) Improvements in gating the input to an integrator
SU1141408A1 (en) Random event arrival generator
RU2013858C1 (en) Pulse regenerating unit
SU911714A1 (en) Frequency selection device
SU1104655A2 (en) Signal delay device
SU127698A1 (en) Dual-channel temporary discriminator
SU472461A1 (en) High-speed reversible counter on the elements and-not
SU1442972A1 (en) Apparatus for tolerance control of time interval duration
SU1226662A1 (en) Frequency divider with discrete controlling of pulse duration
SU999147A1 (en) Pulse delay device
SU1457160A1 (en) Variable frequency divider
SU451198A1 (en) Pulse counter
SU756632A1 (en) Binary code-to-time interval converter
SU1569976A1 (en) Frequency divider by three
SU970670A1 (en) Pulse duration discriminator
SU145906A1 (en) Method of converting communication signals into a sequence of binary pulses
SU1233271A1 (en) Multichannel device for time discrimination of pulsed signals
SU553749A1 (en) Scaling device
SU499673A1 (en) Pulse Frequency Multiplier
SU379048A1 (en) DURATION SELECTOR
SU520697A1 (en) Pulse delay device
SU558390A1 (en) Pulse delay device