SU1053319A1 - Цифровой демодул тор частотно-модулированных сигналов - Google Patents

Цифровой демодул тор частотно-модулированных сигналов Download PDF

Info

Publication number
SU1053319A1
SU1053319A1 SU823408924A SU3408924A SU1053319A1 SU 1053319 A1 SU1053319 A1 SU 1053319A1 SU 823408924 A SU823408924 A SU 823408924A SU 3408924 A SU3408924 A SU 3408924A SU 1053319 A1 SU1053319 A1 SU 1053319A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
trigger
limiter
shift register
inputs
Prior art date
Application number
SU823408924A
Other languages
English (en)
Inventor
Виктор Михайлович Духанин
Василий Васильевич Кольцов
Original Assignee
Ростовский институт инженеров железнодорожного транспорта
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ростовский институт инженеров железнодорожного транспорта filed Critical Ростовский институт инженеров железнодорожного транспорта
Priority to SU823408924A priority Critical patent/SU1053319A1/ru
Application granted granted Critical
Publication of SU1053319A1 publication Critical patent/SU1053319A1/ru

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

ЦИФРОВОЙ ДЕМОДУЛЯТОР ЧАСТОТНО-МОДУЛИРОВАННЫХ СИГНАЛОВ, содержащий последовательно соединенные ограничитель , первый счетчик, первый дешифратор , первый элемент ИЛИ, первый триггер и йёрвый регистр сдвига, причем выход ограничител  подключен через последовательно соединенные инвертор, второй счетч1Й и второй дешифратор к второму входу первого элемента ИЛИ, выход генератора импульсов - к счетным первого и второго счетчиков, а вторые выходда первого и второго дешифраторов к установочным входам соответственно второго и первого счетчиков и к вхол дам второго элемента ИЛИ, выход которого подключен к установочным входам ггервого триггера и первого регистра сдвига, отличающийс  тем, что, с целью повышени  помехозащищенности , в него введены третий элемент ИЛИ, последовательно соединенные четвертый элемент ИЛИ второй триггер, второй регистр сдвига, первый мажоритарный блок и решающий блок, второй мажоритарный блок и последовательно соединенные п тый элемент ИЛИ, третий триггер, третий регистр сдвига и третий мажоритарный блок, при этом третьи выходы первого .и второго дешифраторов подключены к входам четвертого элемента ИЛИ, четвертые выходы первого и второго дешифраторов - к входс1М п того элемен (Л та ИЛИ, выходы первого и второго элементов ИЛИ - к входам третьего элемента ИЛИ, выход которого подключен к установочному входу второго § триггера, выход второго элемента ИЛИ к установочньм входам третьего триггера , второго и третьего регистров о. сдвига, выход первого регистра сдвига через второй мажоритарный блок :п подключён ко второму входу решающе: го блока, третий вход которого соединен с выходом третьего мажоритари ного -блока. ;о

Description

5 7
Фиг. / Изобретение относитс  k технике св зи и может найти применение в системах передачи дискретной инфор 1мации; Известен цифровой демодул тор частотно-модулированных сигналов, со;;ержа1чий генератор опорных импул сов, ограничитель, два счетчика им пульсов, дешифраторы и блок управлени  f . Недостаток известного устройств состоит в низкой помехозащищенност Наиболее близким к предлагаемом техническим решением  вл етс  , цифровой- демодул тор частотно-модулиро ванных сигналов, содержащий последовательно соединенные ограничитель первый счетчик, первый дешифратор, первый элемент ИЛИ, первый триггер и первый регистр сдвига, причем выход ограничител  подключен через последовательно соединенные инверто второй счетчик и второй дешифратор второму входу первого элемента ИЛИ выход генератора импульсов - к счет ным входам первого и второго счетчи ков, а вторые выходы первого и второго дешифраторов - к установочным в.ходам соответственно второго и пер вого счетчиков и к входам второго элемента ИЛИ, выход которого подклю чен к установочным входам первого триггера и первого регистра сдвига Недостаток известного устройства состоит в низкой его помехозащищенности вследствие того, что не полностью используетс  информаци  о па раметрах прин того сигнала. Целью изобретени   вл етс  повышение помехоз.ащищенности. Эта цель достигаетс  тем, что в цифровой демодул тор частотно-модулированных сигналов, содержащий последовательно соединенные ограничитель г .пе1рвый счетчик, первый де-шифратор , первый элемент ИЛИ, первы триггер и первый регистр сдвига, причем выход ограничител  подключен через последовательно соединенные инвертор, второй счетчик и второй дешифратор к второму входу первого элемента ИЛИ, выход генератора импульсов - к счетным входам первого и второго счетчиков, а вторые выход первого и второго дешифраторов - к установочным входам соответственно второго и первого счетчиков и к вхо дам второго элемента ИЛИ, выход которого подключен к установочным вхо дам первого триггера и первого регистра сдвига, введены третий элемент ИЛИ, последовательно соединенные четвертый элемент ИЛИ, второй триггер, второй регистр сдвига,первый мажоритарный блок и решающий блок, второй мажоритарный блок и последовательно соединенные п тый элемент ИЛИ, третий триггер, третий регистр сдвига и третий мажоритарный блок, при этом третьи выходы первого и второго дешифраторов подключены к входам четвертого элемента ИЛИ, четвертые выходы первого и второго дешифраторов - к входам п того элемента ИЛИ, выходы первого и второго (элементов ИЛИ - к входам третьего элемента ИЛИ, выход которого подключен к установочному входу второго триггера, выход второго элемента ИЛИ.- к установочным входам третьего триггера, второго и третьего регистров сдвига, выход первого регистра сдвига через второй мажоритарный блок подключен к, второму входу решающего блока, третий вход которого соединен с выходом третьего мажоритарного блока. На фиг.изображена электрическа  функциональна  схема устройства; на фиг.2 - диаграмма, по сн юща  работу дешифраторов; на фиг.З - временна  диагра 5ма, иллюстрирующа  работу устройства., Цифровой демодул тор частотно-де- модулированных сигналов содержит ограничитель 1, генератор 2 импульсов , инвертор 3, первый счетчик 4, второй счетчик 5, первый дешифратор б, второй дешифратор 7, первый элемент ИЛИ 8, второй элемент ИЛИ 9, третий элемент ИЛИ 10,. четвертый элемент ИЛИ 11, п тый элемент ИЛИ 12, первый триггер 13, второй триггер 14, третий триггер 15, первый регистр сдвига 16, второй регистр сдвига 17, третий регистр сдвига 18, первый мажоритарный блок 19, второй мажоритарный блок 20, третий мажоритарный блок 21 и решающий блок 22. Устройство работает следующим образом. Принимаемый сигнал (фиг. ЗД) преобразуетс  ограничителем 1 в последовательность пр моугольных импульсов (фиг. 35), период которых определ етс  значащими частотами.частотно-модулированного сигнала. Импульсы с выхода генератора 2 импульсов поступают на вход первого счетчика 4 непосредственно, а на вход второго счетчика 5 - через инвертор 3, и фиксируютс  в поочередно работающих первом и втором счетчиках 4 и 5. Подключенные к выходам первого и второго счетчиков 4 и 5 первый и второй дешифраторы б и 7 фиксируют на своих выходах моменты времени, соответствующие числу импульсов ,1 и -W (фиг. 2) . Перекрестный сброс первого и второго счетчиков 4 и 5 осуществл етс  в момент времени, когда соответственно второй и первый счетчики 4 и 5 иксируют число импульсов (фиг-.
)« Импульсы соответствующие п,щкп (фиг. 3,|i) с выходов первого и второго дешифраторов 6 и 7 через первый и четвертый элементы ИЛИг. 8 и 11 перевод т первый и второй тр иггеры 13 и 14 в единичное состо ние (фиг. 3ц ,л). Импульсы, соответствующие П)о с выходов первого и второго дешифраторов 6 и 7 через второй элемент ИЛИ 9 (фиг. ЗЯс) своими положительными фронтами переписывают информацию с выходом первого и втоjporo триггеров 13 и 14 в первые разр ды первого и второго регистров 16 и 17 сдвига. Этими же импул-ьсами происходит сдвиг информации, записанный в первом и втором регистрах 1б и 17 сдвига (фиг. Зм,н ,о ,р ,с ,т ) , и сброс первого и второго триггеров 13 и 14 в исходное состо ние.
Выходы всех разр дов tiepBoro и второго регистров 16 и 17 сдвига соединены с входами первого и второго мажоритарных &ЛОКОВ 19 и 20, которые анализируют, количество логических единиц в К-разр дах регистров сдвига. Если количество единиц, превысит порог 6 , то на выходе мажоритарного блока по вл етс  логическа  единица (фиг. Зи,у), т.е. реализуетс  логическа  функци  6 иэ К.
Таким образом, при наличии искажений частотно-модулированного сигнала , привод щих к подавлению или воспроизведению ложных импульсов, возможна правильна  регистраци  сигнала на выходах мажоритарных блоков.
Решающий блок 22 по совокупности сигналов на выходах первого, второго и третьего мажоритарных блоков 19 - 21 принимает решение о значении прин тых посылок, восстанавлива 
5 последовательность импульсов, соответствующую прин той кодовой комбинации (фиг. ) .
П тый элемент ИЛИ 12, третий триг гер 15, третий регистр 18 сдвига и
0 третий мажоритарный блок 21 при отсутствии искажений частотно-модулированного сигнала на работу устройства вли ни  не оказывают. При нгшичии значительных удлинений полупе5 риодов частотно-модулированного сигнала , при котором первый и второй счетчики 4 и 5 успевают достичь до верхнего порога Ш, на выходе п того элемента ИЛИ 12 наблюдаютс  импульсы , которые фиксируютс  Третьим
0 триггером 12, продвигаютс  в третье; регистре 18 сдвига и анализируютс  третьим мажоритарным блоком 21 по описанному алгоритму. При определенном количестве удлинений на выходе
5 третьего мажоритарного блока 21 по витс  логическа  единица и- решающи. блок 22 не производит считывание информации.
Технико-экономический эффект
0 изобретени  состоит в повышении помехозащищенности демодул ции частот но-модулированного сигнала в результате дискретной фильтрации сигнала и прин ти  решени  на основании ана5 лиза большего количества параметров сигнала.

Claims (1)

  1. ЦИФРОВОЙ ДЕМОДУЛЯТОР ЧАСТОТНО-МОДУЛИРОВАННЫХ СИГНАЛОВ, содержащий последовательно соединенные ограничитель, первый счетчик, первый дешифратор, первый элемент ИЛИ, первый триггер и Первый регистр сдвига, причем выход ограничителя подключен через последовательно соединенные, инвертор, второй счетчйк и второй дешифратор к второму входу первого элемента ИЛИ, выход генератора импульсов - к счетным входам первого и второго счетчиков, а вторые выходы первого и второго дешифраторов к установочным входам соответственно второго и первого счетчиков и к вхо-д дам второго элемента ИЛИ, выход кото-.
    рого подключен к установочным входам первого триггера и первого регистра сдвига, отличающийся тем, что, с целью повышения помехозащищенности, в него введены третий элемент ИЛИ, последовательно соединенные четвертый элемент ИЛИ, второй триггер, второй регистр сдвига, первый мажоритарный блок и решающий блок, второй мажоритарный блок и последовательно соединенные пятый элемент ИЛИ, третий триггер, третий регистр сдвига и третий мажоритарный блок, при этом третьи выходы первого и второго дешифраторов подключены к входам четвертого элемента ИЛИ, четвертые выходы первого и второго дешифраторов - к входам пятого элемента ИЛИ, выходы первого и второго элементов ИЛИ - к входам третьего элемента ИЛИ, выход которого подключен к установочному входу второго триггера, выход второго элемента ИЛИ к установочным входам третьего триггера, второго и третьего регистров сдвига, выход первого регистра сдвига через второй мажоритарный блок подключен ко второму входу решающего блока, третий вход которого соединен с выходом третьего мажоритарного блока.
    Фиг. f
SU823408924A 1982-03-11 1982-03-11 Цифровой демодул тор частотно-модулированных сигналов SU1053319A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823408924A SU1053319A1 (ru) 1982-03-11 1982-03-11 Цифровой демодул тор частотно-модулированных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823408924A SU1053319A1 (ru) 1982-03-11 1982-03-11 Цифровой демодул тор частотно-модулированных сигналов

Publications (1)

Publication Number Publication Date
SU1053319A1 true SU1053319A1 (ru) 1983-11-07

Family

ID=21001690

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823408924A SU1053319A1 (ru) 1982-03-11 1982-03-11 Цифровой демодул тор частотно-модулированных сигналов

Country Status (1)

Country Link
SU (1) SU1053319A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 924906, кл. Н 04 L 27/14, 1980. 2. Разработка и изготовление модели дл системы ПРС-Д. Отчет Ростовского института инженеров железнодорожного транспорта. 1980, с. 3536 (прототип). *

Similar Documents

Publication Publication Date Title
US4633464A (en) Control signalling arrangement for a digital transmission system
US3614639A (en) Fsk digital demodulator with majority decision filtering
US4535297A (en) Binary signal demodulator with comparative value decision circuitry
US2592737A (en) Multiplex telemetric system
SU1053319A1 (ru) Цифровой демодул тор частотно-модулированных сигналов
US3339142A (en) Adaptive pulse transmission system with modified delta modulation and redundant pulse elimination
CA1215781A (en) Biphase signal receiver
CA1093161A (en) Counting circuits for multifrequency tone detectors
US3628165A (en) Digital frequency discriminator
SU1018222A1 (ru) Цифровой анализатор аварийного сигнала
SU1172060A1 (ru) Устройство дл детектировани сигналов двойной частотной телеграфии
SU1107321A1 (ru) Система передачи сигналов тонального телеграфировани
SU926773A1 (ru) Устройство дл приема сигналов амплитудной телеграфии
SU1117824A1 (ru) Цифровой частотно-фазовый дискриминатор
SU873175A2 (ru) Устройство дл обработки сигналов допплеровского измерител скорости
SU467492A1 (ru) Устройство дл детектировани сигналов двойной частотной телеграфии
SU580656A1 (ru) Устройство дл блокировани выхода телеграфного приемника при наличии помех в канале св зи
SU448608A1 (ru) Устройство дл оценки качества дискретного канала св зи
SU1180953A1 (ru) "уctpoйctbo для пpиema и пepeдaчи иhфopmaции"
SU1647603A1 (ru) Устройство дл распознавани радиосигналов
SU1001144A1 (ru) Устройство дл приема сигналов
SU1198758A1 (ru) Регенератор двоичных сигналов
SU1049949A1 (ru) Устройство дл разделени регул рных последовательностей импульсов
SU1113896A1 (ru) Стартстопное приемное устройство
SU640425A1 (ru) Дельта-демодул тор дл телефонного канала