SU1051698A1 - Пересчетное устройство - Google Patents

Пересчетное устройство Download PDF

Info

Publication number
SU1051698A1
SU1051698A1 SU823414608A SU3414608A SU1051698A1 SU 1051698 A1 SU1051698 A1 SU 1051698A1 SU 823414608 A SU823414608 A SU 823414608A SU 3414608 A SU3414608 A SU 3414608A SU 1051698 A1 SU1051698 A1 SU 1051698A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
inputs
outputs
Prior art date
Application number
SU823414608A
Other languages
English (en)
Inventor
Павел Иванович Луговцов
Нина Григорьевна Луговцова
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU823414608A priority Critical patent/SU1051698A1/ru
Application granted granted Critical
Publication of SU1051698A1 publication Critical patent/SU1051698A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

ПЕРЕСЧЕТНОЕ УСТРОЙСТВО, содержащее одновибратор, выход котЬрогЬ соединен с входом сброса первого . счетчика, счетный вход которого подключен к выходу первого элемента И, первый вход которого подключен к входу всего устройства, а второй -. к выходу первого элемента НЕ, выходы разр дов первого счетчика подключе- ны к соответствующим входам дешифратора , выход которого соединен с первым входом первого элемента ИЛИ, второй вход которого подключен к первому входу второго элемента И и к выходу первого блока сравнени , первые и вторые группы входов которого поразр дно соединены с соответствующими выходами первого регистра и второго счетчика, вход сброса которого подключен к выходу первого элемента ИЛИ, а счетный вход - к выходу генератора опорной частоты и первсму входу третьего элемента И, выход дешифратора соединен с входом сброса третьего счетчика, счетный вход которого подключен к выходу второго элемента И, а выходы разр дов к первой группе соответствующих входов второго блока сравнени , втора  группа входов которого соединена с выходами соответствующих разр дов четвертого счетчика, счетный вход которого подключен к выходу третьего элемента И, а вход сброса к выходу второго элемента ИЛИ, первый вход которого соединен с выходом дешифратора и первым входом третьего элемента ИЛИ, а второй вход - с выходом всего устройства и выходом четвертого элемента И, первый вход которого подключен к выходу i второго блока сравнени , о т л и чающеес  тем, что, .с целью расширени  функциональных возможностей , в него введен третий блок сравнени , перйые и вторые группы входов которого поразр дно подключены соответственно к выходам первого счет .чика и второго регистра, а выход к входу первого элемента НР; и к вторым входам третьего и четвертого эле ментов И и третьего элемента ИЛИ, сд выход которого соединен с входом сброса триггера, вход установки которого соединен с дополнительным выл ф оо ходом дешифратора, а пр мой выход -. с вторь м входом второго элемента И, причем выход дешифратора через второй элемент НЕ подключен к третьему входу четвертого элемента И.

Description

Изобретение относитс  к импульс ной технике и может быть использовано в приборостроении и устройствах дискретной обработки информации .
Известен умножитель частоты импульсов , содержа1иий генератор опорной частоты, выход которого через делитель частоты соединен с первым входом первого счетчика, другой вход которого подключен к входу умножител  частоты импульсов и непосредственно - с первым входом второго счетчика, другой вход которого соединен с выходом логического элемента ИЛИ, входы которого соединены с входом и выходом умножител  частоты импульсов, входы регистров сдвига соединены с выходами разр дов первого счетчика, выходы - с соответствующими входами блока сравнени  1.11,
Однако известное устройство обладает недостаточными функциональными возможност ми.
Известно также пересчетное устройство, содержащее одновибрато вьтход которого соединен с входом сброса первого счетчика, счетный вход которого подключен к выходу первого элемента И, первый вход которого подключен к входу .всего устройства, а второй - к выходу первого элемента НЕ;. Выходы разр дов первого счетчика подключены к соответствующим входам дешифратора , выход которого соединен с перв входом первого элемента ИЛИ, второ вход которого подключен к первому входу второго элемента И и к выходу первого блока сравнени , первые и вторые входы которого поразр дно соединены с соответствующими выходами первого регистра и второго счетчика, вход сброса которого подключен к выходу первого элемента ИЛИ, а счетный вход - к выходу генератора опорной частоты и первому входу третьего элемента И, выход дешифратора соединен с входом сброса третьего счетчика, счетный вход которого подключен к выходу второго элемента И, а выход разр дов - к соответствующим первым входам второго блока сравнени  вторые входы которого соединены с выходами соответствующих разр дов четвертого счетчика,счетный вход которого подключен к выходу третье го элемента И, а вход сброса - к выходу второго элемента ИЛИ, первый вход которого соединен с выходом дешифратора и первым входом третьего Элемента ИЛИ, а второй вход - с выходом всего устройства выходом четвертого элемента И, первый вход которого подключен к BF,IXOду второго блока сравнени  С..
Однако такое устройство также не обладает достаточными функциональными возможност ми, поскольку может умножить входную частоту только на целый коэффициент.
Цель изобретени  - расширение функциональных возможностей устройства .
Поставленна  цель достигаетс  тем, что в пересчетное устройство, содержащее .одновибратор, выход которого соединен с входом сброса первого счетчика, счетный вход которого подключен к выходу первого элемента И, первый вход которого подключен к входу всего устройства, второй - к выходу первого элемента НЕ, выходы разр дов первого счетчика подключены к соответствующим входам дешифратора, выход которого соединен с .первым входом первого элемента ИЛИ, второй вход которого подключен к первому входу второго элемента.Инк выходу первого блока сравнени , первые и вторые группы входов которого поразр дно .соеди- . нены с соответствующими выходами первого регистра и второго счетчика вход сброса которого подключен к выходу первого элемента ИЛИ, а счетный вход - к выходу генератора опорной частоты и первому входу третьего элемента И, выход дешифратора соединен с входом сброса третьего счетчика, счетный вход которого подключен к выходу второго элемента И, а выходы разр дов - к первой группе соответствующих входов второго блока сравнени , втора  группа входов которого соединена с выходами соответствующих разр дов четвертого счетчика, счетный вход которого подключен к выходу третьего элемента И, а вход сброса - к выходу второго элемента ИЛИ, первый вход которого соединен с выходом дешифратора и первым входом третьего элемента ИЛИ, а второй вход - с выходом всего устройства и выходом четвертого элемента И, первый вход которого подключен к выходу второго блока сравнени , введен третий блок сравнени , первые и вторые входы которого поразр дно подключены соответственно к выходам первого счетчика и второго регистра , а выход - к входу первого элемента НЕ, вторым входам третьего и четвертого элементов И и третьего элемента ИЛИ, выход которого соединен с входом сброса триггера, вход установки которого соединен с дополнительным выходом дешифратора , а пр мой выход - с вторым входом второго элемента. И, причем выхо деигифратора через второй элемент ПК подключен к третьему входу четвертого элемента И. На чертеже изображена функциональна  схема предлагаемого устройства . Устройство Содержит одновибратор 1, первый 2, второй, третий 4 и четвертый 5 счетчики, дешифратор б, первый 7,. второй 8 и третий 9 элементы ИЛИ, триггер 10, первый 11 и второй 12 регистры, первый 13, второй 14, третий 15 и четвертый 16 элементы И, первый 17, второй Iff и третий 19 блоки сравнени , генератор 20 опорной частоты, первый 21 и второй 22 элементы НЕ. I Устройство имеет входную шину 23 и выходную шину 24. Выход одновибратора 1 соединен с входом сброса первого 2 счетчика, счетный вход которого соединен с выходом первого 13 элемента И, а выход - с входом дешифратора 6. Первый вход первого.13 элемента И соединен с входной шиной 23 устройства , а второй вход - с выходом первого 21 элемента НЕ. Одни входы первого 17 блока сравнени  поразр дно соединены с выходами первого 11 регистра, а другие - с выходами второго 3 счетчика. Выход первого 17 блока сравнени  соединен с первыми входами первого 7 элемента ИЛИ и второго 14 элемента И. Одни входы второго 18 блока сравнени  поразр д но соединены с выходами третьего 4 счетчика, а другие - с выходами чет вертого 5 счетчика. Выходы второго 14 и третьего 15- элементов И соединены .соответственно со счетньтми вхо дами третьего 4 и четвертого 5 счет чиков . Выход второго 18 блока сравнени  соединен с первым входом четвертого 16 элемента И, выход которо го соединен с выходной шиной 24 уст ройства и первым входом второго .8 элемента ИЛИ. Первый выход дешифрат ра 6 соединен с вторыми входами пер вого 7 и второго 8 элементов ИЛИ, первым входом третьего 9 элемента ИЛИ и нулевым входом третьего 4 счетчика. Выходы первого 7 и второго 8 элементов ИЛИ соединены соотве ственно с нулевыми входами второго и четвертого 5 счетчиков. Выход ген ратора 20 опорной, частоты подключен к счетному входу второго 3 счетчика и первому входу третьего 15 элемён-г та И. Одни входы третьего 19 блока сравнени  поразр дно соединены с вы ходами первого 2 счетчика, а другие . с выходами второго 12 регистра. Выход третьего 19 блока сравнени  сое динен с входом первого 21 элемента вторыми входами третьего 15 и четве того 16 элементов И и третьего 9 элемента ИЛИ, выход которого соединен с входом сброса триггера 10,вхо взвода которого подключен к дополни тельному выходу дешифратора 6, а ед ничный выход соединен с вторым входом второго 14 элемента И, вход второго 22 элемента НЕ соединен с первым выходом дешифратора 6, а выход подключен к третьему входу четвертого 16 элемента И. Устройств.0 работает следующим образом. В начальный момент времени одновибратор 1 вырабатывает одиночный импульс, который устанавливает первый 2 счетчик в нулевое состо ние, в результате чего возбуждаетс  первый выход дешифратора 6. Сигнал высокого уровн  с возбужденного выхода деишфратора 6 устанавливает в нулевое состо ние второй 3 счетчик (через первый 7 элемент ИЛИ ), третий 4 счетчик, четвертый 5 счетчик (через второй 8 элемент ИЛИ и трих- гер 10 (через третий 9 элемент ИЛИ). В первый 11 регистр любым известным способом записываетс  коэффициент делени , равный заданному коэффициенту К умножени . При этом числовое значение коэффициента k определ етс  следующим образом. Если умножение частоты производитс  на целое дес тичное число, то числовое значение коэффициента Kj|, выраженное в двоичной системе счислени , соответствует числовому значению целого дес тичного числа. Например, если умножение частоты производитс  на целое дес тичное число,26, то при переводе в двоичную систему счислени  числовое значение коэффициента К будет равно 11010. Если умножение частоты производитс  на дробное дес тичное число, то дл  определени  числового значени  коэффициента К производитс  пре образование заданного дробного дес тичного числа в целое дес лтичное число путем умножени  дробного дес тичного числа на маси1табный- коэффициент . К2 , где fn - число значащих после зап той цифр дробного дес тичного числа. После преобразовани  дробного числа в целое производитс  перевод целого дес тичного числа в двоичное , в результате чего определ етс  числовое значение коэффициента К. Например, если умножение час .тоты производитс  на дробное дес тичное число 2 и 6, то после преобразовани  этого числа целое дес тичное число 26, которое затем переводитс  в двоичное чис- ло 11010 и записываетс  в первый 11 регистр. Bp второй 12 peiHCTp любым известным способом записываетс  двоичное значение числа N 1+К2 1+1о. Например, если умножение частот производитс  на целое дес тичное число 26, то N 1+10 1+10° 2. После перевода в двоичную сиетему счислени Kl 10,. Если 1множение частоты производитс  на дробное дес тичное число 2 и 6, то N 1+1о 1+10 11. После перевода в двоичную систему счислени  N 1011. Аналогично, если умножение частоты производитс  на дробное дес тичное число 0,26, то N 1+1о 1 + . После перевода в двоичную систе му счислени  N 1100101. После записи коэффициента К и числа N в первый 11 и второй 12 регистры соответственно устройство работает следующим образом. С поступлением на входную шину устройства первого импульса умножаемой последовательности периодических импульсов первый 2 счетчик переключаетс  в очередное состо ние . При этом возбуждаетс  второй выход дешифратора б, сигналс выхо да которого переключает триггер 10 в одиночное состо ние. Сигнал высо кого уровн  с единичного выхода триггера 10 открывает второй 14 эл мент И, в результате чего выход первого 17 блока сравнени  соедин етс  со счетным входом третьего счетчика. Делитель опорной частоты, собра ный на втором 3 счетчике, первом 7 элементе ИЛИ, первом 11 регистре и первом 17 блоке сравнени , делит частоту генератора 20 опорной част ты в соответствии с заданным коэффициентом делени , записанным в пе вый 11 регистр. Сигналы с выхода первого 17 блока сравнени  с частотой оп поступают через открытый второй 14 элемент И на счетный вход третьего счетчика и заполн ют его до момент сравнени  текущего кода первого 2 счетчика с кодом, записанным во вт рой 12 регистр, который определ ет число измер емых периодов следовани  входной последовательности импульсов . С приходом второго входного импульса 2 счетчик переключае с  в состо ние.0...010. Если во второй 12 регистр записан код 0..;010, -что свидетельствует о TQM, что умножение частоты производитс  на целое дес тичное число, то происходит сравнение кодов первого 2 счетчика и второго 12 регистра , в результате чего на выходе третьего 19 блока сравнени  формируетс  сигнал высокого уровн , который через третий 9 элемент ИЛИ переключает триггер 10 в нулевое состо ние . Сигнал низкого уровн -с единичного выхода триггера 10 за- . крывает второй 14 элемент И, отключа  счетный вход третьего 4 счетчика от выхода первого 17 блока сравнени . Одновременно с этим сигнал высокого уровн  с выхода третьего 19 блока сравнени  через первый 21 элемент НЕ закрывает первый 13 элемент И, в результате чего счетный вход первого 2 счетчика отключаетс  от входной шины устройства. Кроме того, сигнал высокого уровн  с выхода третьего 19 блока сравнени  открывает третий 15 и четвертый 16 элементы И, в результате чего счетный вход четвертого 5 счетчика соедин етс  с выходом генератора 20 опорной частоты, а выход второго 18 блока сравнени  соедин етс  с выходкой шиной устройства. К этому моменту в третьем 4 счетчике записано п импульсов с выхода первого 17 блока сравнени , т.е. с выхода делител  опорной частоты . ап N ВХ гдеFL - частота следовани  импульсов генератора опорной частоты; - частота умножаемой входной последовательности, импуль- . сов; коэффициент делени , равный заданному коэффициенту умножени ; К2 - масштабный коэффициент, служащий дл  изменени  пор дка заданного коэффициента К.. Четвертый 5 счетчик считает поступающие на его счетный вход импульсц с выхода генератора 20 опорной частоты до момента сравнени  кодов третьего 4 и четвертого 5 счетчиков. Текущий код четвертого 5 счетчика сравниваетс  с фиксированным кодом третьего 4 счетчика. При сравнении кодов третьего 4 и четвертого 5 счетчиков на выходе второго 18 блока сравнени  вырабатываетс  импульс , который поступает через открытый четвертый 16 элемент И на выходную шину устройства и нулевой вход четвертого 5 счетчика (через второй В элемент ИЛИ), сбрасыва 

Claims (1)

  1. ПЕРЕСЧЕТНОЕ УСТРОЙСТВО, содержащее одновибратор, выход котЬрого соединен с входом сброса первого счетчика, счетный вход которого подключен к выходу первого элемента И, первый вход которого подключен к входу всего устройства, а второй к выходу первого элемента НЕ, выходы разрядов первого счетчика подключены к соответствующим входам дешифратора, выход которого соединен с первым входом первого элемента ИЛИ, второй вход которого подключен к первому входу второго элемента И и к выходу первого блока сравнения, первые и вторые группы входов которого поразрядно соединены с соответствующими выходами первого регистра и второго счетчика, вход сброса которого подключен к выходу первого элемента ИЛИ, а счетный вход - к выходу генератора опорной частоты и первому входу третьего элемента И, выход дешифратора соединен с входом сброса третьего счетчика, счетный вход которого подключен к выходу второго элемента И, а выходы разрядов к первой группе соответствующих входов второго блока сравнения, вторая группа входов которого соединена с выходами соответствующих разрядов четвертого счетчика, счетный вход которого подключен к выходу третьего элемента И, а вход сброса к выходу второго элемента ИЛИ, первый вход которого соединен с выходом дешифратора и первым входом третьего элемента ИЛИ, а второй вход - с выходом всего устройства и выходом четвертого элемента И, первый вход которого подключен к выходу второго блока сравнения, о т л и - <g чающееся тем, что, .с целью расширения функциональных возможностей, в него введен третий блок сравнения, перйые и вторые группы входов которого поразрядно подключены соответственно к выходам первого счетчика и второго регистра, а выход к входу первого' элемента НЕ и к вторым входам третьего и четвертого элементов И и третьего элемента ИЛИ, выход которого соединен с входом сброса триггера, вход установки которого соединен с дополнительным выходом дешифратора, а прямой выход -. с вторым входом второго элемента И, причем выход дешифратора через второй элемент НЕ подключен к третьему входу четвертого элемента И.
SU823414608A 1982-03-30 1982-03-30 Пересчетное устройство SU1051698A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823414608A SU1051698A1 (ru) 1982-03-30 1982-03-30 Пересчетное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823414608A SU1051698A1 (ru) 1982-03-30 1982-03-30 Пересчетное устройство

Publications (1)

Publication Number Publication Date
SU1051698A1 true SU1051698A1 (ru) 1983-10-30

Family

ID=21003637

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823414608A SU1051698A1 (ru) 1982-03-30 1982-03-30 Пересчетное устройство

Country Status (1)

Country Link
SU (1) SU1051698A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 580634, кл. Н 03 К 5/156, 1976. 2. Авторское свидетельство СССР по за вке 3308939/18-21 , кл. Н 03 К 5/156, 1981. *

Similar Documents

Publication Publication Date Title
SU1051698A1 (ru) Пересчетное устройство
SU1251152A1 (ru) Система дл передачи хронометрической информации
SU1487017A1 (ru) Устройство для пересчета коэффициентов отражения, выраженных в децибелах, в единицы ксвн
SU652499A1 (ru) Цифровой измеритель малой девиации частоты
SU1211801A1 (ru) Устройство дл индикации
SU1007081A1 (ru) Устройство дл преобразовани временных интервалов в код
SU894875A2 (ru) Устройство дл изменени частоты следовани импульсов
SU993461A1 (ru) Умножитель частоты следовани импульсов
SU928353A1 (ru) Цифровой умножитель частоты
SU1427389A1 (ru) Стохастический преобразователь
SU983644A1 (ru) Цифровой измеритель отношени временных интервалов
SU1265642A1 (ru) Устройство дл определени знака разности фаз
SU1474851A1 (ru) Дешифратор импульсно-временных кодов
SU888111A1 (ru) Синусно-косинусный функциональный преобразователь
SU1095089A1 (ru) Цифровой измеритель частоты
SU771561A1 (ru) Цифровой частотомер
SU1211721A1 (ru) Множительно-делительное устройство
SU1243095A1 (ru) Многоканальный преобразователь частоты в код
SU1432516A1 (ru) Устройство дл делени частот двух последовательностей импульсов
SU573888A1 (ru) Устройство дл оперативного контрол каналов св зи
SU387529A1 (ru) Ше
SU1100577A1 (ru) Преобразователь фаза-код
SU739747A1 (ru) Счетчик импульсов
SU1434430A1 (ru) Датчик равномерно распределенных случайных чисел
SU943704A1 (ru) Преобразователь двоичного кода в число-импульсный код