SU1035594A1 - Цифровой генератор функций - Google Patents

Цифровой генератор функций Download PDF

Info

Publication number
SU1035594A1
SU1035594A1 SU813325964A SU3325964A SU1035594A1 SU 1035594 A1 SU1035594 A1 SU 1035594A1 SU 813325964 A SU813325964 A SU 813325964A SU 3325964 A SU3325964 A SU 3325964A SU 1035594 A1 SU1035594 A1 SU 1035594A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
elements
group
Prior art date
Application number
SU813325964A
Other languages
English (en)
Inventor
Владимир Владимирович Яснопольский
Александр Васильевич Черный
Original Assignee
Киевский институт автоматики им.ХХУ съезда КПСС
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский институт автоматики им.ХХУ съезда КПСС filed Critical Киевский институт автоматики им.ХХУ съезда КПСС
Priority to SU813325964A priority Critical patent/SU1035594A1/ru
Application granted granted Critical
Publication of SU1035594A1 publication Critical patent/SU1035594A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

1. ЦИФРОВОЙ ГЕНЕРАТОР ФУНКЦИЙ , содержащий два Л) -разр дных регистра сдвига ( 1) -число разр дов в предоставлении генерируемой функции ) , два суглматора, выходы которых подключены к последовательным входам соответствующих V -разр дных .реги-г стров сдвига, счетчик, блок совпадени  кодов и блок управлени , о т личающийс  тем, что, с целью расширени  функциональных возможностей , цифрового генератора функций за счет изменени  масштабов аргумента и функций, многократного повторени  вычислени  функций заданного аргумента или отрезков р дов значений на заданном интервале изменени  аргумента, а также получени  гиперболических, показательных и других функций, он содержит задатчик аргумента, две группы по и блоков ввода параметров ( И -число пар параметров , две группы по м блоков элементов И, два блока элементов ИЛИ, .два Д -разр дных регистра сдвига ( Д -число разр дов в представлении параметров, X. й-у ) , два блока формировани  кода, два переключател , две группы по т} сумматоров, четыре блока задани  масштабов, четыре блошка обратных св зей, две группы по А) элементов ИЛИ, два блока элементов И и два регистра, причем выхо ,ды блокоз задани  параметров первой и второй групп подключены к инфор .мационным входам соответствующих блоков элементов И одноименных групп, выходы блоков элементов И первой и второй групп через первый и второй блоки элементов ИЛИ соответственно подключены к параллельным входам первого и второго д -разр дных регистров сдвига, последовательные выходы которых подключены к информационным входам соответствующих блоков формировани  кода, разрешающие входы блоков формировани  кода подключены к выходам соответствующих переключателей, первые входы первого и второго сумматоров подключены к выт ходам первых сумматоров первой и .второй групп соответственно, первый вход 1-го

Description

св зей через i -и элемент ИЛИ первой группы подключены к второму вход 1 -го сумматора первой группы, i -е выходы первого и четвертого блоков обратных св зей через j -и элемент ИЛИ второй группы подключены к второму входу i -го сумматора второй группы, знаковый выход задатчика аргумента подключен к командным входам блоков формировани  кода, информационный выход задатчика кода и выход счетчика подключены к входам блока совпадени  кодов, выход которого подключен к входу блока управлени , i -и выход первой группы блока управлени  подключен к -у отключающему входу каждого блока обратных св зей , j -и {j ) выход второй группы блока управлени  подключен к управл ющим входам j -х блоков элементов И первой и второй групп, первый выход третьей группы блока управлени  подключен к установочным входам счетчика и V -разр дных регистров сдвига, второй .выход третьей группы блока управлени  подключен к управл ющим входам первого и второго блоков элементов И, третий выход третьей группы блока управлени  подключен к первым синхронизирук цим входам второго и четвертого блоков обратных св зей, четвертый выход третьей группы блока управлени  под .ключен к первым синхронизирующим входам первого и третьего блоков обратных св зей, п тый выход третьей группы блока управлени  подключен к счетному входу счетчика, шестой выход третьей группы блока управлени  подключен к входам управлени  сдвигом X -разр дных регистров сдвига и к синхронизирующим входам блокоэ формировани  кода, седьмой выход третьей группы блокч управлени  подключен к вторым синхронизирующим входам всех блоков обратных св зей, восьмой выход третьей группы блока управлени  подключен к установочнымвходам всех блоков обратных св зей и блоков формировани  кода.
2. Генератор по п. 1, отличающийс  тем, что блок управлени  состоит из выключател , переключател  режимов, шести элементов задержки, генератора импульсов, шестнадцати элементов И, дес ти элементов ИЛи, трех элементов НЕ, триггера и двух распределителей импульсов , причем выход выключател  подключен к первому входу первого элемента И и к входу первого элемента задержки, выход первого элемента задержки подключен к первому входу второго элемента И, а также через первый элемент НЕ к второму входу первого элемента И, а через второй элемент задержки к управл ющему входу генератора импульсов, выход которого подключен к первым входам
элементов И с третьего пО одиннадцатый , выходы третьего, четвертого и п того -элементов И подключены к входам первогоэлемента ИЛИ, выход Которого через третий элемент задержки подключен к переключающему входу первого распределител  импульсов , первый выход первого распределител  импульсов подключен к первому входу второго элемента ИЛИ, выходы первого распределител  импульсов, имеющие номера 1 + 2 ( где fc 1.h , W - число пар параметров, задающих слагаемые н.ачальных значений функций) или 2 (1 + 1т + К) ( где )7-WJ подключены к входам третьего элемента .ИЛИ, выход которого подключен к первому входу четвертого элемента ИЛИ, к вторым входам четвертого, седьмого и одиннадцатого элементов И и к установочному входу триггера, 2( 1)-й выход первого распределител  импульсов подключен к вторым входам четвертого элемента ИЛИ, шестого и дев того элементов И, к первым входам двенадцатого и тринадцатого элементов И и к входу переключател  режимов, первый выход которого подключен к первому входу п того элемента ИЛИ, второй выход - к второму входу п того элемента ИЛИ и к первому входу четырнадцатого элемента и, третий выход-переключател  режимов подключен к второму входу п того элемента И, выход четвертого элемента ИЛИ через второй элемент НЕ подключен к вторым входам третьего и дес того элементов И, выхЬды дев того, дес того и одиннадцатого элементов И подключены к входам шестого элемента ИЛИ, выход которого через четвертый элемент задержки подключен к переключающему входу второго распределител  импульсов, первый выход второго распределител  импульсов подключен к третьим входам четвертого и дес того элементов И и через третий элемент НЕ - к третьим входам третьего и одиннадцатого элементов И, третий выход второго распределител  импульсов и выход п того элемента ИЛИ подключены к входам п тнадцатого элемента И, четвертый выход второго распределител  импульсов подключен к третьему входу п того и торому входу четырнадцатого элеентов И, шестой выход второго расределител  импульсов подключен к . торым входам двенадцатого и тринадатого элементов И, выходы второго аспределител  импульсов, имеющие номера 5 + 2 , подключены к входам седьмого элемента ИЛИ, а имеющие ноера 5 + 2 (/J+ ().)где /( -р -X, (1- Л) -к входам восьмого лемента ИЛИ, 2 () - 7)-к выход второо распределител  импульсов подклюен к второму входу второго элемента ИЛИ и к третьему входу шестого элемента И, четвертый вход п того и третий вход четырнадцатого элементов И подключены к входу блока управлени , выход первого элемента И под ключей к первому входу,.а выход четырнадцатого элемента И через п тый элемент -задержки к второму входу дев того элемента ИЛИ, выход которого подключен к установочным входам распределителей импульсов, 211 + 3 -и выход первого распределител  импульсов и выход п тнадцатого :элемента И через дес тый элемент ИЛИ подключены к второму входу второго элемента И, выход шестого элемента И подключен к счетному входу триггера и через шестой элемент задержки к первому входу шестнадцатого элемента И, пр мой выход триггера подключен к третьему входу двенадцатого элемента И, а инверсный выход триггера к третьим входам второго и тринадцатого элементов Ни к второму входу шестнадцатого элемента И, 6+21 -и выход второго распределител  импульсов  вл етс  i -м выходом первой группы блока управлени , выход с номером или с номером 1 + 2Cwi +t) первого распределител  импульсов  вл етс  соответственно К -м или Iti + Р -м выходами второй группы блока управлени , первый выход первого распределител  ийпульсов, выходы второго, двенадцатого , тринадцатого, шестнадцатого, седьмого и восьмого элементов И и выход второго элемента или  вл ютс  выходами соответственно с первого по третьей группы блока управлени .
3. Генератор по п. 1, отличающийс  тем, что каждый блок обратных св зей состоит из шифратора, трех групп по l) триггеров , двух групп по -1 элементов И первой ступени,i) элементов ИЛИ первой ступени, д) групп По четыре , элемента И второй ступени, 1 групп по два элемента ИЛИ второй ступени, V элементов задержки, причём вход шифратора  вл етс  масштабирующим входом блока обратных св зей, информационные выходы шифратора подключены к первым входам элементов И первой ступени первой группы, вторые входы которых подключены к первому синхронизирующему входу блока обратных св зей, знаковый выход шифратора подключен к первым входам элементов И первой ступени второй группы , вторые входы которых подключены к второму синхронизирующему входу блока обратных- св зей, первый вход -i -го элемента ИЛИ первой ступени  вл етс  i -м отключающим входом блока обратных св зей,а выход этого элемента ИЛИ подключен к нулевому входу i-го триггера первой группы.
выход -го элемента И первой ступени первой группы подключен к единичному входу 1 -го триггера первой группы, выход i -го элемента И первой ступени второй группы через t -и элемент задержки подключен к единичному входу i -го триггера второй группы, выход 1 -го триггера первой группы подключен к первым входам элементов И второй ступени -и группы , пр мой выход -i-го триггера второй группы подключен к вторым входам второго и третьего элементов И второй ступени -и группы, инверсный выход л -го триггера втог рой группы подключен к вторым входам первого и четвертого элементов И второй ступени i-и,группы, третьи входы i-ro элемента И первой ступени второй группы, а также первого и третьего элементов И второй ступени i -и группы подклк чены к пр мому входу i -го разр да  нформационного входи блока обратных св зей , третьи входы элементов И второй ступени i-и группы подключены к инверсному входу i-го разр да информационного входа блока обратных
.св зей, выходы первого и второго элементов И второй ступени i -Я
группы через первый элемент ИЛИ второй ступени 1 -и группы подключе;ны к единичному входу 1-го триг ера третьей -группы, выходы третьего и четвертого элементов И второй ступени i-и группы через второй элемент ИЛИ второй ступени 1-й группы подключены к нулевому входу i -го триггера третьей группы, нулевые входы всех триггеров второй группы, вторые входы всех элементов ИЛИ первой ступени и третьи входы вторых элементов ИЛИ второй ступени всех групп подключены к установочному входу блока обратных св зей, выходы триггеров третьей группы  вл ютс  выходами блока обратный св зейч
4. Генератор по п. 1,, о т л ичающийс  тем, что каждый бло формировани  кода состоит и:э трех элементов И, элементов. ИЛИ, НЕ, элемента задержки и триггера, причем . вход элемента НЕ и первые входы первого и второго элементов И подключены к информационному входу блока формировани  кода, выход элемента
НЕ подключен к первому входу третьего элемента И, второй, третий и четвертый входы первого элемента И  вл ютс  командным, разрешающим и синхронизирующим входами блока формировани  кода, выход первого элемента И через элемент задержки подключен к единичному входу триггера, нулевой вход которого  вл етс  установочным входом блока формировани  кода, пр мой и инверсный выходы триггера подключены к вторым входам третьего .и второго элементов И соответственно , выходы второго и третьего элементов И через элемент ИЛИ подключены к выходу блока формировани  кода .
1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в специализированных вычислительных и управл ющих устройствах дл  получени  в цифровой форме непрерывных р дов значений тригонометрических и гиперболических синусоидальных и косинусоидальных .функций, а также показательных и других функций дискретного аргумента, отрезков р дов значений указанных функций на заданном интервале изменени  аргумента или отдельных значений функций при определенном заданном значении аргумента с периодизацией решени .
Известен цифровой генератор функций дл  генерировани  синусоидальной и косинусоидалъной тригонометрически функций в цифровой форме. Этот генератор построен на основе реверсивных счетчиков приращений аргумента в сочетании с комбинационными дешифраторами и шифраторами f 1,
Недостатками его  вл ютс : сложность дешифраторов и шифраторов, резко возрастающа  при увеличении требований к точности воспроизведени  генерируемых функций и соответствующем увеличении количества двоичных разр дов дл  цифрового представлени  их текущих значений; отсутствие возможности оперативного изменени  масштаба аргумента и масштабов значений генерируемых функций, а также возможности задани  отличной от нул  начальной фазы генерируе мых функций.к
Кроме того, отсутствует возможность реверсировани  направлени  изменени  аргумента и, следовательно, получени  функций отрицательного аргумента, возможность многократного повторени  вычислени  функций заданного значений аргумента или отрезков р дов значений функций на заданном интервале изменени  аргумента ( периодизации решени ) , сложность ( логика получени  знаков генерируемых функций сложна)
Кроме того, изв.естный генератор не обеспечивает получение гиперболических , показательных и других функций.
Наиболее близким техническим решением к изобретению  вл етс  цифро;
вой генератор функций, содержащий/ два регистра сдвига, два сумматора, счетчик, блок совпадени  кодов, блок управлени , а также коммутатор,
- цифро-аналоговый преобразователь и генератор импульсов с соответствую- . щими св з ми. Наличие сумматоров и регистров обеспечивают возможность генерировани  синусоидальной и коси0 нусоидальной. функций 2.
.Недостатком известного генератора функций  вл ютс  ограниченные функциональные возм ожности: отсутствие возможности оперативного изменени  масштаба аргумента и масштабов значений генерируемых функций, а также возможности многократного пов ,Торени  -вычислени  функций заданно го значени  аргумента или отрезков р дов значений функций на заданном
интервале изменени  аргумента (периодизации решени ).
Кроме того, этот генератор не обеспечивает получение гиперболических, показательных и других функций
Цель изобретени  - расширение функциональных возможностей цифрового генератора функций за счет изменени  масштабов аргумента и функций, многократного Повторени  вычислени 
0 функций заданного аргумента или отрезков р дов значений функций на заданном интервале изменени  аргумента , а также получени  гиперболических , показательных и других функций.
Поставленна  цель достигаетс  тем, что цифровой генератор функций, содержащий лва 1) -разр дных регистра сдвига (i) -число разр дов в предоставлении генерируемой функции), двасумматора , выходы которых подключены к последовательным входам соответствующих V-разр дных регистров сдвига, счетчик, блок совпадени  кодов и блок управлени , содержит задатчик аргумента, две групшл по И блоков ввода параметров (И -число пар параметров), две группы по И блоков элементов И, два блока элементов ИЛИ, два Л -разр дных
0 регистра сдвига ( А. -число разр дов в представлении параметров, X Л) ), два блока формировани  кода, два переключател , две группы по 1) сумматоров, четыре блока задани 
5 масштабов, четыре блока обратных
св зей, две группы по V элементов ИЛИ, два блока элементов И и два ре гистра, причем выходы блоков задани параметров первой и второй групп подключены к информационным входам соответствуквдих блоков элементов И одноименных групп, выходы блоков элементов И первой и второй групп через первый и второй блоки элементов ИЛИ соответственно подключены к параллельным входам первого и второго X -разр дных регистров сдвига, последовательные, выходы которых подключены к информационным входам сооветствующих блоков формировани  кода , разрешагадате входы блоков формировани  кода подключены к выходам соответствующих переключателей, первые входы первого и второго сумматоров подключены к выходам первых сумматоров первой и второй групп соответственно , первый вход i -го
(i 1 - -V) сумматора первой и второй групп, кроме -1)-го сумматора в каждой группе, подключен к выходу (i+ 1)-го сумматора той же группы, первые входы 1) -х сумматоров первой и второй групп подключены к выходам первого и.второго блоков формировани  кодов соответственно, последоIвательные выходы первого и второго Ц -разр дных регистров сдвига подключены к вторым входам первого и второго сумматоров соответственно, параллельный выход первого 1) -разр дного регистра сдвига подключен к информационным входам первого и второго блоков обратных св зей и через первый блок элементов И к входу первого регистра, параллельный выход второго I -разр дного регистра сдвига подключен к информационны входам третьего и четвертого блоков обратных св зей и через второй блок элементов И к входу второго регистра , выходы первого и второго регистров  вл ютс  выходами цифрового генератора функций, выходы блоков задани  масштабов подключены к масштабируквдим входам соответствующих блоков обратных св зей, i -е выходы второго и третьего блоков обраных св зей через i -и элемент ИЛИ первой группы подключены к второму входу i -го сумматора первой группы , -i -е выходы первого и четвертого блоков обратных св зей через
i -и элемент ИЛИ второй группы подключены к второму входу i -го сумматора второй .группы, знаковый выход задатчика аргумента подключен к командным входам блоков формировани  кода, информационный выход задатчика кода и выход счетчика подключены к входам блока совпадени  кодов, выход которого подключен к входу блока управлени , -и выход первой группы блока управлени  п.одключен к i -му отключающему входу
,каждого блока обратных св зей j -и (J 1-и) выход второй группы блока управлени  подключен к управл ющим входам j-X блоков элементов И первой и второй групп, первый выход 5 третьей группы бпока управлени  подключен к установочным входам счетчика и ) -разр дных регистров сдвига, второй выход третьей группы блока управлени  подключен к управ0  ющйм входам первого и второго блоков элементов И, третий выход третьей группы блока управлени  подключен к первым синхронизирующим входам второго и четвертого блоков обратных св зей, четвертый выход третьей группы блока управлени  подключен к первым синхронизирующим входам первого и третьего блоков обратных св зей , п тый -выход третьей группы блока управлени  подключен к счетному
0 входу счетчика, шестой выход третьей группы блока управлени  подключен к входам управлени  сдвигом. Л -разр дных регистров сдвига и к синхронизирующим входам блоков формировани  кода, седьмой выход третьей группы блока управлени  подключен к вторым синхронизирующим входам всех блоков обратных- св зей, восьмой выход третьей группы блока управлени  подключен к установочным входам всех блоков обратных св зей и блоков формировани  кода, кроме того, блок управлени  состоит из выключател , переключател  режимов, шести элементов задержки, генератора импульсоа, шестнадцати элементов И, дес ти элементов ИЛИ, трех элементов НЕ, триггера и двух распределителей импульсов , причем выход выключател  под (ключен к первому входу первого эле мента И и к входу первого элемента задержки, выход первого элемента задержки подключен к первому входу второго элемента И, а также через первый элемент НЕ к второму входу первого элемента И, а через второй элемент задержки к управл ющему входу генератора импульсов, выход которого подключен к первым входам элементов И с третьего по одиннадцатый, выходы
0 третьего, четвертого и п того элементов И подключены к входам первого элемента ИЛИ, выход которого через третий элемейт задержки подключен к переключаквдему входу первого р.аспреJ делител  импульсов, первый выход пер вого распределител  импульсов подключен к первому входу второго элемента ИЛИ, выходы первого распределител  импульсов, имеющие номера 1+2 (где К 1-у , уи-число пар параметров , задающих слагаемые началь- , ных значений функций) или 2 (1+w+f) де 6 1 - п-т) подключены ко входам третьего элемента ИЛИ, выход которого подключен к первому входу
5 четвертого элемента ИЛИ, к вторым
входам четвертого, седьмого и одиннадцатого элементов И, и к установочному входу триггера, 2(. выход первого распределител  импульсов подключен ко вторым входам четвертого элемента ИЛИ, шестого и дев того элементов И, к первым входам двенадцатого и тринадцатого элементов И и к входу переключател  режимов., первый выход которого подключен к первому входу п того элемента ИЛИ,второ выход - к второму входу п того элемента ИЛИ и к первому входу четырнадцатого элемента И, третий выход переключател  режимов подключен к BTOpoNty входу п того элемента И, выход четвертого элемента ИЛИ через второй элемент НЕ подключен к вторым входам третьего и дес того элементов И, выходы дев того, дес того и одинналцатого элементов И подключены X входам:шестого элемента ИЛИ, выход которого через четвертый элемент задержки подключен к переключающему входу второго распределител  импульсов, первый выход второго распределител  импульсов подключен к третьим входам четвертого и дес того элементов И и через третий элемент НЕ - к третьим входам третьего и одиннадцатого элементов И, третий выход второго распределител  импульсов и выход п того элемента ИЛИ подключены к входам п тнадцатого элемента И, четвертый выход, второго распределител  импульсов подключен к третьему входу п того и второму входу четырнадцатого элементов И, шестой выход второго распределител  импульсов подключен к вторым входам двенадцатого и тринадцатого элемен .тов И, выходы второго распределител  импульсов, именллие номера 5+2f, подключены к входам седьмого элемента ИЛИ, а имеющие номера 5+2 (+ () (где Л/ 1) - А , q, 1- Л) -к входам восьмого элемента ИЛИ, (2 +7)-и выход второго распределител  импульсов подключен к второму входу второго элемента ИЛИ и к треть МУ входу шестого элемента И, четвертый вход п того и третий вход четырнадцатого элементов И подключены к входу блока управлени , выход первого элемента И подключен к первому входу, и выход четырнадцатбго элемента И через п тый элемент задержки ко второму входу дев того элемента ИЛИ, выход которого подключен к установочным входам распределителей импульсов, 21И-3-Й выход первого распределител  импульсов и выход п тнадцатого элемента И череэ дес тый элемент ИЛИ подключены к второму входу второго элемента И, выход шестого элемента И подключен к счетному входу триггера и через шестой элемент задержки к первому входу шестнадцатого элемента И, пр мой выход
триггера подключен к третьему входу двенадцатого элемента И, а инверсный выход триггера к третьим входам второго и тринадцатого элементов И и к второму входу шестнадцатого элемента И, б+21-й выход второго распределител  импульсов  вл етс  i -м выходом первой группы блока управлени , выход с номером 2 или с номером l + 2(m-t- О первого распределител  импульсов  вл ютс  соответственно К-м или Ж + Р-м выходами второй группы блока управлени , первый выход первого распределител  импульсов , выходы второго, двенадцатого, тринадцатого, шестнадцатого, седь 4Ого и восьмого элементов И и выход второго элемента ИЛИ  вл ютс  выходамй соответственно с первого по восьмой третьей группы блока управлени , кроме того, каждый из блоков обратных св зей .состоит из шифратора , -трех групп по 1 триггеров, двух групп по Р элементов И первой ступени , 1 элементов ИЛИ первой ступени 1) групп по четыре элемента И второй ступени, -1) групп по два элемента ИЛИ второй ступени, - -элементов, задержки , причем вход шифратора  вл етс  масштабирующим входом блока обратных св зей, информацирнные выходы шифратора подключены к первым входам элементов И первой ступени первой группы, вторые входы которых подключены к первому синхронизирую,щему входу блока обратных св зей, знаковый выход шифратора подключен к первым входам элементов И первой ступени второй группы, вторые входы которых подключены к второму синхронизирующему входу блока обратных св зей, первый вход i -го элемента ИЛИ первой ступени  вл етс  i -м отключающим входом блока обратных св зей, а выход этого.элемента ИЛИ подключен к нулевому входу i -го триггера первой группы, выход i -го элемента И первой ступени первой группы подключен к единичному входу 1 -го триггера первой группы, выход i -го элемента И первой ступени второй группы через i -и элемент задержки подключен к единичному входу 1 -го триггера второй группы, выход 1-го триггера первой группы подключен к первым входам элементов И второй ступени i -и группы, пр мой выход i -го триггера второй группы подключен к вторым входам второго и третьего элементов И второй ступе ,ни 1-й группы, инверсный выход i -го триггера второй группы подключен к вторым входам первого и: четвертого элементов И второй ступени i -и группы, третьи входы 1-го элемента И первой ступени второй группы, а также первого и третьего элементов If второй ступени ) -и группы подключены к пр мому входу i -го- разр да информационного входа блока обратных св зей, третьи входы элементов И второй ступени i -Pi группы подключены к инверсному входу 1 -го разр да информационного входа блока обратных св зей, входы первого и второго элементов И второй ступени -(-и группы через первый элемент ИЛИ второй ступени i-и группы подключены к единичному вхо ду i-го триггера третьей группы, выходы третьего и четвертого элемен тов И второй ступени i -и группы через второй элемент ИЛИ второй сту пени i-и группы подключены к нулевому входу 1 -го триггера третьей группы, нулевые входы всех т1)иггеро второй группы, вторые входы всех элементов ИЛИ первой ступени и трет входы вторых элементов ИЛИ второй ступени всех групп подключены к установочному входу обратных св зей выходы триггеров третьей группы  вл ютс  выходами блока обратных св зей, кроме того, каждый блок фор мировани  кода состоит из трех элементов И, элементов ИЛИ, НЕ, элемента задержки и триггера, причем вход элемента НЕ и первые входы первого и второго элементов И подключены к информационному входу бло ка формирювани  кода, выход элемента НЕ подключен к первому входу тре тьего элемента И, второй, третий «четвертый входы первого элемента И  вл ютс  командным, разрешающим и синхронизирующим входами блока. формировани  кода, выход первого элемента И через элемент задержки подключен к единичному входу тригге ра, нулевой вход которого  вл етс  установочным входом блока формировани  кода, пр мой и инверсный выхо ды триггера подключены к вторым вхо дам третьего и второго элементов И соответственно, выходы второго и третьего элементов И через элемент ИЛИ подключены к выходу блока форми ровани  кода. На фиг. 1 приведена функциональна  схема цифрового генератора функций ,- на фиг. 2 - то же, блок управлени ; на фиг. 3 - то же, блок обра ных св зей; на фиг. 4 - то же, блок формировани  кода/ на фиг. 5 алгоритм работы предлагаемого цифро вого генератора функций, на фиг. 6-1 временные диаграммы. Цифровой генератор функций содер жит блок управлени  1, две группы 2 и 3 блоков ввода параметров, кажда  из которых содержит п блоков ввода, из них m блоков дл  ввода слагаемых начальных значений и остальные П -m блоков дл  ввода сла;гаемых посто нных составл ющих гене рируемых функций ,цифровой задатчик 4 аргумента, два переключател  5 и б,, в качестве которых могут быть использованы , например, двухпозициоиные переключатели, четыре блока 7-10 задани  масштаба, четыре группы элементов И 11 - 14, группы 11 и 12 со-держат по и подгрупп элементов И в соответствии с числом блоков ввода в каждой из групп 2 и 3 блоков ввода , четыре группы элементов ИЛИ 15 - 18, шесть регистров 19 - 24, первые четыре из которых выполн ютс  в виде сдвиговых регистров, а последние два - в виде запоминающих регистров дл  приема, хранени  и передачи информации параллельным кодом без сдвига, дл  обеспечени  высокой точности вычислений число разр дов 19 и 20 должно быть больше числа Д. разр дов регистрюв 21 и 22; два блока 25 и 26 формировани  кода; две группы 27 и 28 сумматоров, в качестве которых могут быть использованы, например./ одноразр дные комбинационные сумматоры последовательных кодов с задержкой переноса, два сумматора 29, 30 такие же, как и в группах 27 и 28; четыре блока 31, 32, 33, 34 обратных св зей; счетчик 35, блок 36 совпадени  кодов. Блок 1 управлени  (фиг. 2) содержит выключатель 37, переключатель 38 режимов, в качестве которого может быть использован, например, трехпозиционный переключатель, шесть 39 - 44 элементов задержки, генератор 45 импульсов, три элемента НЕ 46 - 48; шестнадцать элементов И 49 - 64, дес ть элементов ИЛИ 65-74, два распределител  75 и 76, выпол- ненные , например, в виде кольцевых счетчиков, триггер 77 со счетным входом-. Каждый блок 31 - 34 обратных св зей содержит шифратор 78 с выходом в пр мом параллельном двоичном коде со знаковым разр дом, три группы элементов И 79, 80 и 81, две группы элементов ИЛИ 82 и 83, три группы триггеров 84, 85 и 86, группу элементов задержки 87. Каждый блок 25 и 26 формировани  кода содержит три элемента И 88, 89, 90, элемент задержки 91, триггер 92, элемент НЕ 93, элемент ИЛИ 94. В зависимости от установки трехпозиционного переключател  38 режимов блока 1 управлени  в одно из трех положений цифровой генератор функций работает в одном из трех режимов: I.В режиме генерировани  непрерывных р дов значений функций; II.В режиме генерировани  отрезков р дов значений функций на заданном интервале изменени  аргумента с периодизацией решени , III.В режиме генерировани  отдельных значений функций при определенном заданном значении аргумента с периодизацией решени .
Алгоритм функционировани  цифрового генератора функций, обеспе (Чиваемый 1 управлени , представлен на фиг. 5, где:
ВК - оператор/ определ ющий включение цифрового генератора функций;. 65 - оператор установки нул  pei гистров 19 и 20, счетчика 35, а также блоков формировани  кода 25 и 26 и блоков обратных св зей 31 - 34, оператор 69 выполн етс  тогда, когда первый распределитель 75 блока 1 управлени  находитс  в нулевом состо нии и возбуждены выход е первого распределител  75,
а также св занные с ним выходы б и 5 блока 1 управлени .; .
f - оператор ввода первых .елагаеNSJX bi-начальных значений генерируемых функций из первых блоков первой и. второй групп 2 и 3 блоков ввода соответственно в регистры 21 и 22; оператор f, выполн етс  тогда когда возбуждены выход первого распределител  75 и св занный с ним выход i первой группы i выхолов блока 1 управлени ,
Ц - оператор суммировани  первых слагаемых о и Ъ начальных значений генерируемых функций, наход щихс ; в регистрах 21 и 22, с содержимом соответственно регистров 19 и 20; оператор Ц., выполн етс  тогда, когда возбужден выход и, первого распределител  75, при этом второй распределител-ь 76 совершает один цикл переходов из одного состо ни  в другое, последовательно возбужда  свои выходы П , в , С , п , С /
Ci, PI, v-Cx P/J,Cw, I /r--rCi, i
Vf 4
P« - Сл f H .,
tw, оператор ввода последних
гаемых q, и Ъу,, начальных значений генерируемьк функций из ки -х блоков первой и второй групп 2 и 3 блоков ввода соответственно в регисры 21 и 22/ оператор f -выполн етс  тогда, когда возбуждены выход { первого распределител  75 и св занный с ним выход vY, первой группы выходов блока 1 управлени ; Цуу, - оператор суммировани  последних слагаемых Оуи и начальных значений генерируемых функцийv наход щихс  в регистрах 21 и 22, с со,держимым соответственно регистров 19 и 20) оператор Ц у, выполн етс  тогда, когда возбужден выход 11,1 первого распределител  75, при этом второй распределитель 76 совершает один цикл переходов из одного состо ни  S другое, последовательно возбужда  свои выходы П , В , Ср ; п , ЗС , Ci , Pi ,, . . , C/J , Р rCjun tt
С V РЛ) 4 г Н j
р ,„ - оператор условного перехода
по условию режим III в зависимости от положени  переключател  38 режимов блока 1 управлени  , опера , тор PHI выполн етс  тогда, когда возбужден выход U,g, первого распределител  75, .
В - оператор вывода вычислен- ir ных значений генерируемых функций регистров 19 и 20 соответственно -в регистры 23 и 24, оператор В выполн етс  тогда, когда в режимах I
или II возбуждены выход HO первого «распределител  75, выход В второго распределител  76, нулевой выход триггера 1 к св занный с ними выход 5 блока i управлени ;
PII оператор условного перехода по условию режим II в зависимости
от положени  переключател  38 ре- . жимов блока 1 управлени ; оператор р„ выполн етс  тогда, когда возбужден выход Ц„ первого распределктел  75; , .
К - оператор установки коэффициент тов к обратных св зей; оператор К выполн етс  тогда, когда возбуждены В.ЫХОД Д0 первого распределител  75, выход С второго распределител  76, нулевой выход триггера 77 и свйзанньтй с ними выход К блока 1 управлени ;,
у-р - оператор суммировани  содержимого регистров 19 и 20 с поочередным поразр дным отключением обратных св зей; оператор i-p выполн етс  тогда, когда возбужден выход Ц первого распределител  7.5, при этом
второй распределитель 76 последовательно возбуждает свои выходы C-i , Р г . . . Схд РЛ1 , , PX/+I, ... , с.) / PV св занные с ними выход г и выходы р., - PI) группы р выходов
блока 1 управлени ,
S - оператор установки нул  блоков 25 и 26 формировани  кода и блоков 31-34 обратных св зей; оператор 5 выполн етс  тогда, когда возбуждены выход С. второго распределител  и св занный с ним выход S блока 1 управлени ; . ii - оператор установки коэффициентов н 4 обратных cв зeй оператор ii выполн етс  тогда, когда
возбуждены выход UB первого распределител  75, выход VC второго распределител  76, единичный выход триггера 77 и св занный с Ними выход ti блока 1 управлени ;
f 5 - оператор единичного приращени  дискретного аргумента N (счета сдвоенных циклой вычислени  значений переменных йоставл ющих генерируекых функций ) и установки нул  блоков 25 и 26 формирований кода
и блоков 31 34 обратных св зей/ оператор Ре выполн етс  тогда, когда возбуждены выход Ц& первого распределител  75, выход С второго распределител  76, нулевой выход
триггера 77 и св занный с ними выход
р , а также св занный с выходом Сд выход S блока 1 управлени ;
Си - оператор условного перехода по условию равенства действительного и заданного значений X и Х аргументаJ оператор Си выполн етс  тогда, когда в режимах II или III возбуждены выход ЦВ первого распределител  75 и выход С, второго распределител  76;
оператор ввода первых, слагаемых Qyn+ Y посто нных составл ющих генерируемых функций из tv4+l)-x блоков первой и второй груп 2 и 3 блоков ввода соответственно в регистры 21 и 22; оператор iyn-n выполн етс  тогда, когда возбуждены 6ыход$( распределител  75 и св занный с ним выход f n tпервой группы { выходов блока 1 управлени  Ц ш-и оператор рум ировани  первых слагаемых ) и b посто н ных составл киих генерируемых функций , наход щихс  в регистрах 21 и 22 с со оержимым соответственно регистров 19 и 20; оператор Ц выполн етс  тогда, когда возбужден выход Ц jj, первого распределител  75, при этом второй распределитель 76 совершает один (неполный цикл переходов из одного состо ни  в другое, последовательно возбужда  свои выходы П / VC f Ci f PI CAI РМ. Q JЦ+ Ч PV 4
, - оператор ввода последних слагаелых q, и. Ьц посто нных составл ющих генерируемых функций из и -х блоков первой и второй групп 2 и 3 блоков в&ода соответственно в регистры 21 и 22; оператор -fi выполн етс  тогда, когда возбуждены выход f у, первого распределител  75 и св занный с ним выход f у, группы выходов блока 1 управлени ;
Цу, - операт.ор сумлшровани  последних слагаемых Оц и tDh посто н ных составл ющих генарируекыхфункций, нгисод щихс  в регистрах 21 и 22, с содержимым соответственно регистров 19 и 20/ оператор Ни выполн етс  тогда, когда возбужден выход первого распределител  75, при этом второй распределитель 76 совершает один цикл переходов из одного состо ни  в другое, последовательно возбужда  свои выходы П , В ,Си. , П , VC, С , PI , . .. , Сл f Р/ / C/I4J C-ij , Р , С4. Н
В„- оператор вывода вычислительных значений генерируемых функций с посто нными составл ющими) из регистров 19 и 20 соответственно в регистры 23 и 24; оператор &о выполн етс  тогда, когда в режиме III возбуждены выход Вр первого распределител  75, нулевой выход триггера 77 и св занный с ними выход блока 1 управлени .
В режиме I выполн ютс  операторы
РК ее fV г Ui .. im Uw
затем многократно повтор етс  циклцческа  последовательность операторов Р,„ , В , Р„ , К , гр , S
V) , t-p / fe
В режиме II выполн ютс  операторы В к es , f у) , Ц ,. ., w U
затем многократно повтор етс  цикличестка  последовательность операторов Рщ , В , Р|, , С)., , К , t-p , S г Vi / Гр S / затем выполн ютс  операторы Рщ / В Рц Cfj и происходит возврат на оператор 65 f после чего выполн етс  следующий период вычисл эний, периоды вычислений многократно повтор ютс .
В режиме III выполн ютс  операторы В к , 65 , f-t, Ц ,.««, («- Ц IT, , затем многократно повтор етс  циклическа  последовательность операторов Рц1 , Су, , X , fp , S / 4i Irp , Ее , затем выполн ютс  опера-.
торы Р(,| , Си /tvn+-f f Цкпч.1 и Ц у, , 0р и происходит возврат на оператор б , после чего выполн етс  следующий период вычислений/ пе риоды вычислений мйогократно повтор ютс .
В режиме I генерировани  непрерывных р дов значений функций цифровой генератор функций работает следующим образом.
Перед включением цифрового генератора функций переключатель 38 режимов блока 1 управлени  устанавливают в первое положение. С помощь первых УИ блоков ввода группы 2 и первых hi блоков ввода группы 3 устанавливак1Т соответственно hi слагаемых 0-1 , 0,2 ,. .. , Оуп слагаемых Ъ , .. bm начальных значений двух одновременно генерируi jx функций, причем кажда  из этих величин может быть положительной, отрицательной или равной нулю. С помощью блоков 7-10 задани  масщтаба устанавливают требуемые значени  коэффициентов обратных св зей К , К. Kj соответственно, причем каждглп из этих коэффициентов может быть положительным, отрицательным или равным нулю.
После этого с помощью выключател  37 блока 1 управлени  включают цифровой генератор функций. Одновременно с подачей питани  (цепи питани  на схемах фиг. 1,2, 3 и 4 не показаны) на выходах первых ht блоков ввода группы 2 и первых блоков ввода группы 3 формируютс  пр мые коды положительных и дополнительные коды отрицательных величин
0-1 , d ,. .. , QWI bi b-i f ЬУГ в.парафазном параллельном представлении , а на выходах шифратора 78 каждого из блоков 31 - 34 обратных св зей формируетс  пр мой параллельный двоичный код (со знаковым разр дом соответствуюшего коэффициента обратной св зи И,, , К , или через элемент 49 И и элемент 68 ИЛИ на входы установки нул  обоих распределителей 75 и 76 блока 1 управлеми  поступает сигнал установки Нул . В нулевом состо нии первый распределитель 75 возбуждает свой выход S и св занные с ним выходы б и 5 блока 1 управлени , в результате чего регистры 19 и 20 и счетчик 35, а также блоки 25 и 26 формировани  кода и блоки 31 - 34 обратных св зей устанавливаютс  в нулевое состо ние. Второй распределитель 76 в нулевом состо нии воз буждает свой выход Н и св занные с ним входы элементов 51 и 63 И блока 1 управлени . Затем, по истечении времени задержки элемента 39 задержки, сигнал установки нул  распределителей - 75 и 76 с .помощью элемента 45 НЕ снимаетс -, и одновременно наг вход элемента 5-6 И поступает си-гнал, разрешан ций в даль нейшем прохождение через этот элеме команд вывода результатов вычислений . Наконец, по истечении времени задержки элемента 40 задержки происходит запуск генератора 45 импульсов . , Дал.ьнейша  работа цифрового генератора функций иллюстрируетс  фиг, б/на которой приведена времен на  диаграмма работы блока 1 управ-лени ,в начале периода вычислений суммировании слагаемых начальны значений генерируемых функций. Нафиг , 6 обозначены: ГИ - сигналы на выходе генератора 45 импульсов/ в ,t Li а - сигналы на одно HMQHHfJx выходах первого распредели тел  75; Н , П ,:& , Сп , П- , УС:, . С Р1 / C/J Рд . - С. P-V) 4 сигналы на одно именных выходах Ьгорого распредели тел  76; f ,. су - сигналы на .выходах и блока 1 управлени . Вначале оба распределител  75 и 76 наход тс  в нулевом состо нии к возбуждают соответственно свои.в ходы 6 и Н . Поэтому выход та ;47 НЕ, а также входы элемента 6 И оказываютс  возбужденными, и ifep вый импульс генератора 45 импульсо проходит через элемент 63 и, элеме 74 ИЛИ и элемент 44 задержки на сч ный вход второго распределител  76 По истечении времени задержки элемента 44 задержки второй распределитель 76 переходит в следующее св состо ние, в котором он всЛбуждает свой выход П . Это состо ние втор го распределител  76 используетс  только дл  устранени   влени  гонок (сост заний),- выход П не используетс . Так как при выходе второго распределител  76 из Нулевого состо ни  возбуждаетс  выход элемента 48 НЕ, следующий ( второй7импульс генератора 45 импульсов проходит через элемент 50 И, элемент 67 ИЛИ и элемент 41 задержки на счетный вход первого распределител  75. По истечении времени задержки- элемента 41 задержки первый распределитель 75 переходит в следующее свое состо ние, в котором он возбуждает свой выход f и св занный с ним выход { первой группы € внходовблока 1 управлени . Сигнал, по вившийс  на этом выходе, используетс  в качестве команды ввода первой пары слагаемых q,, и Ъ начальных значений. Он поступает на командный вход первого из блоков 11 элементов И, информационный вход которого соединен с параф.азным параллельным выходом первого блока ввода первой группы 2 блоков ввода, одновременно этот сигнал поступает на командный вход первого из блоков 12 элементов И, информационный вход которого соединен с парафазным.параллельным выходом первого блока ввода второй-группы 3 блоков ввода. В результате действи  этого сигнала :в регистр .21 вводитс  парафазный параллельный код величины О -пр мой при. О и. дополнительный при Q т 0; одновременно в регистр 22 вводитс  парафазный параллельный код величины - Следующий ( третий) импульс ге-не ратора 45 импульсов также проходит через элемент 50 И, элемент 67 ИЛИ и элемент 41 задержки на счетный вход :первого распределител  75. По . истечейии-времени задержки элемента 41 задержки первый распределитель 75 переходит в следующее свое . состо ние, в котором он возбуждает свой выход Ц,, и через элемент 66 ИЛИ - входы элемента 65 ИЛИ, элементов 51, 60 и 64 И, а также нулевой вход триггера 77. Сигнал на выхо де элемента 47 НЕ исчезает. . :ч ; f Следук дий (. четвертыйJ импульс генератора 45 импульсов проходит череЭ элемент 64 И, элемент 7.4 ИЛИ и элемент 44 задержки на счетный вход второго распределител  76. По истечении времени задержки элемента 44 задержки второй распределитель 76 переходит в следующее состо ние , в котором он .возбуждает свой выход В . Аналогично, п тый импульс переводит (с задержкой ) второй распределитель 76 в следующее состо ние в котором он возбуждает свой выход Си ; шестой импульс - в состо ние возбуждени  выхода П , седьмой в состо ние возбуждени  выхода Vc . (Выходы В , , П , Vc не оказываЬт вли ни  на суммирование слагаемых начальных значений.
Следующий (..-восьмой ) импульс переводит (с задержкой; второй распределитель 76 в состо ние возбуждени  выхода Q , причем возбуждаетс  и выход элемента 72 ИЛИ. Следуюшйй (дев тый) импульс генератора 45 импульсов проходит через элемент 61 И на выход t блока 1 управлени  и далее на входы сдвига регистров 19 и 20. В результате содержимое регистров 19 и 20 в них вначале содержатс  кода циклически сдвигаетс  на один разр д вправо (в сторону младших, разр дов) . По истече- НИИ времени задержки элемента 44 задержки второй распределитель 76 переходит в следук цее состо ние, в котором он возбуждает свой выход Р-( .
Последующие импульсы генератора 45 импульсов действуют аналогично восьмому и дев тому импульсам, причем поочередно возбуждаютс  выходы С , Р f С , Р Оа РХ второго распределител  76. На выходе 1 бдока 1 управлени  формируетс  сери  импульсов в количестве импульсов, циклически сдвигающа /содержимое регистров 19 и 20 на /J разр дов вправо ( / V - X разница между числом А) разр дов регистра 19 и числом Л- разр дов регистра 21, а также между числами разр дов регистров 20 и 22). Тем самым содержимое регистров 19 и 20 согласуетс  с содержимым регистров 21 и 22 дл  их последующего поразр дного суммировани , начина  с -го разр да.
Следующий за этой серией импульсов импульс переводит,( с задержкой) второй распределитель 76 в состо ние возбуждени  выхода , причем возбуждаютс  и выходы элементов 71 и 72 ИЛИ. Следуквдий импульс проходит через элемент 60 И на выход Су и через элемент 61 И на выход г блока 1 управлени ; далее он проходит на входы сдвига регистров 21 и 22, и на входы сдвига регистров 19 и 20. В ре- зультате содержимое регистров 21 и .22 (в них содержатс  соответственно коды слагаемых Q и b) сдвигаетс  на один разр д вправо, одновременно содержимое регистров 19 и 20 (в них вначале содержатс  коды нул ) циклически сдвигаетс  на один разр д вправо; младший 1.Х-Й) разр д содержимого регистра 21 (кода слагаемого CJ,,) суммируетс  с Л -м разр дом содержимого регистра 19 ( в нем вначале содержитс  код нул ), и сумма поступает 6 старший разр д регистра 19, аналогично младший ( Л -и) разр д coдepжи oгo регистра 22 (кода слагаемого Ь) суммируетс  с X -м разр дом содержимого регистра 20, и сумма поступает в старший разр д регистра 20. По истечении времени
задержки элемента 44 задержки второй распределитель 76 переходит в следующее состо ние, в котором он возбуждает свой выход .
Последующие импульсы генератора 5 45 импульсов действуют аналогично описанному, причем поочередно возбуждаютс  выходы C + /i /P/v-fi C/j-f, C-i; , Р второго распределител  76. На выходах (   У бло10- ка 1 управлени  синхронно формируют , с  две серии импульсов по X импульсов в ка удой серии, синхронно сдвигающие содержимое четырех регистров 19 - 22 на Л разр дов вправо
с (А- -число разр дов регистров 21 и 22); при этом Я,-разр дный последовательный код содержимого регистра 21 (код слагаемого а Х Уммируетс  со старшими Л разр дами последовательного кода содержимого регистра 19 (в нем вначале содержитс  код нул ), и последовательный код сумкы поступает в старшие Л разр дов регистра 19 аналогично X -разр дный последовательный код содержимого регистра 22 ( код слагаемого b-j) суммируетс  со старшими Д разр дами последовательного кода содержимого регистра 20 (в нем вначале .содержитс  код нул ), и Д. -разр дный
0 последовательный код суммы поступает в старшие Д. разр дов регистра 20.
Следующий за этой серией импульо переводит (с задержкой 7 второй распределитель 76 в состо ние возбуже дени  выхода С4 .
На этом заканчиваетс  обеспечиваемый вторым распределителем 76 цикл суммировани  первых слагаемых о и Ь начальных значений генерируекых функций находивашхс  вначале в регист pax 21- и 22,С содержикым соответственно регистров 19 и 20. В выполнении цикла суммировани  участвуют выходы Ci , .. . , С  С/л-- . f Ct) второго распределител  .76 выходы Н , П , & , Си f П , УС , Р ,
Л1 /f-И P-i) С4. на суммирование вли ни  не оказывают.
Результаты суммировани  0 +0 0 и Ь +0 t) оказались соответственно 0 в регистрах 19 и 20. Таким образом, выполнен оператор Ц алгоритма функционировани  цифрового генератора функций ( фиг. 5).
5 Следующий импульс генератора 45 импульсов переводит С с задержкой) второй распределитель 76 в нулевое состо ние, в котором возбужден его выход Н , следукшшй за ним импульс переводит первый распределитель 75
в состо ние возбуждени  его выхода J,j , причем возбуждаетс  и св занный с ним выход 5 2. первой группы- выходов блока 1 управлени . Сигнал, по вившийс  на этом выходе, используетс  в качестве команды ввода второй пары cxnaraevfcix й и Ъ начальных значений.
Ввод слагаемых Оч и bji начальных значений в регистры 21   22 к их суммирование соответственно со слаraeNttJMH d и Ь, наход щимис  тепер уже в регистрах 19 и 20, выполн ютс также, как ввод и суммирование первой пары. a и tJ-f В результате в регистрах 19 и 20 образуютс  коды сумм а + , и b +bizВвод и суммирование остальных пар слагаемых начальных значений выполн ютс  аналогично. В результате в регистрах 19 и 20 образуютс  соответственно коды сумм
WW
Мо,Г а. и ,iДальнейша  работа цифрового генеpaTopa функций иллюстрируетс  фиг. 7, 20 а которой приведена временна  диаграмма работы блока 1 управлени  при ереходе от . суммировани  слагаелвлх ачальных значений к вычислению текущих значений генерируемых функ- 25 ций. На фиг. 7 обозначены: Гн - сигналы на выходе генератора 45 импульсов J Цуу) Ц В -сигналы на одноименных выходах первого распределител  75; И , П , & , Си./ П , VC , Сг , Р ,. .. ,jQ
хх P/U С /и-И Сп Р-р €4- сигналы на одноименных выходах второго распределител  76, Тд , Т сигналы на нулевом и единичном выходах триггера 77 блока 1 управлени  § , К Ь г t - сигналы на выхо- 35 дах CJ, 1 , и / К f i) блока 1 управлени ..
После окончани  суммиррвавани  vVi-й пары слагаемлх 0 иЦ начальных значений и перехода второго распре- 40 делител  76 в нулевое состо ние, в котором возбужден его выход Н , очередной импульс генератора 45 импульсов переводит (с задержкой) первый распределитель 75 в состо ние j в котором возбужден его выход Ц В . При этом возбуждаютс  входы элег ентов 55, 62, 57 и 58 И, а также через переключатель 38 режимов и элемент 69 ИЛИ - вход элемента 54 И. Следующа  сери  импульсов генератора 45 импульсов переводит второй распределитель 76 из одного состо ни  в другое, причем последовательно возбуждаютс  его выходы П / сг В /С , П , VC F С , P-l , ... f С/ f
RU +1ptMf I CVV.PD. .Сигнал с выхода & проходит через элемент 54 И, элемент 70 ИЛИ и элемент 56 на выход 9 блока 1 управлени  и далее на командные входы 60 блоков 13 и 14 элементов И, при этом парафазные параллельные коды величин , наход щихс  в регистрах 19 и 20, вывод тс  соответственно в регистры 23 и 24. Таким образом, в 65
этих регистрах оказываютс  начальные значени  Vp и 7о непрерывных р дов значений генерируемых функ ,ций.
Сигнал с выхода с второго распределител  76 используетс  в качестве сигнала установки обратных св зей. Он проходит через элемент 58 И на выход К блока 1 упргавлени  и далее на установочные входы К (1i) блоков 31 и 33 обратных св зей. В блоках 31 и 33 обратных св зей этот сигнал поступает на первые групы 79 элементов И и проходит через те И.Э них, вторые входы которых возбуждены выходами знача11ШХ разр дов шифраторов 78 в соответствии с кодами заданных значений коэффициентов обратных св зей Ц и К% , устаноленных с помощью блоков 7 и 9 задани  масштаба. Пройд  через эти элементы И, сигнал с выхода VC поступает на входы установки единицы соответствующих триггеров первых групп 84 триггеров и устанавливает эти триггеры в единичное состо ние, остальные же триггеры этих групп остаютс  в нулевом состо нии . Потенциалы единичных выходо триггеров первых групп 84, установленных в единичное состо ние, поступают на входы соответствую1аих четверок эле «нтов И 81. Другие входы первого и четвертого элементов И в каждой из этих четверок возбуждены потенциалом, поступающим с нулевого выхода соответствующего триггера второй группы 85 триггеров/ таким образом, что через первые входы эти элементов И на их вход и далее через элементы ИЛИ 83 и на входц установки и нул  одного из триггеров третьей группы 86 триггеров могут проникать соответственно единичный и нулевой выходные сигналы одного из разр дов регистра 19 или регистра 20,
Таким образом, сигнал с выхода VC второго распределител  76 блока 1 управлени ,  вл ющийс  первым сигналом установки обратных св зей, подготавливает цепи обратных св зей между парафазным параллельным выходом регистра 19 и входами второй группы 28 сумматоров с коэффициентом KI и между парафазным параллельным выходом регистра 20 и первой группы 27 сумматоров с коэффициентом К, т.е. включает регистры и сумматоры в один общий замкнутый контур.
Сигнал с выхода С второго распределител  76 Через элемент 72 ИЛИ возбуждает вход элемента 61 и. Имгпульс , поступающий с выхода генератора 45 импульсов при возбу адеином выходе Ci f проходит через элемент 61 И на выход г блока 1 управлени  и далее на входы сдвига регистров
19 и 20 и на входы.синхронизации блоков обратных св зей. В результате содержимое регистров 19 и 20 (в них теперь содержатс  соответственно коды начальных значений Vo и о генрируемых функций) циклически сдвиТаетс  на один разр д вправо ( в сторону младших радр дов). При этом содержимое последнего {младшего) разр да регистра 19 поступает на вход первого сумматора 29, а содержимое последнего (младшего) разр да регистра 20 - на вход второго сумматора 30. Одновременно содержимое регистра 19 с его парафазного параллельного выхода через первый блок 31 обратных св зей поступает на входы второй группы 28 сумматоров, а содержимое регистра 20 с его парафазного параллельного выхода через блок 33 обратных св зей - на входы первой группы 27 сумматоров. С выхода первого сумматора 29 через последовательный вход регистра 19 в егопервый (старший) разр д поступает код младшего разр да суммы + ,, Аналогично с выхода сумматора 30 через последовательный вход регистра 20 в его первый (старший) разр д поступает код младшего- разрйда суммы Zo+ К, VoПо истечении времени задержки элемента 44 задержки второй распределитель 76 переходит в состо ние, в котором возбуждаетс  его выход Р . Сигнал с выхода Р используетс  в качестве сигнала отключени  первых цепей обратных св зей, вход щих в блоки обратных св зей и соедин ющих выходы первых (старших) разр дов регистров 19 и 20 со входами первой и второй групп 27 и 28 сумматоров. Этот сигнал проходит через первый выход P-t второй груп-; пы Р выходов блока 1 управлени  на первый отключающий вход группы от-, ключающих входов каждого из блоков обратных св зей. В каждом из этих блоков он поступает через первый элемент ИЛИ первой группы 84 триггеров. В результате отключаютс  цепи обратных св зей между выходами первых (старших) разр дов регистров 19 и 20 и входами первой и второй групп 27 и 28 сумматоров (если до этого они были включены сигналом , установки обратных св зей, поступивших с выхода VC второго распределител  76).
1
Сигналы с последовательно возбуждае№1х выходов С. Рг Cv Р второго распределител  76 блока 1 управлени  действуют аналогично сигНс1лам с выходов С г л Отличие действи  сигналов с выхода С ,. .. , С от действи  сигнала с выхода C имеет место при отрицательных заданных , значени х коэффициентов обратных св зей, устанавливаег их с помощью блоков задани  масштаба. Если задано отрицательное значение коэффициента обратной св зи, то с выхо .да знакового разр да шифратора 78 соответствующего блока обратных св зей на.третьи входы второй группы 80 элементов И поступает потенциальный сигнал. Если при этом на второй вход какого-либо из этих элементов И поступает сигнал с единичного выхода триггера соответствующего разр да первого или второго регистра 19 или 20, то импульс, поступающий через вход h синхронизации блока обратных св зей на первые входы всех элементов группы 80 элементов. И, проходит через данный элемент И на вход соответствующего элемента задержки группы 87 элементов задержки и по истечении времени задержки на вход -установки единицы соответствующего триггера группы 85 триггеров В результате перехода этого триггера из нулевого в единичное состо ние цеп.и св зей выходов данного разр да регистра 19 или 20 со входами соответствующего триггера группы 86 триггеров коммутируютс  так, что единичный выход данного разр да регистра 19 или 20 оказываетс  св занным со входом установки нул , а нулевой выход - со входом установки единицы триггера группы 86 триггеров . Благодар  этому после по влени  первой (со стороны младших разр дов ) едини цы в последовательном коде, проход щем через данную цепь обратной св зи, все остальные старшие разр ды инвертируютс  и, таким образом, на выходе этой цепи формируетс  модифицированный дополнительный код. Так реализуемс  заданна  отрицательна  обратна  св зь.
Формирование последовательного модифицированного дополнительного кода в любой из цепей обратных св зей блока обратных св зей иллюстрируетс  временными диаграммами, представленными на фиг. 8-11, где ; t сигнал на входе I синхронизации блока обратных св зей; S - сигнал на входе S установки нул ,- Тр - сигнал на единичном выходе триггера соответствующего разр да регистра 19 или 20, Т65 - сигнал на единичном выходе соответствующего триггера второй группы 85 триггеров; т86 сигнал на единичном выходе соответствующего триггера третьей группы 86 триггеров блока обратных св зей.
На фиг. 8 в качестве примера показано преобразование последовательного кода 0000001011001100 в последовательный модифицированный дополнительный код 1111110100110100; на фиг. 9 - то же, последовательного кода 0000010100110100 в последовательный модифицированный дополнительный ко  1111101011001100, на фиг. 10то же г последовательного кода 0000010110011011 в последовательный модифицированный дополнительный код 1111101001100101, на фиг, 11 то же, последовательного кода 0000010101101101 в последовательный модифицированный дoпoлниteльный код 1111101010010011.
Таким образом, последовательность сигналов на выходах Сч , PI , . . . f Сд) , Р второго распределител  76 блока 1 управлени  обеспечивает поочередное поразр дное ( начина  с младших разр дов) суммирование
V -разр дного содержимого регистра 19 с умноженным на коэффициент
К-), содержимым регистра 20 и V -разр дного содержимого регистра 20 с умноженным на коэффициент К содержимым регистра 19, причем коэффициенты К и k-jj могут быть положительными , отрицательными или равными нулю, а также поразр дное (начина  со старших разр дов ) отключение обратных св зей. Б результате в регистре 19 оказываетс  сумма Vo + )2о i а в регистре 20 - сумма Zo + ICiVo I После этого под действием очередного импульса генератора 45 импульсов второй распределитель 76 переходит с задержкой (в состо ние), в котором возбуждаетс  его выход 04. Сигнал с выхода СЦ проходит через элемент 73 ИЛИ на выход 5 блока 1 управлени  и далее на входы установки нул  блоков обратных св зей, где. он устанавливает в нуль все триггеры, находившиес  до этого в единичном состо нии. Этот же сигнал возбуждает вход элемента 55 И.
Следующий импульс генератора 45 импульсов проходит через элемент 55 И на счетный вход триггера 77 и переводит его из нулевого в единичное состо ние. По истечении времени задержки элемента 44 второй распределитель 76 переходит в нулевое состо ние, в котором возбужден его выход Н .
Вслед за этим последовательно возбуждаютс  выходы П , В , Сп, п , С второго распределител  76. В отличие от предыдущего цикла, сигнал с выхода В не проходит на выход Q блока 1 управлени , так как триггер 77 находитс  в единичном состо нии и промежуточные результаты, наход щиес  в регистрах 19 и 20, в регистры 23 и 24 не вывод тс . Кроме того сигнал с выхода SC проходит теперь не на выход К , а на выход блока 1 управлени  и дешее на установочные входы KCfi) блоков 32 и 34 обратных св зей. Тем самым подготавливаютс  цепи обратных св зей между парафазным параллельным выходом регистра 19 и входами первой группы 27 сумматоров с коэффициентом К а/
устанавливаемым с помощью блока 8 задани  масштаба, а также между парафазным параллельным выходом регистра 20 и входами второй группы 28 сумматоров с коэффициентом К4- , устанавливаемым с помощью блока- 10 задани  масштаба. Благодар  этому образуютс  два независимых замкнутых контура: в первый вход т регистр 19 перва  группа 27 сумматоров и первый сумматор 29, во второй - регистр 20, втора  группа 28 сумматоров и второй сумматор 30.
После установки обратных св зей Ка и 1с выполн етс  аналогичный списанному выше цикл последовательного суммировани  с поочередным поразр дным отключением обратных св зей. По окончании его в регистре 19 оказываетс  код величины V ( 1+ (Cj) + ), а в регистре 20 - код величины 1, (H-K.4)(Zo+ )
Далее возбуждаетс  выхрд Сд второго распределител  76, и очередной импульс генератора 45 импульсов устанавливает триггер 77 в нулевое-состо ние . В св зи с этим перед началом следующего цикла суммировани  сигнал с выхода В второго распределител  76 проходит на выход блоки 1управлени  и далее на командные входы блоков 13 и 14 элементов И. При этом коды величин , и 2 вывод тс  из регистров 19 и 20 соответственно в регистры 23 и 24.
В дальнейшем блок 1 управлени  обеспечивает многократное повторение одной и той же последовательности; установка коэффициентов Ki и К обратных св зей, суммирование с поразр дным отключением обратных св зей , установка блоков обратных св зей в нулевое состо ние, а триггера 77 - в единичное, установка коэффициентов Ка и К4 обратных св зей, суммирование с поразр дным отключением обратных св зей, установка блоков обратных св зей и триггера 77 в нулевое состо ние, вывод результатов вычислений. Таким образом, циклически повтор етс  последовательность операторов ( , rf , , { , Гр , 85 , В алгоритма функционированн  цифрового генератора функций. В результате в регистры 23 и 24 поступают последовательности значений двух генерируемлх функций при монотонном н равномерном изменении аргумента . Работа цифрового генератора функций в режиме 1 прекращаетс  при выключении генератора.
Кажда  последующа  napa-Sj. , 13 значений генерируемых функций выражаетс  через предыдущую пару Vj 7.1 с помощью рекуррентных формул
(UKi)(Vj4|c,Zj), (1) 2.)(() (2) Из этих формул следует система двух разностных уравнений, общее ре шение которой.имеет вид: -A(UKi)K; e bUu-K4) Сз) 2.A() + e(uic4) (4) ..()+(Uri))K,Vb; (5 (Гмик.)(иц) (6 д Cra.-M)7o-()KiVo )( ira-K4MHKiX IC4),, ),:to ( r,-Ki)lra-K4))(1+K4) и bf - .дискретный аргумент (число сддоенных циклов вычислени  функций Y и Z ). Таким образом/ реализаци  цифровым генератором функций рекурентных формул (1)и(2 дает тот же результат , что и вычисление значений функций и Z по формулам (3)и Вид генерируемых функций v} и 2 зависит от величин и знаков коэффициентов К. , , К5 «4 обратных св зей. Класс этих функций очень широк, поэтому рассмотрим только частные случае. , .. Случай 1: К-г О, Кд О, Ii,-K Рекуррентные формулы ( 1) и (2) провод тс  к виду йГ-Vf i Zj,,Vj.
% 0,011000000000000 +1,111111101000000 +1,111111111101000
0,010111100101000 +1,111111100111101 +1,111111111101000
V,i 0,010111001001101
и т.д. (здесь крайний левый разр д - знаковый).
Zo 0 01100000000000 +0,000000011000000 +0,000000000011000
2i 0,011000011011000 +0,000000010111100 +0,000000000010111
,011000110101011 Формулы (3) и ( 4 ) - к виду -;)oCO V M-2o.inKiN; T Vo5i iK:iN + ZoC05 k,N (,N-Q -ctg); 13; .CKiW ovctg-) Таким образом, использование рекуррентных формул (9) и ( 10) дает две синусоиды с одинаковыми амплитудой и частотой, но с разными начальными фазами. Измен   начальные значени  Vo Zo и их соотношение, можно измен ть масштаб по амплитуде и начальные фазы функций N и 2Измен   значение коэффициента Х-( t можно измен ть масштаб аргумента функции N и Z . В качестве примера рассмотрим получение функций V и Z по рекуррентным формулам С9) и (10 при следующих исходных данных +0, Vn +0,375, If) - . « , - , -. 2о +0, +0,0112; K +0, +0,000001001г . Начальные фрагменты р дов значений функций V и 2 , полученных с помощью рекуррентных формул ( 9 и (10), приведены в таблице. В каждом цикле вычислений из двоичного содержимого регистра 19 в соответствии с кодом коэффициента 1с вычитаетс  (путем суммировани  модифицированного дополнительного кода сдвинутое на 6 и на 9 р зр дов вправо ( в сторону младших разр дов) содержимое регистра 20; к содержимому регистра 2G прибавл етс  сдвинутое на б и на 9 разр дов вправо со- держимое регистра 19:
0,0000 о0,011000000000000+0,375
0,0175.10,010111100101000+0,367
0,0350 20,010111001001101+0,3590
0,0525 30,0.10110101101111+0,352
0,0700 40,010110010001101+0,344
0,0875 50,010101110100111+0,336
0,1050 60,010101010111101+0,328
0,1225 70,010100111010000+0,320
0,1400 80,010100011100000+0,313
0,1575 90,010011111101100+0,305
.
0,1750100,010011011110101+0,297
0,1925110,010010111111100+0,289
0,2100120,010010011111111+0,281
0,2275130,010001111111111+0,273
0,2450140,010001011111101+0,266
0,262515.0,010000111110111+0,258
0,2800160,010000011101111+0,250
0,2975170,001111111100100+0,242
0,3150180,001111011010110+0,234
0,3325190,001110111000110+0,227
0,3500200,001110010110100+0,219 Те же результаты получаютс  при вычислении значений V и по. формулам (11) и (12) или (13) и (14). ;Таким образом, реализаци  цифровым генератором функций рекуррентных формул (9) и (10) дает синусоиды (13) и (14). Случай 2: К4 1С2 0, Ъ - -К-,0. Рекуррентные (1) и (2) привод тс  к виду - Jj,,MUK,.)i (151 (16)
0,011000000000000
0,011000011011000
0,011000110101011
0,011001001111011
0,011001101000110
0,011010000001110
0,011010011010001
0,011010110010000
0,011011001001011
0,011011100000010
0,011011110110100
0,011100001100010
0,011100100001011
0,011100110110000
0,011101001010000
0,011101011101100
0,011101110000011 0,011110000010110
0,011110010100100
0,011110100101110
0,011110110110011 а формулы ( 3 ) и ( 4) - к виду } ,,9iH(HK4) i-e i- |Vo ;i «-nca)K,N +ioCoe ;o4-iCj) ,auK2)K-,M-afcie-| ; (19) 2W jS-hZ еа лиЦИ+КгЖ-,NvoirctQ :, (20) Таким образом, реализаци  цифровым генератором функций рекуррентных формул (15 и Мб) дает две затухающие (при ) или расход щиес  (при ) синусоиды с одинаковыми амплитудой и,частотой и с разньп-ш начальными фазам. Случай 3: Кг 0 , К4.0, ,0 Рекуррентные формулы (1) и (2) привод т к виду . ). а формулы (3) и (4) - к виду oCVii( (23 Z VoeViXiM+2o i - (24 При /Vo/7/2o/формулы (23) и (24 привод тс  к виду Л -л193 ) i 25 (M«-Artt,), (26 P /Vo/ 72o/- к виду 5 sti(.ti )| С1ч( К,Н+АУ4Ь-). Таким образом реализаци  цифро вьш генератором функций рекуррент ных формул (21) и (22) дает гипер болические синусоидальиыё и косинусоидальные функции. Случай 4: Дг , Рекуррентные формулы (1) и ( 2| привод тс  к виду ji.-cuKjjijj; J44-(. а формулы (3) и (4) - к виду ,Л Таким образом,реализаци  цифровым генератором Функций рекуррентны формул (29) и (30) дает две экспо ненты . В режиме II генерировани  отрезков р дов значений функций на заданном интервале изменени  аргумента d периодизацией решени  цифровой генератор функций работает следующим образом. Перед включением цифрового генератора функций переключатель 38 режимов блока 1 управлени  устанавливают в положение два. С помощью пер вых 1 блоков ввода группы 2 и первых vn блокбв ввода группы 3 устанавливают соответственно к слагаемых 01 , Oj / . . . . f SH и слагаемых Ь , b2 Ьщ начальных значений двух одновременно генерируе мх функций. С помощью блоков 7-10 задани масштаба устанавливают требуемые значени  коэффициентов обратных св зей К (4 / kj k4. соответственно. Кроме того, при. необходимости с помошью переключателей 5 и 6 устанавливают разрешение формировани  дополнительного кода в блоках 25 и 26 формировани  кода. После этого с помощью выключател  37 блока 1 управлени  включают цифровой генератор функций. После включени  цифровой генератор функций в режиме II работает также, как и в режиме 1, с тем отличием, что после вывода каждой очередной пары вы1численных текущих значений генерируемых функций по сигналу с выхода Сц второго распределител  76 блока 1 управлени  выполн етс  проверка равенства действительного и заданного значений X и Х аргумента (оператор С алгоритма функционировани f представленного на фиг. 5}. При Х Хз цифровой генератор функций переходит в исходное состо ние на начало следующего периода вычислений. Этот переход иллюстрируетс  фиг. 12, на которой приведена временна  дйаграм;ма работы блока 1 управлени  в режиме II при переходе к началу следующего периода вычислений. На 4«г. 12 обозначены: ГИ - сигналы на выходе генератора 45 импульсов{ б , , Ц ,... , ЦВ - сигналы на одноименных выходах первого распределиел  75 блока 1 управлени ми , П , В , CM , П-, VC, Сч, Рч , ..., Cju Pju C(t( / Р , 04 - сигйалы на одноигиенных рыходах второго распределител  76; ТО , T-f - сигналы ра нулевом и единичном выходах триггера 77, д , |) , г , ф ; Р - сигналы на выходах ( , , г, С, i блока 1 управлени  , сС- сигнал на входе oi блока 1 управлени , DH - сигнал на шине ЛН установки нул  распределителей 75 и 76. После окончани  цикла вычислений с обратными св з ми ( .(установленными сигналом с выхода блока 1 управлени  второй распределитель 76 переходит в состо ние, в котором возбужден его выход С . Очередной импульс с выхода генератора 45 импульсов проходит через злемент 55 И на счетный вход триггера 77 и уста навливает его в нулевое состо ние. Этот же импульс по истечении времени задержки элемента 44 задержки устанавливает второй распределитель 76 в нулевое состо ние, в котором возбужден его выход Н , а по истечении времени задержки элемента 43 задержки проходит на выход f блока 1 управлени  и соединенный с ним счетный вход счетчика 35, который переходит в очередное состо ние. Если при этом код текущего значени  X аргумента на парафазном параллельном выходе счетчика 35 совпадает с кодом заданного значени V-j. аргумента на выходе значащих разр дов задатчика 4 аргумента/ то на выходе схемы сравнени  возникает потенциальный сигнал сС , который поступает на вход d блока 1 управлени  и возбуждает вход элемента 53 И. Под действием следующих трех импульсоВ генератора 45 импульсов последовательно возбуждаютс  выходы П , В , Си второго распределител  76.
Сигнал с Е(ыхода В проходит на выход f блока 1 управлени  и далее на командные входы блоков 13 и 14 элементов И, обеспечива  тем самым вывод результатов вычислений из регистров 19 и 20 соответственно в регистры 23 и 24,
Сигнал с выхода С при возбужденном входе оС блока 1 управлени  проходит через элемент 53 И н.а вход элемента 42 задержки. По истечении времени задержки этот сигнал поступает через элемент 68 ИЛИ на шинуУН установки нул  распределителей 75 и 76. Первьой распределитель 75 переходит в нулевое состо ние, в котором возбуждены его выход 5 и св занные с ним выходы е и «5 блока 1 управлени / при этом регистры 19 и 20, счетчик 35, блоки 25 и 26 формировани  кода и блоки 31 - 34 обратных св зей, устанавливаютс  в нулевое состо ние одновременно исчезает сигнал на входе d блока 1 управлени . Второй распределитель 76 переходит в нулевое состо ние, в котором возбужден его выход Н , при этом исчезает сигнал на выходе Сп , вызвавший, в конечном счете, установку нул . Таким образом, длительность сигнала установки нул  на шине УН примерно равна времени задержки элемента 42 задержки.
С установки цифрового генератора функций в исходное состо ние начинаетс  следующий период вычислений . Таким образом, осуществл етс  периодизаци  вычислени  значений генерируемых функций на заданном интервале изменени  аргумента, ограничиваемом кодом на выходе цифрового эалатчика 4 аргумента. В течение каждого периода вычислений в п тый и шестой регистры 23 и 24 поступают последовательности значений двух генерируемых функций в пределах заданного ограниченного интервала изменени  аргумента. Работа цифрового генератора функций в режиме II прекращаетс  при включении генератора .
При отрицательных заданных значени х аргумента Хо. с единичного выхода знакового разр да задатчика 4 аргумента на командные входы U блоков 25, 26 формировани  кода поступает сигнал, который при наличии раз-, решающего сигнала V , поступающего с выхода переключател  5 или 6, вызывает преобразование последова-- . тельного кода на информационном входе W соо тветствующего блока 25 или 26 в дополнительный по отношению к нему код на выходе этого блока. Благодар  этому имеетс  возможность получать функции отрицательного аргумента . Например, если при положительном аргументе на ВЕЛХоде регистра 24 формируетс - последовательный р д значений функции
l Vo5iMK Ni-ZoCOsKiNi, (зз;
;то при формировании в блоке 25 до полнительных кодов слагаемых (т.е.
при перемене их знаков получаетс 
функци 
2,,--Vo5iM( Со5(.-1с,м). (34;
Блоки 25 и 26 формировани  кола
(фиг. 4 ) работают следующим образом.
При подаче на информационный вход и) последовательного кода, начина  с младших разр дов, перва  единица кода, проходит через элемент 90 И (так как триггер 92 находитс  в нулевом состо нии), и элемент 94 ИЛИ на выход блока формировани  кода. Эта же единица поступает на один из входов элемента 88 И и если при этом возбуждены командный и разрешакхиий входы и и V блока формировани  ко да, св занные с другими входами элемента 88 И, то импульс синхронизации , поступающий на вход ф синхронизации блока формировани  кода, про ходит через элемент 88 И на вход элемента 91 задержки. По истечении времени задержки этот импульс устанавливает триггер 92 в единичное состо ние, после чего на выход блока формировани  кода через элемент 89 И и элемент 94 ИЛИ проходит инверси  оставшейс  части преобразуемого последовательного кода. Таким образом , на выходе блока 25 или 26 формируетс  последовательный дополнительный код.
Формирование последовательного дополнительного кода в блоках 25, 26 формировани  кода иллюстрируетс  временными диаграмма у1и представленными на фиг. 13 - 16, где су - сигнал на входе V синхр низации блока формировани - кода{ 5 - сигнал на входе S установки нул ; . (JD - сигнал на информационном входе (V i 792 сигнал на единичном выхо де триггера 92/ .БфК - сигнал на выходе блока ф мирован 1  кода. На фиг . 13 в качестве примера п казано преобразование последовател ного кода 00101100 в последователь ный дополнительный код 11010100. На фиг. 14 показано преобразова ние последовательного кода 0110010 в последовательный дополнительный код 10011100. На фиг. 15 показано преобразова ние .последовательного кода 0110101 в последовательный дополнительный код 10010101. На фиг. 16 показано преобразование последовательного кода 00101 в последовательный-дополнительный код 11010011.. В режиме III генерировани  отдельных значений функций при определенном заданном значении аргумента с периодизацией решени  цифр вой генераторифункций работает следующим образом. Перед включением цифрового генератора функций переключатель 38 режимов блока 1 управлени  устанав ливают в положение три. С помощью первых m блоков ввода группы 2 и первых hi блоков ввода группы 3 устанавливают соответственно Ш сла гаемых q,, , Q , ..., q и Ki слаraevttjx til ba. г . bm начальных значений двух одновременно генерируемых функций. С помощью последних П -W блоков ввода группы 2 и последних I1-W блоков ввода группы 3 устанавливают соответственно h-W слагаемых а,„ , ..., сла гаемых -- Ь посто н ных составл ющих генерируемых функа1ий . С помощью блоков 7-10 задани  масштаба устанавливают требуекы значени  коэффициентов обратных св зей К/|г Ку Кроме того при необходимости с помощью переклю чателей 5 и 6 устанавливают разрешение формировани  дополнительного кода в блоках 25 и 26 формировани  кода. После этого с помощью выключател  37 .блока 1 управлени  включают цифровой генератор функций. После включени  цифровой генератор функций в режиме III работает также, как и в режиме Г, с тем отличием , что вывод текущих значений генерируекых функций по сигналам с выхода & второго распределител  76 блока 1 управлени  не производитс , а по сигналу с выхода Сц , как в режиме II, выполн етс  проверка равенства действительн.ого и заданного значений X и .X харгумента ( оператор Сц алгоритма функционировани , представленного на фиг. 5). При , цифровой генератор функций переходит к поочередному вводу и суммированию слагаемых и посто нных составл ющих генерируеьолх функций, а после окончани  суммировани  переходит в исходное состо ние на начало следук дего периода вычислений. На фиг. 17 приведена временна  диаграмма работы блока 1 управлени  в режиме III при переходе от вычислени  текущих значений переменных составл ющих генерируемых функций к поочередному вводу и суммированию слагаемых посто нных составл ющих. На фиг. 17 обозначены: ГИ сигналы на выходе генератора -45 импульсов; ЦВ5 Ll«i4 сигналы на одноименных выходах первого распределител  75 блока 1 управлени / H,TI,ft,Сп, п , VC,C,P,,.. ,с Рд,с.. .,С,р,С -сигналы на одноименных выходах второго распределител  76 , ТОД- - сигналы на нулевом и единичном выходах триггера 77, ii,r, tjr,e - сигналы на выходах f), Г , (V Е блока 1 :упратвлени , d - сигнал на входе d блока 1 управлени Г. После окончани  цикла вычислений с обратными св з ми К д и ,4 (установленными сигналом с третьего выхоДа блока 1 управлени  | второй распределитель 76 переходит всосто ние , в котором возбужден, его выход С4. Очередной импульс с выхода генератора 45 импульсов проходит через элемент 55 И на счетный вход триггера 77 и устанавливает его в нулевое состо ние. Этот же импульс по истечении времени задержки элемента 44 задержки устанавливает второй распределитель 76 в нулевое состо ние, в котором возбужден его ьыход Н , а по истечении времени задержки элемента 43 задержки проходит на выход Е блока 1 управлени  и соединенный с ним счетный вход счетчика 35, который переходит в очередное состо ние. Если при этом код текущего значени  X аргумента на парафазном параллельном выходе счетчика 35 совпадает с кодом Вешанного значени  X-j аргумента на выходе значащих разр дов задатчика 4 аргумента, то на выходе блока 36 возникает потенцйгшьный сигнал который поступает на вход б блока 1 управлени  и возбуждает вход элемента 52 И. Под действием следующих.-рех импульсов генератора 45 импульсов пос ледопательно возбуждаютс  выходы П , В , второго распределител  Сигнал с выхода Си поступает на вход элемента 52 И. Очередной импул с выхода генератора 45 импульсов проходит через элемент 52 И и элемент 67 ИЛИ на вход элемента 41 задержки . По истечении времени задерж ки он поступает на счетный вход первого распределител  75 и переводит его в состо ние, в котором возбужден его выход . и которое используетс  только дл  устранени   влени  гонок (сост заний) , выход п не используетс . Сигнал, по вившийс  на выходе i ri-f-i используетс  в качестве команды ввода первой пары слагаемых ОгУ14-1 Ь|71«-1Г ОСТОЯННЫХ СОСТЗВЛЯЮЩИХ двух генерируемых функций. Поочередный ввод и суммирование всех слагаемых а м)-«-1 р.... а, bm-n . , . , 1оу, посто нных составл ющих в режиме III выполн етс  точно так же, как ввод и суммирювание слагае мых q , ,.., а ., tXi г... / bw начальных значений. В результате в регистре 19 образуетс  код сумма f а в регистре 20 - код суммы Z b+ZjtS, где b.. bi f Vw и 1x3- значени  функ ций у и z при t-X. Сигнал на последнем выходе ВО первого распределител  75 блока 1 управлени  используетс  дл  вывода полученных результатов. Он проходит через элемент 70 ИЛИ и элемент 56 И на выход Ц блока 1 управлени и далее на командные входы блоков 13 и 14 элементов И, обеспечива  тем caNBbiM вывод результатов вычислений из регистров 19 и 20 соответ венно в регистры 23 и 24. После этого первый распределитель 75 переходит в нулевое состо  ние, в котором возбужден его выход , что приводит к установке цифре вого генератора функций в исходное состо ние на начало следующего пери да вычислений. На фиг. 18 приведен временна  диаграмма работы блока 1 управлени  в режиме III при переходе на начало следующего периода вычислений . На фиг. 18 обозначены: ГИ - сигналы на выходе генератора 45 импульсов; , ,|, Ц, „.,Ц ВО сигналы на одноимен . ных выходах первого распределител  75, H,n,5,Cn,,Q,,P,..,,C РЛ.,СЛМ, ( сигналы на одноименных выходах второго распределител  76/ |ПV сигналь на выходах о , Г, с блока 1 уТ1равлени . С установки цифрового генератора функций в исходное состо ние начинаетс  следующий период вычислений. Таким образом, осуществл етс  периодизаци  вычислени  отдельных значений функций при определенном заданном значении аргумента. В конце каждого периода вычислений в регистры 23 и 24 поступают вычисленные: значени  двух генерируемых функций при заданном значении аргумента у Работа цифрового генератора функций в режиме III прекрсицаетс  при выключении генератора. Данный генератор функций обеспечивает возможность получени  различных видов функций - тригонометрических и гиперболических синусоидальных и косинусоидальных функций, показательных функций и других функций более общего вида, а также возможность оперативного изменени  масштаба аргумента/ позвол ет поочередно вводить в параллельном коде слагаемые начальных значений генерируемых функций, а также поочередно вводить слагаемые их посто нных составл ющих/ дает возможность многократного повторени  вычислени  функций заданного аргумента или отрезков р дов значений функций на заданном интерВсше изменени  аргумента (периодизации решени ). Таким образом, введение в цифровой генератор функций дополнительных блоков и новых св зей .между блоками обеспечивает расширение функциональных возможностей генератора . Отрока1 (8.9,10) Dm (регистра 13(20) К гриппе элементов или nfiS)
tn.S

Claims (4)

1. ЦИФРОВОЙ ГЕНЕРАТОР ФУНКЦИЙ , содержащий два 7 -разрядных регистра сдвига ( -V -число разрядов в предоставлении генерируемой функции) , два сумматора, выходы которых . подключены к последовательным входам соответствующих V -разрядных . реги-т стров сдвига, счетчик, блок совпадения кодов и блок управления, о т личающийся тем, что, с целью расширения функциональных возможностей. цифрового генератора функций за счет изменения масштабов аргумента и функций, многократного повторения вычисления функций заданного аргумента или отрезков рядов значений на заданном интервале изменения аргумента, а также получения гиперболических, показательных и других функций, он содержит задатчик аргумента, две группы по И блоков ввода параметров ( И -число пар параметров) , две группы по и блоков элементов И, два блока элементов ИЛИ, .два /. -разрядных регистра сдвига ( Д -число разрядов в представлении параметров , Д , два блока формирования кода, два гереключателя, две группы по з) сумматоров, четыре блока задания масштабов, четыре блочка обратных связей, две группы по
5) элементов ИЛИ, два блока элементов И и два регистра, причем выходы блоков задания параметров первой и второй групп подключены к информационным входам соответствующих бло ков элементов И одноименных групп, выходы блоков элементов И первой и второй групп через первый и второй блоки элементов ИЛИ соответственно подключены к параллельным входам первого и второго Λ -разрядных регистров сдвига, последовательные выходы которых подключены к информационным входам соответствующих блоков формирования кода, разрешающие входы блоков формирования кода под'ключены к выходам соответствующих переключателей, первые входы первого и второго сумматоров подключены к вы-, ходам первых сумматоров первой и .второй групп соответственно, первый вход ι-го (ϊ = 1 -V) сумматора первой и второй групп, кроме -го сумматора в каждой группе, подключен к выходу ( ι + 1)-го сумматора -той же' группы, первые входа V -х сумматоров первой и второй групп подключены к выходам первого и второго блоков формирования кодов соответственно, последовательные выходы первого и второго V'-разрядных регистров сдвига подключены к вторым входам первого и второго сумматоров соответственно, параллельный выход первого V -разрядного регистра сдвига подключен к информационным входам первого и второго блоков обратных связей и через первый блок элементов И к входу первого’ : регистра, параллельный выход второго
-О -разрядного регистра сдвига- под•ключен к информационным входам третьего и четвертого блоков обратных связей и через второй блок элементов И к входу второго регистра, выходы первого и второго регистров являются выходами цифрового генератора функций, выхода блоков задания масштабов подключены к масштабирующим входам соответствующих блоков обратных связей, ι -е выходы второго и третьего блоков 'обратных
SU„„ 1035594 >
связей через 1 -й элемент ИЛИ первой группы подключены к второму входу ί -го сумматора первой группы, i -е выхода первого и четвертого блоков обратных связей через j -й элемент ИЛИ второй группы подключены к второму входу ΐ -го сумматора второй группы, знаковый выход задатчика аргумента подключен к командным входам блоков формирования кода, информационный выход задатчика кода и выход счетчика подключены к входам бло'ка совпадения кодов, выход которого подключен к входу блока управления, j -й выход первой группы блока управления подключен к ί -у отключающему входу каждого блока обратных связей, j -й (;= 1) выход второй группы блока управления подключен к управляющим входам j-х блоков элементов И первой и второй групп, первый выход третьей группы блока управления подключен к установочным входам счетчика и V -разрядных регистров сдвига, второй выход третьей группы блока управления подключен к управляющим входам первого и второго блоков элементов И, третий выход третьей группы блока управления подключен к первым синхронизирующим входам второго и четвертого блоков обратных связей, четвертый выход третьей группы блока управления под.ключен к первым синхронизирующим входам первого и третьего блоков обратных связей, пятый выход третьей группы блока управления подключен к счетному входу счетчика, шестой выход третьей группы блока управления подключен к входам управления сдвигом λ -разрядных регистров сдвига и к синхронизирующим входам блоков формирования кода, седьмой выход третьей группы блока управления подключен к вторым синхронизирующим входам всех блоков обратных связей, восьмой выход третьей группы блока управления подключен к установочным· входам всех блоков обратных связей и блоков формирования кода.
2. Генератор по π. 1, отличающийся тем, что блок управления состоит из выключателя, переключателя режимов, шести элементов задержки, генератора импульсов, шестнадцати элементов И, десяти элементов ИЛИ, трех элементов НЕ, триггера и двух распределителей импульсов , причем выход выключателя подключен к первому входу первого элемента И и к входу первого элемента задержки, выход первого элемента задержки подключен к первому входу второго элемента И, а также через первый элемент НЕ к второму входу первого элемента И, а через второй элемент задержки к управляющему' входу генератора импульсов, выход которого подключен к первым входам элементов И с третьего по одиннадцатый, выходы третьего, четвертого и пятого -элементов И подключены к входам первого элемента ИЛИ, выход которого через третий элемент задержки подключен к переключающему входу первого распределителя импульсов, первый выход первого распределителя импульсов подключен к первому входу второго элемента ИЛИ, выходы первого распределителя импульсов, имеющие номера 1 + 2^( где К = 1,М , т число пар параметров, задающих слагаемые начальных значений функций) или 2 (1 + kn+f) ( где р = 1 - h - W) подключены к входам третьего элемента ИЛИ, выход которого подключен к первому входу четвертого элемента ИЛИ, к вторым .входам четвертого, седьмого и одиннадцатого элементов И и к установочному входу триггера, 2(р? + 1)-й выход первого распределителя импульсов подключен к вторым входам четвертого элемента ИЛИ, шестого и девятого элементов И, к первым входам двенадцатого и тринадцатого элементов И и к входу переключателя режимов, первый выход которого подключен к первому входу пятого элемен'та ИЛИ, второй выход - к второму входу пя’ того элемента ИЛИ и к первому входу # четырнадцатого элемента И, третий выход-переключателя режимов подключен к второму входу пятого элемента И, выход четвертого элемента ИЛИ через второй · элемент НЕ подключен к вторым входам третьего и десятого элементов И, выхЪды девятого, десятого и одиннадцатого элементов И подключены к входам шестого элемента ИЛИ, выход которого через четвертый элемент задержки подключен к переключающему входу второго распределителя импульсов, первый выход второго распределителя импульсов подключен к третьим входам четвертого и десятого элементов И и через третий элемент НЕ - к третьим входам третьего и одиннадцатого элементов И, третий выход второго распределителя импульсов и выход пятого элемента ИЛИ подключены к входам пятнадцатого элемента И, четвертый выход второго распределителя импульсов подключен к третьему входу пятого и второму входу четырнадцатого элементов И, шестой выход второго распределителя импульсов подключен к . вторым входам двенадцатого и тринадцатого элементов И, выходы второго распределителя импульсов, имеющие номера 5+21 , подключены к входам седьмого элемента ИЛИ, а имеющие номера 5 + 2 (Ц+ ф)(где μ = ψ - λ-, ty = 1 - Λ) -к входам восьмого элемента ИЛИ, 2 (л) - 7) -й выход второго распределителя импульсов подключен к второму входу второго элемен1035594 та ИЛИ и к третьему входу шестого элемента И, четвертый вход пятого и третий вход четырнадцатого элементов И подключены к входу блока управления, выход первого элемента И подключен к первому входу,.а выход четырнадцатого элемента И через пятый элемент задержки к второму входу девятого элемента ИЛИ, выход которого подключен к установочным входам распределителей импульсов, 2И + 3 -й выход первого распределителя импульсов и выход пятнадцатого „элемента И через десятый элемент ИЛИ подключены к второму входу второго элемента И, выход шестого элемента И подключен к счетному входу триггера и через шестой элемент задержки к первому -входу шестнадцатого элемента И, прямой выход триггера подключен к третьему входу две-? надцатого элемента И, а инверсный выход триггера к третьим входам второго и тринадцатого элементов Ии к второму входу шестнадцатого элемента И, б + 2Ϊ —й выход второго распределителя импульсов является i -м выходом первой группы блока управления, выходе номером 2к или с номером 1 + 2 + t) первого распределителя импульсов является соответственно К —м или П? + f -м выходами второй группы блока управления, первый выход первого распределителя импульсов, выходы второго, двенадцатого, тринадцатого, шестнадцатого, седьмого и восьмого элементов И и выход второго элемента ИЛИ являются выходами соответственно с первого по восьмой третьей группы блока управления.
3. Генератор по π. 1, отличающийся тем, что каждый блок обратных связей состоит из шифратора, трех групп по V триггеров, двух групп по -V элементов И первой ступени,V элементов ИЛИ первой ступени, 4) групп До четыре , элемента И второй ступени, *9 групп по два элемента ИЛИ второй ступени, ή) элементов задержки, причём вход шифратора является масштабирующим входом блока обратных связей, информационные выходы шифратора подключены к первым входам элементов И первой ступени первой группы, вторые входы которых подключены к первому синхронизирующему входу блока обратных связей, знаковый выход шифратора подключен к первым входам элементов И первой ступени второй группы, вторые входы которых подключены · к второму синхронизирующему входу блока обратных- связей, первый вход i -го элемента ИЛИ первой ступени является ΐ -м отключающим входом блока обратных связей,а выход этого элемента ИЛИ подключен к нулевому входу i-го триггера первой группы, 'выход ΐ -го элемента И первой ступени первой группы подключен к единичному входу 1 -го триггера первой группы, выход i -го элемента И пер- . вой ступени второй группы через i -й элемент задержки подключен к единичному входу ί -го триггера второй группы, выход 1 -го триггера первой группы подключен к первым входам элементов Й второй ступени * -й группы, прямой выход -· -го триггера второй группы подключен к вторым входам второго и третьего элементов И второй ступени 1 -й группы, инверсный выход i -го триггера вто? рой группы подключен к вторым входам первого и четвертого элементов И второй ступени i-й .группы, третьи входы -i-ro элемента И первой ступени второй группы, а также первого и третьего элементов И второй ступени 1 -й группы подключены к прямому входу ·} -го разряда информационного входа блока обратных связей, третьи входы элементов И второй ступени i —й группы подключены к инверсному входу i -го разряда информационного входа блока обратных .связей, выходы первого и второго элементов И второй ступени i-й группы через первый элемент ИЛИ второй ступени -i —й группы подключены к единичному входу ί-го триггера третьей группы, выходы третьего и четвертого элементов И второй ступени ί-й группы через второй элемент ИЛИ второй ступени ΐ-й группы подключены к нулевому входу ϊ -го триггера третьей группы, нулевые входы всех триггеров второй группы, вторые входы всех элементов ИЛИ перовой ступени и третьи входы вторых элементов ИЛИ второй ступени всех групп подключены к установочному входу блока обратных связей, вы'ходы триггеров третьей группы являются выходами блока обратный связейч •
4. Генератор по π. 1, о т л ичающийся тем, что каждый блок формирования кода состоит из трех элементов И, элементов. ИЛИ, НЕ, элемента задержки и триггера, причем . вход элемента НЕ и первые входы первого и второго элементов И подключены к информационному входу блока формирования кода, выход элемента 'НЕ подключен к первому входу третьего элемента И, второй, третий и четвертый входы первого элемента И являются командным, разрешающим и синхронизирующим входами блока формирования кода, выход первого элемента И через элемент задержки подключен к единичному входу триггера, нулевой вход которого является установочным входом блока формирования кода, прямой и инверсный выхода триггера под1035594 ключены к вторым входам третьего и второго элементов И соответственно, выходы второго и третьего элемен тов И через элемент ИЛИ подключены к выходу блока формирования ко да.
SU813325964A 1981-06-10 1981-06-10 Цифровой генератор функций SU1035594A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813325964A SU1035594A1 (ru) 1981-06-10 1981-06-10 Цифровой генератор функций

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813325964A SU1035594A1 (ru) 1981-06-10 1981-06-10 Цифровой генератор функций

Publications (1)

Publication Number Publication Date
SU1035594A1 true SU1035594A1 (ru) 1983-08-15

Family

ID=20972329

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813325964A SU1035594A1 (ru) 1981-06-10 1981-06-10 Цифровой генератор функций

Country Status (1)

Country Link
SU (1) SU1035594A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 341045, кл. G 06 G 7/26, 1970. 2. Авторское свидетельство СССР № 588626, кл. Н 03 К 13/02, 1977. *

Similar Documents

Publication Publication Date Title
GB1517170A (en) Method of producing pseudo-random binary signal sequences
SU1035594A1 (ru) Цифровой генератор функций
US3947674A (en) Code generator to produce permutations of code mates
US3277462A (en) Parallel-parallel encoding system
US3764787A (en) Method and apparatus for pulse distribution with variable time interval for pulse train generation
Nieznanski Maximum pulse-position and counting errors of binary rate multipliers
RU2792598C1 (ru) Устройство формирования систем трехкратных производных нелинейных рекуррентных последовательностей
SU1327134A2 (ru) Устройство дл определени характеристической функции
SU860082A1 (ru) Стохастический интегратор
SU1311024A1 (ru) Преобразователь угловых перемещений в код
SU947856A1 (ru) Многоканальный параллельный генератор псевдослучайных чисел
SU1399756A1 (ru) Устройство дл моделировани систем массового обслуживани
SU851425A1 (ru) Нелинейный интерпол тор
SU1244658A1 (ru) Устройство дл определени двузначного характера элементов конечного пол
SU1552362A2 (ru) Генератор случайного потока импульсов
SU798902A1 (ru) Интегро-дифференциальный вычис-лиТЕль
SU1003315A1 (ru) Устройство дл управлени периодом следовани импульсов
SU924715A2 (ru) Число-импульсный функциональный преобразователь
SU1734091A1 (ru) Устройство дл вычислени тангенса
SU993244A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1120490A1 (ru) Дробный делитель частоты следовани импульсов
SU1252792A1 (ru) Устройство дл решени систем линейных дифференциальных уравнений
SU877557A1 (ru) Генератор функций Уолша
SU942004A1 (ru) Цифровой преобразователь координат
SU1109738A1 (ru) Устройство дл выбора упор доченной последовательности данных