SU1023642A1 - Устройство дл блокировки импульса - Google Patents
Устройство дл блокировки импульса Download PDFInfo
- Publication number
- SU1023642A1 SU1023642A1 SU823375022A SU3375022A SU1023642A1 SU 1023642 A1 SU1023642 A1 SU 1023642A1 SU 823375022 A SU823375022 A SU 823375022A SU 3375022 A SU3375022 A SU 3375022A SU 1023642 A1 SU1023642 A1 SU 1023642A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- trigger
- input
- output
- bus
- zero
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
УСТРОЙСТВО ДЛЯ БЛОКИРОВКИ ИМПУЛЬСА, содержащее четыре триггера, управл ющуй шину и информационную шину , котора подключена к единичному входу первого триггера и первому единичному входу второго триггера, пр мой выход которого соединен с выходной шиной, а инверсный выход - с нулевым входом первого триггера, пр мой выход третьего триггера соединен с первым нулевым входом второго триггера и единичным входом четвертого триггера, нулевой вход которого соединён с пр мым выходом первого триггера и вторым единичным входом второго триггера, а пр мой выход четвертого триггера соединен с вторым нулевым входом второго триггера, о тл и ч а ю щ е е с тем, что, с целью повышени помехоустойчивости, нулевой вход третьего триггера сое- . динен с управл ющей шиной, а единичг ,ный вход - с пр мым выходом второго : триггера.
Description
Изобретение относитс к области импульсной техники и может быть использовано при реализации техническ средств дискретной автоматики и вылислительной техники, в частности в делител х частоты с вырезанием импульсов . Известно устройство, Обеспечивающее блокировку Управл ющим сигнало одного импульса из последовательности входных импульсов. Устройство содержит два.триггера, срабатывающих по заднему фронту входных импул . сов и логические элементы -И и ИЛИ, входную управл н цую шину, входную информационную шину и выходную шину , причем управл кща шина соеди-. нена с входом.триггера, информационна шина - с входом триггера и .входом элемента, выход которого сое с выходной шиной fl Недостаток устройства - относите но низка помехоустойчивость: устройство может сработать от кратковременной импульсной помехи, перебрасывающей входной триггер при определенном фазовом соотношении ее с импульсами на .информационном вход Наиболее близким к изоб ретеншо вл етс переключающее устройство, содержащее четыре триггера, управл квдую шину и информационную шину, ко тора подключена к единичному входу первого триггера и первому еди-. ничному входу второго триггера,-пр мой выход которого соединен с выход ной шиной устройства, а инверсный , выход - с нулевым входом первого триггера, пр мой выход третьего три гера соединен с первым нулевым входом , второго триггера и единичным входом четвертого триггера, нулевой вход которого соединен с пр мьм выходом первого триггера и вторым ед ничным входом второго триггера, а пр мой выход четвертого триггера со единен с вторым .НуЛеВЬМ В СОДОМ ВТОрого триггера, нулевой вход третьего триггера соединен с выходом чет вертого триггера а единичный вход с входной управл ющей шиной. В устройстве исходное состо ние устанавл ваетс после подачи на входную- информационную шину первого импульса положительной пол рности. Последующие входные импульсы проход т на выход устройства в инвертированном виде. Сигнал отрицательной прл рнос поступак ций на входную управл ющую 1аину, перебрасывает третий триггер, в результате чего на прохождение очередного импульса на выход устрой ства накладываетс запрёт . помехоустойчивость известного ус ройства относительно невысока, так как оно может сработать от кратковременной импульсной помехи достаточной дл переброса третьего триггера . . Цель изобретени - повышение по .мехоустойчивости устройства дл блокировки импульса. Указанна цель достигаетс тем, что в устройстве дл блокировки импульса , содержащем четыре триггера, . управл ющую шину и информационную шину, котора подключена к единичному входу первого триггера и первому единичному входу второго триггера , пр мой выход которого соединен с выходной шиной, а инверсный выход - с. нулевым входом первого триггера, пр мой выход третьего триггера соединен с первым нулевым входом второго триггера и единичным входом четвертого триггера, нулевой вход которого соединен с пр мым выходом первого триггера и вторым единичным входом второго триггера, а пр мой вьЬсод четвертого триггера соединен с вторым нулевым входом второго триггера, нулевой вход третьего триггера соединен с управл ющей шиной, а единичный вход - с пр мым выходом второго триггера. На фиг. 1 представлена функциональна схема устр ойства дл бло:кировки импульса; на фиг. 2 - временна диаграммы его работы. Устройство содержит информационную шину 1, подключенную к единичному входу первого триггера 2 и первому единичному входу второго триггера 3, пр мой выход которого соеди- нен с выходной шиной 4 и единичньш. входом третьего триггера 5, а инверсшз1й выход - с нулевым- входом триг-г гера, нулевой вход триггера 5 соединен с управл ющей шиной б, пр мой выхрд триггера 5 соединен с первым нулевым входом триггера 3 и единичным входом четвертого триггера; 7, нулевой входкоторого соединен с пр мым выходом триггера 2 и вторым единичным входом триггера 3, пр мой 6ыход триггера 7 соединен с ртОрым нулевым входом триггера 3. Триггеры устройства могут быть выполйены .на логических .элементах И-НЕ, сигнатад на входных шинах имеют положи тельную пол рность, а на выходной шине - отрицательную. При выполнении триггеров на логических элементах ИЛИ-НЕ пол рности сигналов мен етс на противоположную. На фиг. 2 обозначены временные диаграммы сигналов: 8 - на шине I; 9 -.на шине 6; 10 - на пр мом выходе; триггера 2; 11 - на инверсном выходе триггера-2; 12 - на инверсном выходе триггера 3; 13 - на пр мом выходе триггера 5; 14 - на инверсном выходе триггера 5; 15 - на пр мом вы (ходе триггера 7; 16 - на инверсном
Claims (1)
- УСТРОЙСТВО ДЛЯ БЛОКИРОВКИ ИМПУЛЬСА, содержащее четыре триггера, управляющую шину и информационную шину, которая подключена к единичному входу первого триггера и первому единичному входу второго триггера, прямой выход которого соединен с выход- ной шиной, а инверсный выход - с нулевым входом первого триггера, прямой выход третьего триггера соединен с первым нулевым входом второго триггера и единичным входом четвертого триггера, нулевой вход которого соединён с прямым выходом первого триггера и вторым единичным входом второго триггера, а прямой выход четвертого триггера соединен с вторым нулевым входом второго триггера, о тл и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости, нулевой вход третьего триггера сое- . динен с управляющей шиной, а единичт ный вход - с прямым выходом второго триггера. ί точной для переброса третьего триггера.Цель изобретения - повышение помехоустойчивости устройства для блокировки импульса.Указанная цель достигается тем, что в устройстве для блокировки импульса, содержащем четыре триггера, . управляющую шину и информационную шину, которая подключена к единич10 ному входу первого триггера и первому единичному входу второго триггера, прямой выход которого соединен с выходной шиной, а инверсный выход - с нулевым входом первого 4 5 триггера, прямой выход третьего триггера соединен с первым нулевым входом второго триггера и единичным входом четвертого триггера, нулевой вход которого соединен с пря25
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823375022A SU1023642A1 (ru) | 1982-01-04 | 1982-01-04 | Устройство дл блокировки импульса |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823375022A SU1023642A1 (ru) | 1982-01-04 | 1982-01-04 | Устройство дл блокировки импульса |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1023642A1 true SU1023642A1 (ru) | 1983-06-15 |
Family
ID=20989916
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823375022A SU1023642A1 (ru) | 1982-01-04 | 1982-01-04 | Устройство дл блокировки импульса |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1023642A1 (ru) |
-
1982
- 1982-01-04 SU SU823375022A patent/SU1023642A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Патент DE 2326758, кл. Н 03 К 21/30, опуб ик. 1979. 2. Авторское свидетельство СССР 790305, кл. Н 03 К 17/00, 1979. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1023642A1 (ru) | Устройство дл блокировки импульса | |
SU733096A1 (ru) | Селектор импульсов по длительности | |
SU484631A1 (ru) | Импульсно-временной дискриминатор | |
SU1302436A1 (ru) | Преобразователь бипол рного кода | |
SU1394420A1 (ru) | Устройство дл взаимной блокировки и защиты от дребезга контактов | |
SU437208A1 (ru) | Синхронизатор импульсов | |
SU1182667A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU853789A1 (ru) | Устройство дл синхронизацииСигНАлОВ | |
SU1285052A2 (ru) | Формирователь одиночного импульса | |
SU684710A1 (ru) | Фазоимпульсный преобразователь | |
SU1264312A1 (ru) | Д-триггер | |
SU741440A1 (ru) | Устройство дл синхронизации импульсов | |
SU1580534A1 (ru) | Троичное счетное устройство | |
SU1091162A2 (ru) | Блок приоритета | |
SU1188867A1 (ru) | Устройство дл синхронизации импульсов | |
RU1798919C (ru) | Устройство дл контрол последовательности импульсов | |
SU1538238A1 (ru) | Устройство дл устранени дребезга контактов @ выключателей | |
SU1415432A1 (ru) | Троичное счетное устройство | |
SU746887A1 (ru) | Формирователь одиночных импульсов, синхронизированных тактовой частотой | |
SU1383473A1 (ru) | Преобразователь серии импульсов в пр моугольный импульс | |
SU921094A1 (ru) | Дес тичный счетчик | |
SU1287163A1 (ru) | Устройство дл синхронизации импульсов | |
SU1167720A1 (ru) | Коммутатор | |
SU473304A1 (ru) | Логический интегратор | |
SU1019634A1 (ru) | Устройство дл переключени каналов |