SU1019457A1 - Цифровой функциональный преобразователь - Google Patents

Цифровой функциональный преобразователь Download PDF

Info

Publication number
SU1019457A1
SU1019457A1 SU823388764A SU3388764A SU1019457A1 SU 1019457 A1 SU1019457 A1 SU 1019457A1 SU 823388764 A SU823388764 A SU 823388764A SU 3388764 A SU3388764 A SU 3388764A SU 1019457 A1 SU1019457 A1 SU 1019457A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
group
output
counter
adder
Prior art date
Application number
SU823388764A
Other languages
English (en)
Inventor
Валерий Богданович Дудыкевич
Зеновий Михайлович Стрилецкий
Original Assignee
Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола filed Critical Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Priority to SU823388764A priority Critical patent/SU1019457A1/ru
Application granted granted Critical
Publication of SU1019457A1 publication Critical patent/SU1019457A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

ШФРрЭОЙ ФУНКЦИОНАЛЬНЫЙ ПРЕОБРАЗОВАТЕЛЬ, содеркащий первьй и второй VI-разр дные счетчики, первую группу элементов И, первый элемент ИЛИ, первый сумматор, пермлй вход котсфого соединен .с входом устройстэаа, выход перврго элемента ИЛИ соединен с вторым входом первого сумматора, выход которого подключен JC входу первого счетчика, вход второго счетчика соединен с входом устройства.о т л и ч а ю щи и с   тем, что, с целью расширени  класса решаемыхзадач аа счет дополнительного вычислени  функций и в него введены втора  группа элементов И, второй элемент ИЛИ, второй суммачор , ключ и третий счетчик, вход котогрого соединен с выходом второго суммато ра,.первый выход которого соединен через ключ с входом устройства, второй вход второго сумматора подключен к выходу второго элемента ИЛИ, входы которого соединены с выходами элементов И второй группы, первый и второй входы 1-вхоДового элемента И которой ( i 3, ... , И + 2) соединены соответственно с инверсным и пр мым разр дными выходами, начина  с младшего разр д , второго и, начина  со ставшего разр Ш) nejHsoro счетчиков, третий вход Ц -«ходового элемента И второй группы подключен к входу устройстзаа, входы, с (i+l)Htx) по ( )-й, (-1 И)-входового элемента И второй группы соединены (О с пр мыми выходами разродов, с пеового по 1 ir-й, BTOjwro счетчика, первый и второй входы i -входового элемента И пе|жой группы соединены соответственно с инверсными разр дными выходами, начина  с младшего разр да, первого и второго счетчиков, третий вход -i -входового элемента И первой группы подключен ;К входу первого счетчика, входы, с (i +1)-го по ( i + «)-«, ( i + ц)-входосо ел вого элемента И первой группы соединены с пр мыми выходами разр дов, с первого по и -и, первого счетчика, выходы элементов И первой группы подключены к входам первого элемента ИЛИ.

Description

Изобретение относитс  к автоматике, вычислительной и измер 1тельиой технике и может быть использовано при разработ ке цифровых систем управлени , в специа лизированных вычислитель}а 1Х устройствах в Л1шеаризаторах характеристик первичны измерительных преобразователей и т.п. Известно устройство дл  воспроизведе ни  логарифмической функции, содержащее три счетчика и схему сравнени  1 . Недостатком этого устройства  вл етс  пониженна  точность вычислени  логар и фмической функции и узкий класс решаемых задач. Наиболее близким к предлагаемому по технической сущности  вл етс  цифровое устройство дл  вычислени  логарифмов чисел, представленных число-импульс ными кодами, содержащее первый и второй счетчики, элементы И блока, элемент задержки, элемент ИЛИ и блок умножени , причем входы первого и второго счетчиков соединены с импульсными и потенциальными входами элементов. И блока соответственно, выход элемента ИЛИ соединен с входом блока умножени  и первого счетчика, выход элементов И блокасоединен с входом элемента задержки, выход которого соединен с первым входом элемента ИЛИ, второй вход которого соединен с входом устройства и входом второго счетчика С 2 . Известное устройство характеризуетс  узким классом рещаемых задач, что заключаетс  в невозможности вычислени  функции У1 X . Це.пыо изобретени   вл етс  расширение решаемых задач за счет дополнительного вычислени  функций X и ХВу,Х-Х. Поставле1ша  цель достигаетс  тем, что в устройство, содержащее первый и второй п -разр дные счетчики, первую группу элементов И, первыйэлемент ИЛИ первый сумматор, первый вход которого соединен с входом устройства, выход пер вого элемента ИЛИ соединен с вторым входом первого сумматора, выход которого подключен к входу первого счетчика , вход второго счетчика соединен с входом устройства, введены Bi-opaH группа элеме}1тов И, второй элемент ИЛИ, второй сумматор, ключ и третий счетчик , вход которого соединен с выходом второго сумматора, первый вход котороIo соединен через ключ с входом устройства , второй вход второго сумматора подключен к выходу второго элемента ИЛИ, которого соединены с выходами элементов И второй группы. первый и второй входы - -входового элемента И которой ( , ... , п+2) соединены соответственно с инверсным и пр мым разр дными выходами, начина  с младшего разр да, второго и, начина  со старшего разр да, первого счетчиков, третий вход i ходового элемента И второй группы подключен к входу устройства , входы с ( -i +1)-го по ( 1 + и )-&, ( 1+ VI)-входового элемента И второй группы соединены с пр мыми вьссодами разр дов, с первого по и -и, второго счетчика, первый и второй входы i -входового элемента И первой группы соединены соответственно с инверсными разр дными входами, начина  с младшего разр да, первого и второго счетчиков, третий вход i -входового элемента И первой группы подключен к входу первого счетчика, входы, с ( i +1)-го по { -1 + И )-й, ( 1 + и)-входового элемента И первой группы соединены с пр мыми выходами разр дов, с первого по h-й, первого счетчика, выходы элементов И первой группы подключены к входам первого элемента ИЛИ. На фиг. 1 представлена блок-схема преобразовател ; на фиг. 2 - вариант выполнени  импульсного сумматора. Преобразователь (фиг. 1) содержит вход 1 устройства, первый счетчик 2, второй счетчик 3, первую группу элементов И 4, вторую группу элементов И 5, первый элемент ИЛИ 6, второй элемент Или 7, первый сумматор 8, второй сумматор 9, ключ 10, третий счетчик 11. Сумматор (фиг. 2) содержит элемент ИЛИ 12, элемент 13 задержки, входы 14 и 15, выход 16. Счетчик 2, группа 4 и элемент 6 образуют первый двоичный умножитель частоты, управл емый счетчиком 3. Счег,чик 3, группа 5 и элемент 7 образуют второй двоичный умножитель частоты, управл емый счетчиком 2. Первый двоичный умножитель управл етс  кодовой комбинацией, снимаемой с инверсных разр дных выходов счетчика 3. Второй двоичный умножитель управл етс  кодовой комбинацией, снимаемой с пр мых разр дных выходов счетчика 2. Элементы И .групп 4 и 5  вл ютс  (2+п)-входовыми , где V)- номер разр да счетчикаделител  двоичного умножител  частоты, с инв.ерснь1М выходом которого соединен данный элемент И. Каждый элемент И групп 4 и 5 стробируетс  импульсами, поступающими на входы счетчиков 2 и 3. Импульсы на выходах элементов И групп 4 и 5 не-совпадают между собой, так как импульс на выходе соответствующего .элемента И по вл етс  лишь тогда, когда раэр5зд счетчика-делител , с ипверслым выходом Которого соединен данный элемент И, находитс  в нуле (пр мой выход - в нуле), а все предЬздушпе раэр дь в единице. Такие же двоичные умножители вьшускаютс  отечестве(шой промышленностью в виде микросхемы|Q К155ИЕ8, котора  может быть применена при практической реализации устройства . Устройство работает следующим образом . Перед началом работы все разр ды первс«го счетчика 2 устанавливаютс  в нхлеЕюе состо ние, а все разр ды второго счетчика 3 - в единичное состо ние. Если ключ Ю замкнут, то входна  им- пульсна  последовательность поступает на вход второго (импульсного) сумматора 9, если разомкнут - не поступает. Пусть дл  определённости ключ замкнут. На вход 1 устройства поступает импульс-, jj на  последовательность X Приращени  (Зу этой последовательности поступают на ,вход второго счетчика 3 и формируют в нем текущее значение управл ющего ;сода первого двоичного умножител . Приращени  d у , поступают также на первый вход первого сумматора 8. Приращениг И 7 I поступающие с выхода первого сумматора 8 на вход первого счетчика 2, вызывают по вление на выходе первого двоичного умножител  приращений dy j 5 поступающих на второй вход первого сумматора 8. Следовательно, -L. () Учитьгоа , что все разр ды второго 40 счетчика 3, управл ющего первым двоичным умножителем, находились первоначально в единичном состо нии и, учитыва  также, что этот умножитель управл етс  кодовой комбинацией, снимаемой с 45 инверсных разр дных вькодов второго счетчика 3, определим значение (3у : J - Cm4-(X-l)3d7. Vii(1) где Vn - коэффициент п эресчета счетчи- 50 ков; ( гл--1)- емкость счетчика; (y.-f)- значение 1исла, формируемого входной импульсной последовательностью в счетчике;55 jy.-1-,(1)}- числовое значение кода, управл ющего первым двоичным умножителем . при или мен пол в п зна дво вто эле ИЛ на  вл дво или вы рой клю На им ре или тат После преобразовшшй выражегше (2) нимает вид d - Cty - X )ах , «V - (ь; Подставл   (3) в (1), получим ,.йь1Ж,4, , после упрощени  и разделени  переных dz. ЗУ п IT Интегриру  (5) X dn , , - (6; учим --fc у m (&) Полученное значение 2 , формируемое ервом счетчике 2,  вл етс  числовым чением управл кицего кода второго ичного умножител , образованного рым счетчиком 3, второй группой ментов И 5 и вторым элементом И 7. Приращени  dy i поступающие вход второго счетчика 3, вызывают поение приращений на выходе второго ичного умножител  1 (о; m , учитьша  (8) ., dv--ev,xd Приращени  сЗу поступают на первход второго сумматора 9, на втовход которого через замкнутый ч 1О поступают приращени  d-jc . выходе второго сумматора 9 получаем dj.d,,. (4; Приращени  d -jj- интегрируютс  третьсчетчиком 11, в котором фиксируетс  ультат преобразовани  ЗГ . . , СП) IV|M)(, (i) rl(xev,.(H) T xe x-x-i-x {i5) , окончательно, Т--хеиХ И6) Если ключ 1О разомкнут, то резульпреобразовани , фиксир)уемый третьим срчетчиком 11, определ етс  из выражени  r nV-v (л;. преобразователь воспроизводит следую щие функции:х-xEv, X ; Х-Х и У , тогда как базовый объек только функцию Z:: Vn.By, X . Следователь но, класс решаемых преобразователем задач сушественно расширен. Технико-экономический эффект от внедрени  предлагаемого изобретени  : будет получен за счет существенного расширени  класса решаемых задач. Так, например, применение преобразовател  в устройствах цифровой аппроксимации позволит существенно повысить точнс ть, приближени  заданных функций, поскольку одну КЗ воспроизводимых преобразователем функций можно использовать в основном канале алпроксиматора, а другие в корректирующем, дл  коррекции возни- кающей в основном канале погрешности аппроксимации. В нашем случае дл  этих целей примен етс  один преобразователь, блоки которого одновременно используютс  дл  воспроизведени  нескольких функций. Вследствие этого отпадает необходимость хфименени  неснольких преобразователей , и сокращаетс  объем оборудовани . Возможно применение преобразовател  совместно с микропроцессорами, в качестве устройства предварительной обработки поступающей информации, что позволит &1лее эффективно использовать возможности обоих устройств.
/5
Фиг.1
16

Claims (1)

  1. ЦИФРОВОЙ ФУНКЦИОНАЛЬНЫЙ ПРЕОБРАЗОВАТЕЛЬ, содержащий первый и второй и-разрядные счетчики, первую Группу элементов И, первый элемент ИЛИ, первый сумматор, первый вход которого соединен с входом устройства, выход первого элемента ИЛИ соединен с вторым входом первого сумматора, выход которого подключен к входу первого счетчика, вход второго счетчика соединен с входом устройства, о т л и ч а ю щ и й с я тем, что, с целью расширения класса решаемых ’задач за счет дополнительного вычисления функций ХСИХ и ХбиХ-х , в него введены вторая группа элементов И, второй элемент ИЛИ, второй сумматор, ключ и третий счетчик, вход кото рого соединен с выходом второго сумматора, первый выход которого соединен через ключ с входом устройства, второй вход второго сумматора подключен к выходу второго элемента ИЛИ, входы ко торого соединены с выходами элементов И второй группы, первый и второй входы ΐ-входового элемента И которой ( ί и 3, ... , К + 2) соединены соответ ственно с инверсным и прямым разрядными выходами, начиная с младшего разряда, второго и, начиная со старшего разряда, первого счетчиков, третий вход -входового элемента И второй группы подключен к входу устройства, входы, с (i +1)-го по ( i+ n)-ft, (4 +и)-входового элемента И второй группы соединены с прямыми выходами разрядов, с пепвого по V1-й, второго счетчика, первый и второй входы i -входового элемента И первой группы соединены соответственно с инверсными разрядными выходами, начиная с младшего разряда, первого и второго счетчиков, третий вход 4-входового элемента И первой группы подключен к входу первого счетчика, входы, с .(i +1)-го по ( i + И)-Й, ( i + и)-входового элемента И первой группы соединены с прямыми выходами разрядов, с первого по η —й, первого счетчика, выходы элементов И первой группы подключены к входам первого элемента ИЛИ.
SU823388764A 1982-02-02 1982-02-02 Цифровой функциональный преобразователь SU1019457A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823388764A SU1019457A1 (ru) 1982-02-02 1982-02-02 Цифровой функциональный преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823388764A SU1019457A1 (ru) 1982-02-02 1982-02-02 Цифровой функциональный преобразователь

Publications (1)

Publication Number Publication Date
SU1019457A1 true SU1019457A1 (ru) 1983-05-23

Family

ID=20994785

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823388764A SU1019457A1 (ru) 1982-02-02 1982-02-02 Цифровой функциональный преобразователь

Country Status (1)

Country Link
SU (1) SU1019457A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Данчеев В. П. Цифро- частотшле вычислительные устройства. М., Энерги , 1976, с 60. 2. Авторское свидетельство СССР № 572783, кл. GO6F 7/38, 1975 (прототил), *

Similar Documents

Publication Publication Date Title
US5122982A (en) Carry generation method and apparatus
US4264807A (en) Counter including two 2 bit counter segments connected in cascade each counting in Gray code
SU1019457A1 (ru) Цифровой функциональный преобразователь
GB1145676A (en) High speed adder circuit
GB792513A (en) Counting register and adder therefor
RU2022337C1 (ru) Преобразователь параллельного знакоразрядного кода в дополнительный двоичный код
SU1020823A1 (ru) Интегро-дифференциальный вычислитель
SU935969A1 (ru) Цифровой полигональный аппроксиматор
SU1124318A1 (ru) Устройство дл моделировани графов
GB2337621A (en) Determining a scaling factor
EP0174397A3 (en) Dummy load controlled multi-level logic single clock logic circuit
SU1120321A1 (ru) Устройство дл извлечени корн седьмой степени
SU894720A1 (ru) Устройство дл вычислени функций
JPH0296429A (ja) デジタル分周装置
SU1688189A1 (ru) Цифровой фазометр
SU746431A1 (ru) Линейно-круговой интерпол тор
SU1406754A1 (ru) Частотно-импульсное пересчетное устройство
SU1062698A1 (ru) Генератор потоков случайных событий
SU661814A1 (ru) Кольцевой счетчик
GB1390052A (en) Number squaring apparatus
SU1080137A1 (ru) Вычислительное устройство
SU1126949A1 (ru) Устройство дл поиска данных
RU2050585C1 (ru) Генератор случайного процесса
SU1608657A1 (ru) Преобразователь код-веро тность
SU842806A2 (ru) Устройство дл вычислени квадратногоКОРН