SU1015482A1 - Демодул тор амплитудно-модулированных сигналов - Google Patents
Демодул тор амплитудно-модулированных сигналов Download PDFInfo
- Publication number
- SU1015482A1 SU1015482A1 SU802987336A SU2987336A SU1015482A1 SU 1015482 A1 SU1015482 A1 SU 1015482A1 SU 802987336 A SU802987336 A SU 802987336A SU 2987336 A SU2987336 A SU 2987336A SU 1015482 A1 SU1015482 A1 SU 1015482A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- signal
- switch
- output
- integrator
- Prior art date
Links
Landscapes
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Description
Изобретение относитс к автоматике и аналоговой вычислительной технике и может использоватьс в аналоговых счетно-решающих приборах дл преобразовани амплитудно-модулированного переменного напр жени в напр жение посто нного тока неизменного знака.
Известен высокочастотный демодул тор дл синусоидальных колебаний, содержащий последовательно соединенные фильтр и два узла выборки и запоминани . Управление работой демодул тора осуществл етс с по.ющью блока управлени , содержащего формирователь колебаний пр моугольных импульсов с частотой колебаний входного сигнала; делитель частоты, осуществл ющий деление на два частоты колебаний входного си.гнала; генератор пилообразных импульсов; узел выборки и запоминаНИН , элементы И, И-НЁ; логический инвертор; делители напр жени ; компаратор . Выработанные блоком управлени стробирующие импульсы, каждый из которых совпадает с первой половиной положительного полупериода входного синусоидального сигнала через каждые два его периода, подаютс на управл ющие входы узла выборки и запоминани , на выходе которого вырабатываетс сигнал. Причем при поступлении стробирующего импульса осуществл етс выборка, а при его отсутствии - запоминание выбранного значени . На втором узле выборки и запоминани осуществл етс перезапоминание выходного напр жени , запомненного первым узлом. При этом перезапоминание осуществл етс по управл ющему сигналу, инверсному стробирующему импульсу. Инвертирование сигнала-осуществл етс с помощью инвертора l.
Недостатками указанного демодул тора вл ютс его сложность и недостаточно высокое быстродействие (через два периода).
Наиболее близким к предлагаемому вл етс демодул тор амплитудно-модулированных сигналов, содержащий последовательно .соединен1ше источник входного сигнала, компаратор, переключатель и интегратор, выход которого соединен с вторым входом компаратора , и источник напр жени , подключенный к входу переключател 23Однако известный демодул тор также имеет недостаточно высокое быстродействие: вырабатываемый устройством детектированный сигнал обладает низкими точностью и плавностью изменени , поэтому его необходимо пропустить через фильтр, в результате чего быстродействие демодул тор становитс низки.
Цель «изобретени - повышение быстродействи .
Поставленна цель достигаетс тем что в демодул торе амплитудно-модулированных сигналов, -содержащем последовательно соединенные источник входного сигнала, компаратор, переключатель и интегратор, выход которого соединен с вторым входом компаратора, и источник напр жени , подключенный ,к входу переключател , переключатель выполнен двухвходовым и введен дополнительный источник напр жени противоположной пол рности, подключенный к второму входу переключател .
На фиг.1 приведена схема предлагаемого демодул тора; на фиг.2 - эпюры , по сн ющие его работу.
Демодул тор амплитудно-модулированных сигналов, содержит компаратор 1, переключатель 2, интегратор 3, источник 4 входного сигнала, источник
5напр жени , дополнительный источник
6напр жени противоположной пол рности .
Демодул тор амплитудно-модулированных сигналов работает следующим образом.
Интегратор 3 до начала работы обнулен , как это обычно делаетс (схема обнулени не показана, так как она не имеет принципиального значени J.
В начальный момент времени t 0 входной сигнал устройства будет больше сигнала на выходе интегратора 3, при этом компаратор 1 переключит переключатель 2 в такое положение, при котором к входу интегратора 3 будет подключен большой опорный сигнал такого знака, при котором сигнал на выходе интегратора 3 начнет резко возрастать . Когда он достигнет точки А (фиг.2) и превысит ее, то на выходе компаратора 1 вырабатываетс другой сигнал, который переключит переключатель 2 в другое положение, при котором на вход интегратора. подаетс опорный сигнал противоположного знака малой величины и сигнал на выходе 1 тегратора 3 начнет уменьшатьс с малой скоростью до тех пор, пока он не станет равным новому значению входного сигнала (точка С, фиг.2), а затем меньше его, при этом компаратор 1 вновь переключит переключатель и т.д. При быстродействующих переключателе 2 и компараторе 1 и нарастающем входном сигнале процесс нарастани сигнала на выходе интегратЬра будет существенно превалировать над его убыванием, а сигнал на выходе интегратора 3 будет копировать входной сигнал на участке АВ (фиг.2Л. В точке В (,фиг.2) переходной процесс закончитс и на выходе интегратора 3 будет выработано первое точное значение сигнала. После точки в входной сигнал будет меньше сигнала на выходе интегратора 3, при этом на выходе компаратора 1 будет устойчиво сохра
н тьс такой сигнал, при котором сигнал на выходе интегратора 3 будет уменьшатьс с.малой скоростью (учас .ток ВС, фиг.2). На участке СД (фиг.2 интегратор 3 вновь начнет отслеживать входной сигнал и в точке t) (фиг.2) выработает уточненное значение выходного сигнала и т.д. Устройство будет работать в двух режимах: режиме слежени за входным сигналом на коротких участках в районе максимума входного сигнала t участки СД, Elr и т.д.,фиг.2) и в режиме хранени обработанного максимального значе1|и при небольшом его спаде на участке, почти равном периоду несущей частоты.
Если начало работы устройства совместить с точкой O-J (фиг.2), то его работа будет определ тьс точками о, A,Bj,, О ,Е (фиг.2| и первое точное
значение выходного ,сигна:ра вырабатываетс в точке ) (фиг.2, т.е. в течение времени несколько, меньшего одноглу периоду несущей частоты Этот случай вл етс наихудшим.
таким образом, предлагаемое устройство . вл етс обеспечивающим вход в режим за врем , меньшее одного периода несущей частоты.
Наклон пр мых ЕС, ДБ должен быть :таким, что за один период пр ма опустилась несколько больше величины приращени модулированногр.сигнала за один период, при этом всегда будет : обеспечено пересечение пр мой со следующей положительной полуволной синусоиды ., I
Демодул тор tio сравнению с известными устройствами обеспечивает повышение быстродействи более чем в два раза.
Claims (1)
- ДЕМОДУЛЯТОР АМПЛИТУДНО-МОIДУЛИРОВАННЫХ СИГНАЛОВ, содержащий последовательно соединенные источник входного сигнала, компаратор, переключатель и интегратор, выход которого соединен- с вторым входом компаратора, и источник напряжения, подключенный к входу переключателя, о т личающийся тем, что, с целью повышения быстродействия, переключатель выполнен двухвходовым и 'введен дополнительный источник напряжения противоположной полярности, ;подключенный к второму входу переключателя.СП4*00 ю101'5482
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802987336A SU1015482A1 (ru) | 1980-09-26 | 1980-09-26 | Демодул тор амплитудно-модулированных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802987336A SU1015482A1 (ru) | 1980-09-26 | 1980-09-26 | Демодул тор амплитудно-модулированных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1015482A1 true SU1015482A1 (ru) | 1983-04-30 |
Family
ID=20919767
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802987336A SU1015482A1 (ru) | 1980-09-26 | 1980-09-26 | Демодул тор амплитудно-модулированных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1015482A1 (ru) |
-
1980
- 1980-09-26 SU SU802987336A patent/SU1015482A1/ru active
Non-Patent Citations (1)
Title |
---|
li Патент GB .9 1393660, кл. Н 03 О 1/22, 1975. 2. Патент FR 2132957, кл. Н 03 К 5/00,1972 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4017801A (en) | Low frequency triangular waveform generator | |
SU1015482A1 (ru) | Демодул тор амплитудно-модулированных сигналов | |
KR880003917Y1 (ko) | 연속적인 실수배수를 갖는 체배기회로 | |
JPS5698371A (en) | Polyphase ac inverter | |
SU813708A1 (ru) | Генератор импульсов | |
SU1480087A1 (ru) | Управл емый двухфазный генератор треугольных колебаний | |
SU1077056A1 (ru) | Устройство стабилизации амплитуды колебаний управл емого автогенератора | |
SU955152A1 (ru) | Преобразователь угла поворота вала в код | |
SU987622A1 (ru) | Умножитель частоты | |
SU652677A1 (ru) | Устройство дл управлени преобразователем | |
SU819975A1 (ru) | Устройство дл синхронизации фаздВуХ гЕНЕРАТОРОВ | |
JPS6124319A (ja) | 制御系入力用検出装置 | |
SU1001115A1 (ru) | Умножитель частоты | |
KR890000760B1 (ko) | 저출력 교류동기 모터 속도 제어용 dc-ac 변환장치 | |
SU1473070A1 (ru) | Генератор импульсов | |
KR900003638Y1 (ko) | 자유 발진회로 | |
SU1257827A1 (ru) | Формирователь импульсов из синусоидального сигнала | |
SU1746534A1 (ru) | Преобразователь скорости перемещени в код | |
SU1171957A1 (ru) | Генератор качающейс частоты | |
SU1429135A1 (ru) | Устройство дл формировани синусоидальных сигналов | |
SU798620A1 (ru) | Фазовый различитель | |
SU1700721A1 (ru) | Устройство дл управлени инвертором напр жени | |
SU1758862A1 (ru) | Устройство дл сравнени напр жений | |
SU1647899A1 (ru) | Преобразователь напр жение-частота | |
SU1597916A1 (ru) | Вибрационное лентопрот жное устройство |